Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл контрол функционировани дискретных объектов Целью изобретени вл етс повыше ние достоверности контрол . На чертеже представлена схема сигнатурного анализатора. Анализатор содержит мультиплексор 1, первый 2 и второй 3 формирователи сигнатур, первую 4.1 и вторую 4.2 группы информационных выходов, счетчик 5, триггер 6, элемент НЕ 7, элемент И-НЕ 8, элементы И 9 - 11, группу информационных входов 12, вход 13 запуска и синхровход 14.Входы формирователей сигнатур следующие информационный вход 15, вход 16 сбро са, синхровход 17. Сигнатурный анализатор работает следующим образом. В исходном состо нии, при отсутст вии сигнала запуска на входе 13 анализатора, единичный сигнал с выхода элемента НЕ 7 удерживает счетчик 5, триггер 6 и формирователи 2 и 3 сигнатур в исходном состо нии, на выходе первого элемента И 9 отсутствуют синхросигналы, так как на его первом входе действует нулевой сигнал . .С поступлением сигнала запуска на входы элементов НЕ 7 и И 9 синхросигналы с входа 14 через элемент ты И 9 начинают поступать на вторые входы элементов И 10 и 11. Так как триггер 6 находитс в нулевом состо нии, то из этих элементов оказываетс открытым только элемент И 10, первый вход которого соединен с инверсным выходом триггера 6, имеющем состо ние единица. В результ те синхроимпульсы поступают на вход пр мого счета +1 счетчика 5 и синхровход первого формировател сигна тур 2. Счетчик 5 по мере изменени своего состо ни измен ет управл ющие сигналы мультиплексора 1, обес печива тем самым последовательный пр мой опрос состо ний информационных входов анализатора и передачу этой информации на информационные входы формирователей 2 и 3 сиг1 02 натур. Однако синхроимпульсы поступают только на первый формирователь 2си.гнатур, поэтому свертка информации будет осуществл тьс только в нем. Переход счетчика 5 в очередное состо ние происходит по спаду, а запись информации в формирователь сигнатур - по фронту синхроимпульса, что исключает сост зани межд.у информационными и синхро-сигналами, поступающими на формирователи 2 и 3сигнатур. После заполнени счетчика 5 единичный- сигнал с его выхода переполнени переводит триггер 6 в единичное состо ние, сигнал с его пр мого выхода открывает элемент И 11, в то врем как элемент И 10 закрываетс нулевым потенциалом с инверсного выхода триггера 6. В результате синхросигналы начинают поступать на вычитающий вход счетчика 5 и синхровход второго формировател 3 сигнатур. С момента прихода счетчика 5 в исходное состо ние на входах элемента И-НЕ 8 формируетс одновременно два единичных уровн , в результате чего нулевой уровень с его выхода закрывает элемент И 9 по его третьему входу функционирование схемы прекращаетс . ,Цл осуществлени проверки в следующем такте контрол необходимо сн ть и вновь подать управл ющий сигнал запуска. За врем отсутстви сигнала запуска счетчик 5,триггер 6 и формирователи 2 и 3 сигнатур приход т в исходное состо ние,а после его выдачи цикл повтор етс при следующем состо нии информационных входов анализатора. Таким образом, данный сигнатурный анализатор обеспечивает в каждом такте контрол входной информации формирование двух сигнатур - пр мой и обратной - соответственно при пр мом иобратном счете синхроимпульсов счетчиком, что приводит к повышению достоверности контрол за счет того, что местоположение возможных ошибок измен етс при пр мом и обратном опросе контролируемых входов.The invention relates to automation and computing and can be used to control the operation of discrete objects. The aim of the invention is to increase the reliability of control. The drawing shows a diagram of the signature analyzer. The analyzer contains multiplexer 1, first 2 and second 3 signature generators, first 4.1 and second 4.2 groups of information outputs, counter 5, trigger 6, NOT 7 element, AND-NE 8 element, AND 9-11 elements, group of information inputs 12, input 13 start-ups and a synchronous input 14. The inputs of the signature drivers follow the information input 15, the input 16 is a reset, the synchronization input 17. The signature analyzer works as follows. In the initial state, when there is no trigger signal at the input 13 of the analyzer, a single signal from the output of the HE element 7 keeps the counter 5, the trigger 6 and the drivers 2 and 3 of the signatures in the initial state, the output signal of the first element AND 9 is not synchronized, since at its first input acts zero signal. When the trigger signal arrives at the inputs of the HE elements 7 and I 9, the clock signals from the input 14 through the AND element 9 begin to arrive at the second inputs of the AND elements 10 and 11. Since the trigger 6 is in the zero state, of these elements only the the element 10, the first input of which is connected to the inverse output of the trigger 6, having a state of one. As a result, the clock pulses are fed to the direct counting input +1 of counter 5 and the synchronous input of the first signal conditioner 2. Counter 5 changes its control signals of multiplexer 1 as it changes its state, thereby sequentially polling the information inputs analyzer and transfer of this information to the information inputs of the formers 2 and 3 sig1 02 natures. However, the sync pulses are received only on the first shaper of 2 sig nates, therefore information will be convolved only in it. The transition of the counter 5 to the next state occurs on a decay, and the recording of information in the signature driver on the front of the sync pulse, which eliminates the status of information and sync signals received on the formers 2 and 3 signals. After the counter 5 is filled, the signal from its overflow output transfers trigger 6 to one, the signal from its direct output opens AND 11, while AND 10 closes with zero potential from inverted output of trigger 6. As a result, the sync signals start arrive at the subtracting input of the counter 5 and the synchronous input of the second driver 3 signatures. From the moment of arrival of the counter 5 to the initial state, two unit levels are formed at the inputs of the AND-NE element 8, as a result of which the zero level from its output closes the AND 9 element at its third input, the circuit operation is terminated. To carry out the test in the next control cycle, it is necessary to remove and re-initiate the control signal. During the absence of the start signal, the counter 5, the trigger 6, and the drivers 2 and 3 of the signatures return to their initial state, and after its issuance, the cycle repeats at the next state of the information inputs of the analyzer. Thus, this signature analyzer ensures that at each step of monitoring input information, the formation of two signatures — direct and inverse — respectively, when the clock pulses are directly and inversely counted, which leads to an increase in the reliability of control due to the fact that the location of possible errors and reverse polling of monitored inputs.