SU1183970A1 - Signature analyser - Google Patents

Signature analyser Download PDF

Info

Publication number
SU1183970A1
SU1183970A1 SU843744023A SU3744023A SU1183970A1 SU 1183970 A1 SU1183970 A1 SU 1183970A1 SU 843744023 A SU843744023 A SU 843744023A SU 3744023 A SU3744023 A SU 3744023A SU 1183970 A1 SU1183970 A1 SU 1183970A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
signature
analyzer
Prior art date
Application number
SU843744023A
Other languages
Russian (ru)
Inventor
Юрий Григорьевич Карасев
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU843744023A priority Critical patent/SU1183970A1/en
Application granted granted Critical
Publication of SU1183970A1 publication Critical patent/SU1183970A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

СИГНАТУРНЫЙ АНАЛИЗАТОР, содержащий первый формирователь сигнатур , счетчик и мультиплексор, информационные входы которого  вл ютс  информационными входами анализатора , а адресные входы соединены с разр дными выходами счетчика, выход мультиплексора соединен с информационным входом первого формировател  сигнатур, выходы которого  вл ютс  первой группой информационных выходов анализатора, о тличающийс  тем, что, с целью повышени  достоверности контрол , он содержит второй формирователь сигнатур, триггер, три эле;:ента И, элемент И-НЕ и элемент НЕ, причем вход запуска анализатора соединен с первым входом первого элемента И и через элемент НЕ - с входами сброса счетчика, первого и второго формирователей сигнатур и триггера, единичный вход которого соединен с выходом переполнени  счетчика, инверсный и пр мой выходы триггера соединены с первыми входами третьего элемента И и элемента И-НЕ и с первым входом второго элемента И соответственно, второй вход первого элемента И  вл етс  синхровходом анализатора, третий вход и выход первого элемента И подключены к выходу элемента И-НЕ и к вторым входам второго и третьего элементов И соответственно ж второй вход элемента И-НЕ соединен с выходом нулевого состо ни  счетчика , суммирующий вход которого соединен с выходом второго элемента И и синхровходом первого формирова-s с: тел  сигнатур, вычитающий вход счетчика соединен с выходом третьего элемента И и синхровходом второго 00 формировател  сигнатур, информацион ный вход которого Соединен с инфорч. мационным входом первого формирова тел  сигнатур, группа выходов второго формировател  сигнатур  вл етс  второй группой информационных выходов анализатора.A SIGNATURE ANALYZER containing the first signature generator, a counter and a multiplexer, whose information inputs are the information inputs of the analyzer, and the address inputs are connected to the discharge outputs of the counter, the multiplexer output is connected to the information input of the first signature generator, the outputs of which are the first group of information outputs of the analyzer , which is characterized by the fact that, in order to increase the reliability of the control, it contains the second signature driver, a trigger, three ele; -NOT and NOT element, the analyzer start input is connected to the first input of the first element AND and through the NO element to the reset inputs of the counter, the first and second signature drivers and the trigger, the single input of which is connected to the counter overflow output, inverse and direct trigger outputs connected to the first inputs of the third element AND and the NAND element and to the first input of the second element AND, respectively, the second input of the first element AND is the analyzer's synchronous input, the third input and output of the first element AND are connected to the output for the NAND element and for the second inputs of the second and third elements AND, respectively, the second input of the NAND element is connected to the zero output of the counter, the summing input of which is connected to the output of the second AND element and the synchronous input of the first form-s with: signature bodies, The subtracting input of the counter is connected to the output of the third element I and the synchronous input of the second 00 signature generator, the information input of which is connected to the informat. the input of the first signature body, the output group of the second signature generator is the second group of information outputs of the analyzer.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  функционировани  дискретных объектов Целью изобретени   вл етс  повыше ние достоверности контрол . На чертеже представлена схема сигнатурного анализатора. Анализатор содержит мультиплексор 1, первый 2 и второй 3 формирователи сигнатур, первую 4.1 и вторую 4.2 группы информационных выходов, счетчик 5, триггер 6, элемент НЕ 7, элемент И-НЕ 8, элементы И 9 - 11, группу информационных входов 12, вход 13 запуска и синхровход 14.Входы формирователей сигнатур следующие информационный вход 15, вход 16 сбро са, синхровход 17. Сигнатурный анализатор работает следующим образом. В исходном состо нии, при отсутст вии сигнала запуска на входе 13 анализатора, единичный сигнал с выхода элемента НЕ 7 удерживает счетчик 5, триггер 6 и формирователи 2 и 3 сигнатур в исходном состо нии, на выходе первого элемента И 9 отсутствуют синхросигналы, так как на его первом входе действует нулевой сигнал . .С поступлением сигнала запуска на входы элементов НЕ 7 и И 9 синхросигналы с входа 14 через элемент ты И 9 начинают поступать на вторые входы элементов И 10 и 11. Так как триггер 6 находитс  в нулевом состо  нии, то из этих элементов оказываетс  открытым только элемент И 10, первый вход которого соединен с инверсным выходом триггера 6, имеющем состо ние единица. В результ те синхроимпульсы поступают на вход пр мого счета +1 счетчика 5 и синхровход первого формировател  сигна тур 2. Счетчик 5 по мере изменени  своего состо ни  измен ет управл ющие сигналы мультиплексора 1, обес печива  тем самым последовательный пр мой опрос состо ний информационных входов анализатора и передачу этой информации на информационные входы формирователей 2 и 3 сиг1 02 натур. Однако синхроимпульсы поступают только на первый формирователь 2си.гнатур, поэтому свертка информации будет осуществл тьс  только в нем. Переход счетчика 5 в очередное состо ние происходит по спаду, а запись информации в формирователь сигнатур - по фронту синхроимпульса, что исключает сост зани  межд.у информационными и синхро-сигналами, поступающими на формирователи 2 и 3сигнатур. После заполнени  счетчика 5 единичный- сигнал с его выхода переполнени  переводит триггер 6 в единичное состо ние, сигнал с его пр мого выхода открывает элемент И 11, в то врем  как элемент И 10 закрываетс  нулевым потенциалом с инверсного выхода триггера 6. В результате синхросигналы начинают поступать на вычитающий вход счетчика 5 и синхровход второго формировател  3 сигнатур. С момента прихода счетчика 5 в исходное состо ние на входах элемента И-НЕ 8 формируетс  одновременно два единичных уровн , в результате чего нулевой уровень с его выхода закрывает элемент И 9 по его третьему входу функционирование схемы прекращаетс . ,Цл  осуществлени  проверки в следующем такте контрол  необходимо сн ть и вновь подать управл ющий сигнал запуска. За врем  отсутстви  сигнала запуска счетчик 5,триггер 6 и формирователи 2 и 3 сигнатур приход т в исходное состо ние,а после его выдачи цикл повтор етс  при следующем состо нии информационных входов анализатора. Таким образом, данный сигнатурный анализатор обеспечивает в каждом такте контрол  входной информации формирование двух сигнатур - пр мой и обратной - соответственно при пр мом иобратном счете синхроимпульсов счетчиком, что приводит к повышению достоверности контрол  за счет того, что местоположение возможных ошибок измен етс  при пр мом и обратном опросе контролируемых входов.The invention relates to automation and computing and can be used to control the operation of discrete objects. The aim of the invention is to increase the reliability of control. The drawing shows a diagram of the signature analyzer. The analyzer contains multiplexer 1, first 2 and second 3 signature generators, first 4.1 and second 4.2 groups of information outputs, counter 5, trigger 6, NOT 7 element, AND-NE 8 element, AND 9-11 elements, group of information inputs 12, input 13 start-ups and a synchronous input 14. The inputs of the signature drivers follow the information input 15, the input 16 is a reset, the synchronization input 17. The signature analyzer works as follows. In the initial state, when there is no trigger signal at the input 13 of the analyzer, a single signal from the output of the HE element 7 keeps the counter 5, the trigger 6 and the drivers 2 and 3 of the signatures in the initial state, the output signal of the first element AND 9 is not synchronized, since at its first input acts zero signal. When the trigger signal arrives at the inputs of the HE elements 7 and I 9, the clock signals from the input 14 through the AND element 9 begin to arrive at the second inputs of the AND elements 10 and 11. Since the trigger 6 is in the zero state, of these elements only the the element 10, the first input of which is connected to the inverse output of the trigger 6, having a state of one. As a result, the clock pulses are fed to the direct counting input +1 of counter 5 and the synchronous input of the first signal conditioner 2. Counter 5 changes its control signals of multiplexer 1 as it changes its state, thereby sequentially polling the information inputs analyzer and transfer of this information to the information inputs of the formers 2 and 3 sig1 02 natures. However, the sync pulses are received only on the first shaper of 2 sig nates, therefore information will be convolved only in it. The transition of the counter 5 to the next state occurs on a decay, and the recording of information in the signature driver on the front of the sync pulse, which eliminates the status of information and sync signals received on the formers 2 and 3 signals. After the counter 5 is filled, the signal from its overflow output transfers trigger 6 to one, the signal from its direct output opens AND 11, while AND 10 closes with zero potential from inverted output of trigger 6. As a result, the sync signals start arrive at the subtracting input of the counter 5 and the synchronous input of the second driver 3 signatures. From the moment of arrival of the counter 5 to the initial state, two unit levels are formed at the inputs of the AND-NE element 8, as a result of which the zero level from its output closes the AND 9 element at its third input, the circuit operation is terminated. To carry out the test in the next control cycle, it is necessary to remove and re-initiate the control signal. During the absence of the start signal, the counter 5, the trigger 6, and the drivers 2 and 3 of the signatures return to their initial state, and after its issuance, the cycle repeats at the next state of the information inputs of the analyzer. Thus, this signature analyzer ensures that at each step of monitoring input information, the formation of two signatures — direct and inverse — respectively, when the clock pulses are directly and inversely counted, which leads to an increase in the reliability of control due to the fact that the location of possible errors and reverse polling of monitored inputs.

Claims (1)

СИГНАТУРНЫЙ АНАЛИЗАТОР, содержащий первый формирователь сигнатур, счетчик и мультиплексор, информационные входы которого являются информационными входами анализатора, а адресные входы соединены с разрядными выходами счетчика, выход мультиплексора соединен с информационным входом первого формирователя сигнатур, выходы которого являются первой группой информационных выходов анализатора, о тличающийся тем, что, с целью повышения достоверности контроля, он содержит второй формирователь сигнатур, триггер, три элемента И, элемент И-НЕ и элемент НЕ, причем вход запуска анализатора соединен с первым входом первого элемента И и через элемент НЕ - с входами сброса счетчика, первого и второго формирователей сигнатур и триггера, единичный вход которого соединен с выходом переполнения счетчика, инверсный и прямой выходы триггера соединены с первыми входами третьего элемента И и элемента И-НЕ и с первым входом второго элемента И соответственно, второй вход первого элемента И является синхровходом анализатора, третий вход и выход первого элемента И подключены к выходу элемента И-НЕ и к вторым входам второго и третьего элементов И соответственнее второй вход элемента И-НЕ соединен с выходом нулевого состояния счетчика, суммирующий вход которого соединен с выходом второго элемента И и синхровходом первого формирователя сигнатур, вычитающий вход счетчика соединен с выходом третьего элемента И и синхровходом второго формирователя сигнатур, информационный вход которого соединен с информ. мационным входом первого формирователя сигнатур, группа выходов второго формирователя сигнатур является второй группой информационных выходов анализатора. A SIGNATURE ANALYZER containing a first signature generator, a counter and a multiplexer, the information inputs of which are the information inputs of the analyzer, and the address inputs are connected to the bit outputs of the counter, the output of the multiplexer is connected to the information input of the first signature generator, the outputs of which are the first group of information outputs of the analyzer the fact that, in order to increase the reliability of control, it contains a second signature generator, a trigger, three AND elements, an AND-NOT element and e the element is NOT, and the analyzer start input is connected to the first input of the first AND element and through the element NOT to the reset inputs of the counter, the first and second signature drivers and the trigger, the single input of which is connected to the counter overflow output, the inverse and direct trigger outputs are connected to the first inputs the third AND element and the AND element, and with the first input of the second AND element, respectively, the second input of the first AND element is a sync input of the analyzer, the third input and output of the first AND element are connected to the output of the AND element E and to the second inputs of the second and third elements AND, respectively, the second input of the AND element is NOT connected to the counter zero output, the summing input of which is connected to the output of the second AND element and the clock input of the first signature generator, the subtractive counter input is connected to the output of the third AND element and the sync input the second signature generator, the information input of which is connected to inform. With the input of the first signature generator, the group of outputs of the second signature generator is the second group of information outputs of the analyzer. SU .1183970SU .1183970 1 1183970 21 1183970 2
SU843744023A 1984-05-24 1984-05-24 Signature analyser SU1183970A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843744023A SU1183970A1 (en) 1984-05-24 1984-05-24 Signature analyser

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843744023A SU1183970A1 (en) 1984-05-24 1984-05-24 Signature analyser

Publications (1)

Publication Number Publication Date
SU1183970A1 true SU1183970A1 (en) 1985-10-07

Family

ID=21120294

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843744023A SU1183970A1 (en) 1984-05-24 1984-05-24 Signature analyser

Country Status (1)

Country Link
SU (1) SU1183970A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1048475, кл. G 06 F 11/00, 1981. Авторское свидетельство СССР № 830391, кл. G 06 F 11/26, 1979. *

Similar Documents

Publication Publication Date Title
SU1183970A1 (en) Signature analyser
SU1280600A1 (en) Information input device
SU1640822A1 (en) Frequency-to-code converter
SU1256195A1 (en) Counting device
SU1226655A1 (en) Scaling device
SU1676076A1 (en) Pulse train verifier
SU1022206A1 (en) Indicating unit
SU742940A1 (en) Majority-redundancy device
SU1374430A1 (en) Frequency-to-code converter
SU1177816A1 (en) Device for simulating computer failures
SU1597881A1 (en) Device for checking discrete signals
SU1175022A1 (en) Device for checking pulse trains
SU1411953A1 (en) Selector of pulses by duration
SU1462291A1 (en) Device for determining extreme values of number sequences
SU1176268A1 (en) Apparatus for testing electromotor synchronism
SU1508213A1 (en) Device for registering faults
SU1416964A1 (en) Device for initiating the input of address
SU1200416A1 (en) Multichannel counting device
SU1347161A1 (en) Pulse burst former
SU1444939A1 (en) Variable-countdown frequency divider
SU1322446A1 (en) Device for checking pulse trains
SU1596438A1 (en) Device for shaping pulse trains
SU892690A1 (en) Pulse discriminator
SU1019599A1 (en) Device for shaping pulse trains
SU1401582A1 (en) Single pulse shaper