SU1622832A1 - Digital phase meter - Google Patents

Digital phase meter Download PDF

Info

Publication number
SU1622832A1
SU1622832A1 SU884484921A SU4484921A SU1622832A1 SU 1622832 A1 SU1622832 A1 SU 1622832A1 SU 884484921 A SU884484921 A SU 884484921A SU 4484921 A SU4484921 A SU 4484921A SU 1622832 A1 SU1622832 A1 SU 1622832A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
inputs
output
outputs
Prior art date
Application number
SU884484921A
Other languages
Russian (ru)
Inventor
Елена Юрьевна Хаджинова
Любовь Александровна Рыженко
Original Assignee
Предприятие П/Я В-2141
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2141 filed Critical Предприятие П/Я В-2141
Priority to SU884484921A priority Critical patent/SU1622832A1/en
Application granted granted Critical
Publication of SU1622832A1 publication Critical patent/SU1622832A1/en

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к измерительной технике и может быть использовано дл  измерени  сдвига между двум  электрическими периодическими колебани ми одной и той же частоты. Целью изобретени   вл етс  повышение достоверности результатов измерений, что достигаетс  путем исключени  ложной информации при определении фазовых сдвигов вблизи нул . Цифровой фазометр содержит формирователи 1 и 2, -л-менты ИЛИ 3,7 и 8, элементы 4, 6 и 10, элемент 5 задериtи,счетный триггер 9, реверсивный .. 1етчик 12. 2 ил.The invention relates to a measurement technique and can be used to measure the shift between two electrical periodic oscillations of the same frequency. The aim of the invention is to improve the reliability of measurement results, which is achieved by eliminating false information in determining phase shifts near zero. The digital phase meter contains shapers 1 and 2, -l-cops OR 3.7 and 8, elements 4, 6 and 10, element 5 zaderi, counting trigger 9, reversible .. 1tchik 12. 2 Il.

Description

выходом второго формировател , вторые входу счетчика.the output of the second shaper, the second input of the counter.

ЛL

JJLJjl

кto

;1 AI Я ; 1 AI I

ПP

11111111

пP

LLLl

ПP

11eleven

Фиг. 2FIG. 2

Claims (1)

Формула изобретенияClaim Цифровой фазометр, содержащий первый и второй формирователи.первый и второй элементы И, первый элемент ИЛИ, счетный триггер и реверсивный счетчик, входы которого подключены к выходам первого и второго элементов И, причем первые входы первого и второго элементов И подключены к клемме калиброванного временного интервала, а вторые - к клемме генератора тактовых импульсов, первые выходы формирователей подключены к входам первого элемента ИЛИ, а их входы подключены к шинам опорного и входного напряжения, отличающийся тем, что, с целью исключения ложной информации при определении фазовых сдвигов вблизи нуля, в него введены второй и третий элементы ИЛИ, элемент задержки,третий и четвертый элементы И, выходы которых подключены к третьим входам первого и второго элементов И,кроме то5 го, выход третьего элемента И через элемент задержки подключен к управляющему входу реверсивного счетчика, первый вход третьего элемента И и третий вход четвертого элемента И соединены с первым выходом первого формирователя, а третий вход третьего элемента И и первый вход четвертого элемента И соединены с первым выходом второго формирователя, вторые входы этих элементов соединены с выходом счетного триггера, счетный вход которого через второй элемент ИЛИ подключен к вторым выходам форми рователей, а сбросовый вход - к выходу первого элемента ИЛИ и первому входу третьего элемента ИЛИ, второй вход которого подключен к шине Сброс, а выход - к сбросовому входу счетчика.A digital phasometer containing the first and second formers. The first and second AND elements, the first OR element, a counting trigger and a reversible counter, the inputs of which are connected to the outputs of the first and second And elements, the first inputs of the first and second And elements connected to the terminal of the calibrated time interval and the second ones - to the terminal of the clock generator, the first outputs of the drivers are connected to the inputs of the first OR element, and their inputs are connected to the buses of the reference and input voltage, characterized in that, for the purpose of excluding false information when determining phase shifts near zero, the second and third OR elements, a delay element, the third and fourth AND elements are inserted into it, the outputs of which are connected to the third inputs of the first and second AND elements, in addition to the fifth, the output of the third AND element through the element the delay is connected to the control input of the reversible counter, the first input of the third element And and the third input of the fourth element And are connected to the first output of the first driver, and the third input of the third element And and the first input of the fourth element And is connected With the first output of the second shaper, the second inputs of these elements are connected to the output of the counting trigger, the counting input of which is connected through the second OR element to the second outputs of the shapers, and the dump input is connected to the output of the first OR element and the first input of the third OR element, the second input of which connected to the Reset bus, and the output to the counter reset input.
SU884484921A 1988-09-20 1988-09-20 Digital phase meter SU1622832A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884484921A SU1622832A1 (en) 1988-09-20 1988-09-20 Digital phase meter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884484921A SU1622832A1 (en) 1988-09-20 1988-09-20 Digital phase meter

Publications (1)

Publication Number Publication Date
SU1622832A1 true SU1622832A1 (en) 1991-01-23

Family

ID=21400251

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884484921A SU1622832A1 (en) 1988-09-20 1988-09-20 Digital phase meter

Country Status (1)

Country Link
SU (1) SU1622832A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 983574, кл. G 01 R 25/00, 1981. Авторское свидетельство СССР № 1112309, кл. G 01 R 25/00, 1984. I *

Similar Documents

Publication Publication Date Title
KR900002553A (en) Phase detection circuit
SU1622832A1 (en) Digital phase meter
US4598375A (en) Time measuring circuit
SU1065785A1 (en) Device for determination of phase difference sign
SU932423A1 (en) Digital phase meter
SU1649466A1 (en) Frequency meter
SU647864A1 (en) Frequency-to-pulse-width signal converter
SU1330757A1 (en) Decade counter for heptasegment indicators
SU1478333A1 (en) Frequency transducer characteristic linearizer
SU756311A1 (en) Digital phasemeter of low and infralow frequencies
SU1626203A1 (en) Device for determining frequency response of dynamic object
SU690405A2 (en) Digital percent frequency meter
SU731393A1 (en) Frequency meter
SU1241183A1 (en) Device for measuring time intervals
SU1388860A1 (en) Device for multiplying frequency by ratio
SU849096A1 (en) Phase-meter
SU415607A1 (en)
SU488163A1 (en) Digital phase meter
SU1035789A1 (en) Device for linearization of frequency pickup characteristics
SU1278733A1 (en) Digital phasemeter
SU1007041A1 (en) Time-related parameter measuring device
SU1698822A1 (en) Instrument to meter "sync window" margin size at phase-shift signals
SU1195276A1 (en) Phase-meter of low and infralow frequences
SU788036A1 (en) Rlc-parameters digital meter
SU1046719A1 (en) Logic probe