SU508775A1 - Device for measuring time intervals - Google Patents
Device for measuring time intervalsInfo
- Publication number
- SU508775A1 SU508775A1 SU1961841A SU1961841A SU508775A1 SU 508775 A1 SU508775 A1 SU 508775A1 SU 1961841 A SU1961841 A SU 1961841A SU 1961841 A SU1961841 A SU 1961841A SU 508775 A1 SU508775 A1 SU 508775A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- delay line
- circuit
- recirculator
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Description
1one
Изобретение относитс к радиотехнике и может быть использовано дл измерени временных интервалов.The invention relates to radio engineering and can be used to measure time intervals.
Известны устройства дл измерени временных интервалов, содержащие входной формирователь , рециркул тор и дифференцирующие цепи.Devices for measuring time intervals are known, comprising an input driver, a recirculator, and differentiating circuits.
Предлагаемое устройство отличаетс тем, что в него введены управл ема лини задержки , вход которой св зан с выходом рециркул тора , схема выделени бинарного сигнала , один вход которой соединен через первую дифференцирующую цепь с выходом рециркул тора , второй вход через вторую диференцирующую цепь - с выходом управл емой линии задержки, и схема переключени линии задержки, вход которой подключен к выходу схемы выделени бинарного сигнала, а выход - к управл ющему входу управл емой линии задержки.The proposed device is characterized in that it introduces a controllable delay line, the input of which is connected to the recirculator output, a binary signal extraction circuit, one input of which is connected through the first differentiating circuit to the recirculator output, the second input through the second differentiating circuit - to the output a controlled delay line, and a switching circuit of the delay line, the input of which is connected to the output of the binary signal extraction circuit, and the output to the control input of the controlled delay line.
Такое выполнение упрощает схему устройства и повьипает надежность его работы.This embodiment simplifies the design of the device and increases the reliability of its operation.
Па чертеже представлена блок-схема устройства дл измерени времени.The drawing shows a block diagram of a device for measuring time.
Блок-схема содержит рециркул тор 1, вход которого св зан с входным формирователем 2, а выход - с сигнальным входом управл емой линии 3 задержки и с одним из входов схемы 4 выделени бинарного сигнала через дифференцирующую цепь 5. Выход линии задержки через вторую дифференцирующую цепь 6 подключен к второму входу схемы 4 выделени , а выходы этой схемы - к входам схемы 7 переключени линии задержки, выход которой соединен с управл ющим входом управл емой линии 3 задержки.The block diagram contains recirculator 1, whose input is connected to the input driver 2, and the output to the signal input of the controlled delay line 3 and to one of the inputs of the binary signal extraction circuit 4 through the differentiating circuit 5. The output of the delay line through the second differentiating circuit 6 is connected to the second input of the allocation circuit 4, and the outputs of this circuit are connected to the inputs of the switching circuit 7 of the delay line, the output of which is connected to the control input of the controlled delay line 3.
Работа устройства заключаетс в следующем .The operation of the device is as follows.
Измер емый сигнал поступает на вход рециркул тора 1 и повтор етс несколько раз. С выхода рсциркул тора подаетс последовательность импульсов той же длительности па управл емую линию 3, где она задерживаетс на врем в пределах периода повторени .The measured signal is fed to the input of recirculator 1 and is repeated several times. A sequence of pulses of the same duration, PA, is controlled from the controlled line 3, where it is delayed by a time within the repetition period.
Задержанный и не задержанный сигналы поступают на схему 4 выделени бинарного сигнала через дифференцирующие цеии 5 и 6, где сравниваютс взаимные расноложени передних фронтов импульсов задержанной последовательности и задних фронтов незадержанной последовательности. В зависимости от их взаимного расположени выдаетс сигнал «логическа единица по одному из выходов , котора переключает с помощью схемы 7 управл емую линию 3 задержки таким образом , чтобы эти фронты такт от такта работы сближались и к концу измерени совпали с заданной точностью. После совпадени с заданной точностью на управл ющих входах управл емой линии задержки образуетс кодThe delayed and non-delayed signals arrive at the binary signal extraction circuit 4 through differentiating Tses 5 and 6, where the mutual dispositions of the leading edges of the pulses of the delayed sequence and the falling edges of the non-delayed sequence are compared. Depending on their mutual arrangement, a "logical unit" signal is output on one of the outputs, which switches the controlled delay line 3 using circuit 7 so that the edges of the clock cycle from the operation cycle approach each other and coincide with the specified accuracy with the end of measurement. After coinciding with a given accuracy, a code is formed at the control inputs of the controlled delay line.
3 который равен длительности имзадержки , пульса.3 which is equal to the duration of the delay, pulse.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1961841A SU508775A1 (en) | 1973-10-01 | 1973-10-01 | Device for measuring time intervals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1961841A SU508775A1 (en) | 1973-10-01 | 1973-10-01 | Device for measuring time intervals |
Publications (1)
Publication Number | Publication Date |
---|---|
SU508775A1 true SU508775A1 (en) | 1976-03-30 |
Family
ID=20565249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1961841A SU508775A1 (en) | 1973-10-01 | 1973-10-01 | Device for measuring time intervals |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU508775A1 (en) |
-
1973
- 1973-10-01 SU SU1961841A patent/SU508775A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU508775A1 (en) | Device for measuring time intervals | |
SU418807A1 (en) | ||
SU456229A1 (en) | Phasometric device | |
SU402817A1 (en) | DEVICE FOR MEASURING FLUCTUATION | |
SU1219981A1 (en) | Apparatus for determining standard deviation of pulse duration | |
SU418852A1 (en) | ||
SU617860A1 (en) | Duplex frequency telegraphy signal detector | |
SU531270A1 (en) | Device for fixing random signal centers | |
SU372441A1 (en) | SET: PO, TH; ST, B0, FOR MEASURING TEMPORARY PARAMS! CELLULAR PULSES CnCTEMt WITH ELECTRIC RELIABILITIES? FJ7yb '- ^ shpsch | |
SU682846A1 (en) | Apparatus for measuring parameters of electric signals | |
SU785978A1 (en) | Device for tolerance checking of pulse repetition frequency | |
SU1099288A1 (en) | Device for checking period of oscillations | |
SU451045A1 (en) | Period measuring device | |
SU918932A1 (en) | Time interval meter | |
SU430372A1 (en) | DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES | |
SU892413A2 (en) | Meter of intervals between pulse centers | |
SU542192A2 (en) | Automatic Time Programmer | |
SU533905A1 (en) | Digital, averaging time interval meter | |
SU790193A1 (en) | Pulse shaper | |
SU773917A1 (en) | Staircase signal generator | |
SU364921A1 (en) | DEVICE OF CONTROL OF OPERATION OF THE RELAY | |
SU612414A1 (en) | Frequency divider | |
SU422097A1 (en) | DEVICE FOR MEASURING TIME INTERVALS | |
SU1256173A1 (en) | Generator of single pulses | |
SU822335A1 (en) | Pulse duration discriminator |