SU1242863A1 - Логический пробник - Google Patents

Логический пробник Download PDF

Info

Publication number
SU1242863A1
SU1242863A1 SU843820709A SU3820709A SU1242863A1 SU 1242863 A1 SU1242863 A1 SU 1242863A1 SU 843820709 A SU843820709 A SU 843820709A SU 3820709 A SU3820709 A SU 3820709A SU 1242863 A1 SU1242863 A1 SU 1242863A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
triggers
outputs
Prior art date
Application number
SU843820709A
Other languages
English (en)
Inventor
Михаил Андреевич Дорошкевич
Original Assignee
Предприятие П/Я В-2232
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2232 filed Critical Предприятие П/Я В-2232
Priority to SU843820709A priority Critical patent/SU1242863A1/ru
Application granted granted Critical
Publication of SU1242863A1 publication Critical patent/SU1242863A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к измери - тельной технике. Может быть использо- вано при регулировке устройств цифровой автоматики и вычислительной техники . Цель изобретени  - повьшение достоверности контрол , достигаетс  путем контрол  сигнала в течение всего контрольного тракта, а не только по переднему фронту тактового сигнала . Логический пробник (ЛП) содержит входы 1, 2 и 3, элемент 2И 4, коммутатор 5, пороговые блоки 6 и 7, индикаторы 8, 9, 17 и 18, счетчик 10, триггеры 11, 12 и 15. Дл  достижени  поставленной цели в ЛП дополнительно введены триггер 15. дешифратор 16 и индикаторы 19 и 20. ЛП может работать в двух режимах: контрол  логических значений сигналов регулируемого устройства, наход щегос  в статическом режиме, и контрол  этого устройства, наход щегос  в состо нии выполнени  контрольной программы. 2 ил. (Л

Description

Изобретение относитс  к области измерительной техники и может быть использовано при регулировке ройств цифровой автоматики и вычислительной техники.
Целью изобретени   вл етс  повышение достоверности контрол  за счет возможности контрол  сигнала во врем  всего контрольного такта, а не по переднему фронту тактового сигнала.
На фиг. 1 представлена функциональна  схема пробника; на фиг. 2 - временные диаграммы его работы.
Логический пробник содержит пер- вый I, второй 2 и третий 3 входы, элемент 2И 4, коммутатор 5, первый 6 и второй 7 пороговые блоки, первый 8, второй 9 индикаторы, счетчик 10, первый П, второй 2, четвертьш 13, п тый 14, третий 15,триггеры, дешифратор 16, третий 17, четвертый 18, п тый 19 и шестой 20 индикаторы.
Входы первого 6 и второго.7 пороговых блоков соединены с первым входом 1 пробника, выход первого порогового блока 6 соединен со входом первого индикатора 8 и D-входами.пер- вого 1J и четвертого 13 триггеров, выход второго порогового блока 7 соединен со.входом второго,индикатора 9 9 и D-входами второго 12 и п того 14 триггеров, К Входы первого П, второ го 12, четвертого 13 и п того 14 триггеров соединены с S-входом третьего триггера 15, третьим входом счетчи ка О и третьим входом 3 пробника, первые входы счетчика 10 соединены с выходами коммутатора 5,, второй вход счетчика 0 подключен к выходу элемента 2И 4, первый вход которого сое динен со вторым входом 2 пробника, а второй - с пр мым вькодом третьего триггера 15, инверсный выход которого соединен с его D-входом, С-в-ходы пер- вого 11, второго 12, третьего 15, четвертого 13 и п того 14 триггеров соединены с выходом счетчика 10, вьгхо ды первого 11, второго 12, четвертого 13 и п того 14 триггеров подключены ко входам дешифратора 16, а выходы дешифратора 16 - ко входам третьего 17, четвертого 18, п того 19 и шестого 20 индикаторов соответственно.
Логический пробник может работатг) в двух режимах:
контрол  логических значений сиг налов регулируемого устройства, наход щихс  в статическом режиме;
1
контрол  логических значений сигналов регулируемого устройства, наход щегос  в состо нии выполнени  контрольной программы. В этом режиме определ ет логическое значение сигнала на контролируемом выводе в любом выбранном такте контрольной nporpair- мы по переднему и заднему фронтам выбранного тактового импульса.
В статическом режиме вход 1 пробника подсоедин ют к контролируемому выводу регулируемого устройства. Если на этом выходе имеетс  логический
О
срабатывает первый пороговый
блок 6, вызывающий свечение первого индикатора 8. Если на выходе имеетс  логическа  1,, срабатывает второй пороговьй блок 7, вызываюгций свечение второго индикатора 9. В этом случае, если напр жение на контролируемом выходе больше значени  напр жени  логического О и меньше
25
30
35
40
45
50
55
значени  логической 1 пороговые блоки 6 и 7 не срабатыв.ают и индикаторы 8, 9 не гор т.
Дл  работы логического пробника в динамическом режиме его вход 2 подсоедин ют к генератору тактовых импульсов регулируемого устройства, вход 3 подсоедин ют к пуска регулируемого устройства, на коммута- торе 5 набирают номер тактового импульса , 3 котором необходимо определить логическое значение сигнала на контролируемом выходе регулируемого устройства. Номер тактового импульса задаетс : в дополнительном коде н определ етс  коммутацией наборного пол  коммутатора 5, который может быть реализован в виде набора механических переключателей. Вход 1 пробника подсоедин ют к контролируемому выходу регулируемого устройства. После этого регулируемое устройство устанавливаетс  в исходное состо ние, что вызывает по вление сигнала на входе 3 (сриг. 26}, который устанавливает триггеры 11-14 в состо ние О, триггер 15 - в состо ние 1, а номер тактового импульса из коммутатора 5 переписьюает в счетчик 10. После по влени  сиг нала на входе 3 из регулируемого устройства на вход 2 nocTynajoT тактовые импульсы (фиг, 2а), синхронно с которыми въг гюлн е.тс  программа работы регулируемого устройства. Тактовые импульсы прохо1( т через элемент 2Н 4,, на
3
входе которого имеетс  разрешающий сигнал с пр мого выхода триггера 15, и поступают на счетный вход счетчика 10, В счетчике 10 тактовые импульсы добавл ютс  к установленному дополнительному коду тактового импульса , при поступлении которого необходимо определить логическое значение сигнала на контролируемом выходе. Подсчет тактовых импульсов будет производитьс  счетчиком 10 до тех пор, пока на его выходе не возникнет импульс сквозного переноса . Возникновение импульса сквозного переноса означает, что на вход 2 пробника поступил тактовый импульс, в котором необходимо определить логическое значение сигнала на входе 1 пробника, Импульс сквозного переноса поступает на динамические вхо- ды С триггеров 11-15, При этом по переднему фронту импульса сквозного переноса состо ни , имеющиес  на выходах пороговых блоков 6 и 7, запи- .сьшаютс  соответственно в триггеры 1 i и 12, а по заднему - в триггеры 13 и 14, Кроме того, по заднему фронту происходит переключение триггера 15 в состо ние О, который запрещает дальнейшее поступление тактовых импульсов на счетный вход счетчика 10 через элемент 2И 4,
Если во врем  импульса сквозного переноса на входе 1 имеетс  логический О, срабатывает пороговый блок 6, и по переднему фронту импульса триггеры II и 12 устанавливаютс  соответственно в логическую 1 и логический О, а по заднему фронту - триггеры 13 и 14 соответственно в логическую I и логический О, Таким образом, после прохождени  импульса сквозного переноса на выходах тригеров 11-14 установитс  код 1010. Если во врем  импульса сквозного переноса на входе 1 сигнал переключаетс  из состо ни  логической 1 в состо ние логического О, то по переднему фронту импульса сквозного переноса 1 записываетс  в триггер 12, а по заднему - в триггер 13. На выходах триггеров 11-14 установитс  код 0110 Если во врем  импульса сквозного переноса на входе 1 сигнал переключаетс  из состо ни  логического О в состо ние логической I, то по переднему фронту импульса сквозного переноса I за71исываетс  в триггер
2428634
11, а по заднему - в триггер 14. На выходах триггеров 11-14 устанавливаетс  код 1001. Если во врем  импульса сквозного переноса на входе 1 имеетс  логическа  1, то по переднему фронту импульса сквозного переноса 1 записываетс  в триггер 12, а по заднему - в триггер 14, На выходах триггеров 11-14 устанавливаетс  код 0101 .
Дешифратор 16 дешифрирует состо ние триггеров 11-14 и зажигает соответствующий индикатор: при коде 1010- индикатор 17, при коде 0110 - индикатор 18, при коде 1001 - индикатор 19, при коде 0101 - индикатор 20,
10
15
Временна  диаграмма на фиг, 2 по сн ет работу логического пробника
при контроле выхода регулируемого устройства в п-ом такте его работы, где 0( - сигнал на в ходе 2; ( сигнал на входе 3; fr - сигнал на выходе счетчика 10; г - сигнал на входе 1;
9 сигнал на выходе порогового блока 6; г - сигнал на выходе порогового блока 7; ж - сигнал на выходе триггера 11; J - сигнал на выходе триггера 12; и - сигнал на выходе
триггера 13; к - сигнал на выходе триггера 14; л - сигнал на входе индикатора 17; - - сигнал на входе индикатора 18; н - сигнал на входе индикатора 19; о - сигнал на входе индикатора 20.
Пороговые блоки 6 и 7 могут быть выполнены любым из известных способов .

Claims (1)

  1. Формула изобретени 
    Логический пробник, содержащий первый, второй, третий и четвертьш индикаторы, первый, второй и третий
    триггеры, первьш и второй пороговые -блоки, входами соединенные с первым входом пробника, а выходами - соответственно с входами первого и второго индикаторов и D-входами первого
    и второго триггеров, коммутатор, счетчик, первые входы которого соединены с выходами комм татора, а выход - с С-входами первого, второго и третьего триггеров, элемент 2 Н,
    выход которого соединен с вторым входом счетчика, а входы - соответственно с вторым входом пробника и пр мым выходом третьего триггера.
    инверсный выход которого соединен с его D-входом, а S-вход - с Н-вхо дами первого и второго триггеров и третьим входом пробника, отличающийс  тем, что, с целью повышени  достоверности контрол , в него введены п тый и шестой индикаторы , дешифратор, четвертый и п тый триггеры с инверсным С-входом, D-входы которых соединены соответственно с выходами первого и второго
    2428636
    пороговых блоков, с-входы - с выходом счетчика, R-входЬ - с третьим входом пробника и третьим входом 5 счетчика, а выходы - соответственно с первым и вторым входами дешифратора , третий и четвертый входы которого соединены соответственно с выходами первого и второго триггеров, а Ш выходы - с входами третьего, четвертого , п того и шестого индикаторов соответственно.
    Фиг. 2
    Составитель Н, Пом кшева Редактор Н. Егорова Техред О.Сопко Корректор М, Демчик
    3699/43
    Тираж 728 Подписное ВНИИПИ Государственного ко:митета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
SU843820709A 1984-12-03 1984-12-03 Логический пробник SU1242863A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843820709A SU1242863A1 (ru) 1984-12-03 1984-12-03 Логический пробник

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843820709A SU1242863A1 (ru) 1984-12-03 1984-12-03 Логический пробник

Publications (1)

Publication Number Publication Date
SU1242863A1 true SU1242863A1 (ru) 1986-07-07

Family

ID=21149859

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843820709A SU1242863A1 (ru) 1984-12-03 1984-12-03 Логический пробник

Country Status (1)

Country Link
SU (1) SU1242863A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Радио, 1980, № 3, с. 31, рис. I, 3,7,8. Авторское свидетельство СССР № 970281, кл. G 01 R 31/28, 1981. *

Similar Documents

Publication Publication Date Title
SU1242863A1 (ru) Логический пробник
SU970281A1 (ru) Логический пробник
SU1352421A1 (ru) Логический пробник
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU542192A2 (ru) Автоматический программатор временных интервалов
SU1677852A2 (ru) Генератор импульсов
SU1298678A1 (ru) Цифровой частотомер
SU1297032A1 (ru) Распределитель импульсов
SU1142815A1 (ru) Устройство дл контрол реле
SU1381509A1 (ru) Устройство дл контрол логических блоков
RU2002301C1 (ru) Устройство дл определени показателей надежности объектов
SU970367A1 (ru) Микропрограммное управл ющее устройство
SU1578714A1 (ru) Генератор тестов
SU1282318A1 (ru) Устройство дл измерени экстремумов временных интервалов
SU1503031A1 (ru) Устройство дл контрол цифровых блоков
SU1328797A1 (ru) Устройство дл контрол параметров микросборок
SU902237A1 (ru) Устройство дл задержки импульсов
SU1228105A1 (ru) Устройство дл контрол распределител импульсов
SU1304174A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU733100A1 (ru) Устройство дл определени длительности переходного процесса
SU1343413A1 (ru) Сигнатурный анализатор
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU650071A1 (ru) Устройство дл группового сравнени двоичных чисел
SU1243039A1 (ru) Запоминающее устройство с самоконтролем
SU1109909A1 (ru) Устройство контрол