SU1226628A1 - Устройство подавлени дребезга - Google Patents

Устройство подавлени дребезга Download PDF

Info

Publication number
SU1226628A1
SU1226628A1 SU843808632A SU3808632A SU1226628A1 SU 1226628 A1 SU1226628 A1 SU 1226628A1 SU 843808632 A SU843808632 A SU 843808632A SU 3808632 A SU3808632 A SU 3808632A SU 1226628 A1 SU1226628 A1 SU 1226628A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
triggers
inverter
contacts
pair
Prior art date
Application number
SU843808632A
Other languages
English (en)
Inventor
Владимир Александрович Лавров
Валерий Иванович Штырев
Original Assignee
Предприятие П/Я А-1789
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1789 filed Critical Предприятие П/Я А-1789
Priority to SU843808632A priority Critical patent/SU1226628A1/ru
Application granted granted Critical
Publication of SU1226628A1 publication Critical patent/SU1226628A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике. Цель изобретени  - упрощение устрой ства путем сокращени  электромехаКанал св зи нических св зей. Устройство содержит генератЬр 2 тактовых импульсов, замыкающие контакты 3 и 4, триггеры 5 и 6, выходные шины 1, резисторы 7, конденсаторы 8, светоизлу- чающие диоды 9 и 10, формирователи 11 и 12 импульсов по фронту и инвертор 13. Достижению поставленной цели способствует введение в устройство светоизлучающих диодов, формирователей импульсов по фронту, инвертора и образование новых св зей между элементами устройства. В описании приведены временные диаграммы работы устройства. 2 ил. ko ND Од 1

Description

«1 о о 1 ii.
Изобретение относитс  к автоматие и вычислительной технике.
Цель изобретени  - упрощение устойства путем сокращени  электромеха ических св зей.
На фиг,1 представлена электриеска  схема устройства; на фиг,2 - временна  диаграмма его работы.
Устройство содержит выходные шины 1, генератор 2 тактовых импульсов, замыкающие контакты 3 и 4, Т5 -триггеры 5 и 6, подключенные к соответствующим выходным шинам I, резисторы 7 и конденсаторы 8, подключенные к информационному входу .-триг- геров 5 и 6, к другому выводу конденсаторов 8 подключена обща  шина, светоизлучающие диоды 9 и 10, ватели 11 и 12 импульсов по фронту, инвертор 13, причем неподвижные контакты обоих контактов 3 и 4, подключены к одному проводу св зи, который с другой стороны подключен к объединен- ньрм информационным входам триггеров 5 и 6, а через резисторы 7 - к выходу инвертора 13 и входу формировател  11 импульсов по фронту , выход которого подключен к синхронизирующему входу триггера 5 каждой пары триггеров 5 и 6, а к синхронизирующему входу триггеров 6 каждой пары через формирователь 12 импульсов по фронту подключен выход Генератора 2 тактовых импульсов, выход которого подключен к входу инвертора 13 и общему выводу двух диодов 9 и 10, включенных встречно, вторые выводы диодов 9 и 10 подключены к подвижным контактам замыкающих контактов 3 и 4.
Устройство работает следующим образом .
г
Пусть замыкающие контакты 3 и 4 замкнуты. Тогда в первый полупериод импульс с генератора 2 (фиг.2а) поступает по цепи: диод 10, контакт 4 и информационньй вход триггеров 5 и 6, через резистор 7 к О потен- циалу с инвертора 13. Синхронизирующий импульс с формировател  12 поступает на соответствующий вход триг- 6 и по зaднe ry фронту производитс  запись логической 1 в этот триггер 6.
Поскольку дл  второго триггера 5 синхроимпульс не формируетс , то и запись в него не производитс , и он сохран ет предыдущее состо ние. В
628
следующий полупериод импульс формиру- гтс  с формировател  11 дл  записи информации в триггер. Дл  идентичности соответстви  замкнутому контакту
потенциал логической 1 на выходе триггеров 5 и 6. триггер 5 подключен инверсным выходом к шине 1. При разорванных контактах потенциал на ин-, формационных входах триггеров 5 и 6
соответствует потенциалу на выходе инвертора 13 и  вл етс  противоположным по отношению к предыдущему, и соо тветственно заноситс  в триггеры 5 и 6; измен   их состо ние на
S противоположное.
При этом полупериод генератора 2 зыбираетс  большим, чем врем  дребезга . Поэтому при дребезге пере- ключетти  в триггер заноситс  потенO циал в момент действи  спада импульса синхронизации. При этом, если потенциал совпадает с предыд тцим состо нием , то переключение триггера происходит через один полупериод,
S когда дребезг окончитс . Если потенциал совпадает с наступающим потенциалом после переключени , то в следующий полупериод это состо ние сохран етс .
Светоизлучающие диоды 9 и 10 на панели управлени  индицируют 3a vibi- кание соответствующего коммутатора.

Claims (1)

  1. Формула изобретени 
    5
    Устройство подавлени  дребезга, содержащее генератор тактовых импульсов М замыкающих контактов, ND - триггеров, выходами подключенных к. ыходньм шикам устройства, резисторы и конденсаторы, точка соединени  вюторых подключена к соответствующим информационнь М входам триггеров, к другим выводам конденсаторов подключена обща  шина, отличаю- ш е е с   тем, что, с целью упро- шени  устройства путем-сокращени  электромеханических св зей, в него введены N светоизл лчающих диодов, дна формировател  импульсов по фронту и инверторэ причем неподвижные контакть каждых двух замыкающих контактов подключены к одному выводу провода св зи5 другой вывод которого подключен к объединенным информационным входам первого и второго D - триггеров соответствующей пары, а ч.ерез резисторы - к выходу инвертоS
    pa и входу первого формировател  импульса по фронту, выход которого подключен к синхронизирующим входам первых D,-триггеров каждой пары, к. синхронизирующим входам вторых триггеров каждой пары через второй формирователь импульса по фронту
    1226628
    подключен выход генератора, которьй также подключен к входу инвертора и общему выводу двух встречно включенных диодов, вторые выводы которых подключены к неподвижным контактам соответствующих двух замыкающих контактов .
    .2
SU843808632A 1984-11-05 1984-11-05 Устройство подавлени дребезга SU1226628A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843808632A SU1226628A1 (ru) 1984-11-05 1984-11-05 Устройство подавлени дребезга

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843808632A SU1226628A1 (ru) 1984-11-05 1984-11-05 Устройство подавлени дребезга

Publications (1)

Publication Number Publication Date
SU1226628A1 true SU1226628A1 (ru) 1986-04-23

Family

ID=21145305

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843808632A SU1226628A1 (ru) 1984-11-05 1984-11-05 Устройство подавлени дребезга

Country Status (1)

Country Link
SU (1) SU1226628A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 731562, кл. Н 03 К 3/286, 1978. Авторскре свидетельство СССР 9 706928, кл. Н 03 К 17/02, 1978. *

Similar Documents

Publication Publication Date Title
SU1226628A1 (ru) Устройство подавлени дребезга
SU1305841A2 (ru) Устройство подавлени дребезга
SU612400A2 (ru) Формирователь одиночных импульсов
SU1580535A2 (ru) Троичное счетное устройство
SU1444931A2 (ru) Генератор импульсов
SU566359A1 (ru) Делитель частоты на 1,5
SU1307584A1 (ru) Синхронный делитель частоты на 9 на @ -триггерах
SU1451837A1 (ru) Генератор одиночного импульса
SU1018212A1 (ru) Формирователь импульсов
RU1824670C (ru) Устройство дл переключени электрических цепей
SU1003341A1 (ru) Устройство дл стробировани
SU1190492A1 (ru) Формирователь импульсов
SU655075A1 (ru) Делитель частоты следовани импульсов на три
SU1619210A1 (ru) Устройство дл контрол интегральных микросхем
SU1381694A1 (ru) Формирователь импульсного сигнала по переднему и заднему фронтам адресных сигналов на МОП -транзисторах
SU1422375A1 (ru) Формирователь импульсов
SU1203692A2 (ru) Устройство дл подавлени помех
SU400015A1 (ru) Формирователь одиночных импульсов
SU1145475A1 (ru) Релейный триггер
SU627564A1 (ru) Триггер с неразрушающейс информацией
SU917354A1 (ru) Триггер со счетным входом
SU1193608A1 (ru) Устройство контрол больших интегральных схем
SU1205280A1 (ru) Устройство дл синхронизации импульсов
SU978360A1 (ru) Кольцевой счетчик
SU1422405A1 (ru) Троичный счетный триггер