SU1203524A1 - Устройство дл контрол цифровых систем - Google Patents

Устройство дл контрол цифровых систем Download PDF

Info

Publication number
SU1203524A1
SU1203524A1 SU843774351A SU3774351A SU1203524A1 SU 1203524 A1 SU1203524 A1 SU 1203524A1 SU 843774351 A SU843774351 A SU 843774351A SU 3774351 A SU3774351 A SU 3774351A SU 1203524 A1 SU1203524 A1 SU 1203524A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
output
inputs
group
Prior art date
Application number
SU843774351A
Other languages
English (en)
Inventor
Владимир Григорьевич Деткин
Владимир Николаевич Нагорный
Original Assignee
Предприятие П/Я В-2188
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2188 filed Critical Предприятие П/Я В-2188
Priority to SU843774351A priority Critical patent/SU1203524A1/ru
Application granted granted Critical
Publication of SU1203524A1 publication Critical patent/SU1203524A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  проверки и наладки сложных цифровых устройств и систем,
Цель изобретени  - расширение области применени  путем обеспечени  возможности контрол  динам:ических характеристик цифровых систем
На чертеже изображена блок-схема устройства.
Устройство содержит блок 1 пам ти, блок 2 формировани  тактов, блок 3 формировани  сигнала запуска, клавиатуру 4, блок 5 управлени , блок индикации, сравнени , триггер 8, счетчик 9, элемент ИЛИ 10, элмент И 1 1 .
Устройство работает следующим образом,
Перед запуском необходимо подключить входы группы устройства к исследуемым точкам объекта контрол , подключить вход устройства, к тактовому выходу объекта контрол , уста- новить с помощью клавиатуры 4 код запускающего слова, величину зоны анализа, число пропусков момента анализа, а также инициализировать сигнал сброса.
По сигналу сброса блок 3 форми- ровани  сигнала запуска устанавливаетс  в состо ние О, блок 2 формировани  тактов - в. состо ние О, счетчик 9 через элемент ИЛИ 10 - в состо ние О, триггер 8 - в состо ние 1.
В результате прохождени  сигн.ала сброса потенциал через элемент ИЛИ 10 удерживает счетчик 9 в сброшенном состо нии, запреща  счет Разрешающий потенциал с выхода триггера 8 не преп тствует прохождению импульсов записи через элемент И 11 на вход блока 1 пам ти. Сигнал с вт рого выхода на третий вход блока 2 формировани  тактов разрешает прохождение тактовых сигн-алов, сигнал с третьего выхода блока 2 запрещает прохождение импульсов с выхода элемента И 11.
Входна  информаци  последовательно фиксируетс  в блоке пам ти, при заполнении которого происходит переполнение , и запись прсЙ1сходит снова с первых адресов блока 1 пам ти.
о
s
0
5 g
5
5
7/ 2
А. Ч
Параллельно с указанным процеС сом происходит сравнение текущей информации на предмет вы влени  кода, аналогичного заданному пользователем . При по влении такого кода на выходе блока 3 под тактовые импульсы по вл етс  ю- пульс и при равенстве комбинации с комбинацией, набранной пользователем, формируетс  под тактовый импульс сигнал, поступающий на вход-блока 2 и устанавливающий последний в состо ние 1. Данный сигнал разрешает прохождение импульсов на установочньй вход триггера, снимает потенциал сброса с входа элемента ИЛИ 10, чем разрешаетс  счет счетчика и прохождение импульсов записи с выхода элемента И 11 .
Входна  информаци , записываема  в блоке 1 пам ти под тактовые импульсы через элемент И 11, с момента. равенства кодов начинает просчитыватьс  в блоке 5 управлени .
В момент равенства числа импульсов ,, просчитанных счетчиком 9, числу , заданному пользователем, на выходе блока 7 сравнени  под такт синхронизации (импульс записи) по вл етс  сигнал, устанавливающий триггер в состо нии О, чем прерываетс  прохождение импульсов в блок 1 пам ти через элемент И 11 (запись первой пачки) и сбрасываетс  счетчик через элемент ИЛИ 10. Как следствие, прекращаетс  счет и формирование адресов записи. Такое состо - нке сохран етс  до тех пор, пока во входной информации снова не по витс  слово (код), равное набранному пользователем. При равенстве слов цикл повтор етс .
Последующа  упаковка информационных пачек в блоке 1 пам ти производитс  описанным выше способом до тех пор, пока число И1 1пульсов записи не будет равно половине объема блока.
Информаци  отражаетс  на блоке индикации дл  анализа, причем, как указано выше, в пам ти имеетс  информаци  До момента анализа (перва  половина) и информаци , упакованна  в пачки После момента анализа (втора  половина).
Редактор В.Петраш
Составитель В.Верховский Техред А.Бойко
Заказ 8418/52
Тираж 709Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб,, д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектна , 4
Корректор Л.Патай

Claims (1)

  1. УСТРОЙСТВО'ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ СИСТЕМ, содержащее блок памяти, блок формирования тактов, блок формирования сигнала запуска, клавиатуру, блок управления, блок индикации, входы группы которого подключены к выходам блока памяти, входы первой группы которого и входы первой группы блока формирования сигнала запуска являются входами группы устройства, входы второй группы блока памяти подключены к выходам группы блока управления, первый выход которого подключен к входу блока индикации, первые входы блока формирования сигнала запуска и блока формирования тактов являются входом устройства, выходы первой группы клавиатуры подключены к входам второй группы блока формирования сигнала запуска, выходы которого подключены к входам группы блока формирования тактов, первый выход которого подключен к первому входу блока управления, второй выход которого подключен к третьему входу блока формирования тактов, отличающееся тем, что, с целью расширения области применения путем обеспечения возможности контроля динамических характеристик цифровых систем, оно содержит блок сравнения, триггер, счетчик, элемент ИЛИ, элемент И, первый вход которого и первый вход элемента ИЛИ подключены к выходу триггера, первый вход которого подключен к выходу блока S сравнения, входы первой группы которого подключен к выходам счетчика, первый вход которого подключен к выходу элемента ИЛИ, вторые входы элемента ИЛИ, триггера, блока формирования тактов,блока форми'рования сигнала запуска и блока управления подклочены к выходу клавиатуры, второй вход элемента И подключен к второму выходу блока формирования тактов, третий выход которого подключен к третьему входу элемента ИЛИ, третий вход триггера подключен к четвертому выходу блока формирования тактов, третий вход блока управления, второй вход счетчика, входы блока сравнения и блока памяти подключены к выходу элемента И, входы второй группы блока сравнения подключены к выходам второй группы клавиатуры.
    SU .„.1203524
SU843774351A 1984-07-27 1984-07-27 Устройство дл контрол цифровых систем SU1203524A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843774351A SU1203524A1 (ru) 1984-07-27 1984-07-27 Устройство дл контрол цифровых систем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843774351A SU1203524A1 (ru) 1984-07-27 1984-07-27 Устройство дл контрол цифровых систем

Publications (1)

Publication Number Publication Date
SU1203524A1 true SU1203524A1 (ru) 1986-01-07

Family

ID=21132163

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843774351A SU1203524A1 (ru) 1984-07-27 1984-07-27 Устройство дл контрол цифровых систем

Country Status (1)

Country Link
SU (1) SU1203524A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Стасюкинас Ю.В. и др. Логический анализатор - сменный блок к универсальному осциллографу. - В сб.: Техника средств св зи, сер. РИТ, вып. 3 (42), 1982. Шлимович Е.М. Логические анализаторы дл проверки и наладки сложных цифровых устройств и систем. - Вопросы электроники, сер. ЭВТ, вып. 4, 1982. *

Similar Documents

Publication Publication Date Title
SU1203524A1 (ru) Устройство дл контрол цифровых систем
SU1705875A1 (ru) Устройство дл контрол оперативной пам ти
SU1280621A1 (ru) Генератор случайного процесса
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1298742A1 (ru) Генератор случайного процесса
SU1256181A1 (ru) Умножитель частоты следовани импульсов
SU523428A1 (ru) Устройство дл считывани информации
SU1649547A1 (ru) Сигнатурный анализатор
SU1242918A1 (ru) Устройство диагностировани систем управлени
SU1226398A1 (ru) Многоканальный измеритель временных интервалов
SU1091227A1 (ru) Устройство дл контрол оперативной пам ти
SU1649532A1 (ru) Устройство дл поиска чисел
SU1179416A1 (ru) Устройство доя контроля состояния датчиков
SU1272335A1 (ru) Генератор кодовых колец
SU1552188A1 (ru) Устройство дл формировани тестовой информации
RU1805471C (ru) Устройство дл контрол логических блоков
SU1298917A1 (ru) Способ контрол преобразовател угла поворота вала в код и устройство дл контрол преобразовател угла поворота вала в код
SU842824A1 (ru) Устройство дл ввода и предваритель-НОй ОбРАбОТКи иНфОРМАции
SU1587537A1 (ru) Устройство дл обслуживани сообщений
SU1297052A1 (ru) Сигнатурный анализатор
SU1282107A1 (ru) Устройство дл ввода информации
SU418855A1 (ru)
SU1683015A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей
SU1068712A1 (ru) Устройство дл регистрации однократных электрических импульсов
SU455244A2 (ru) Устройство дл обработки информации