SU1200417A1 - @ -Канальный формирователь последовательности импульсов - Google Patents

@ -Канальный формирователь последовательности импульсов Download PDF

Info

Publication number
SU1200417A1
SU1200417A1 SU843709121A SU3709121A SU1200417A1 SU 1200417 A1 SU1200417 A1 SU 1200417A1 SU 843709121 A SU843709121 A SU 843709121A SU 3709121 A SU3709121 A SU 3709121A SU 1200417 A1 SU1200417 A1 SU 1200417A1
Authority
SU
USSR - Soviet Union
Prior art keywords
memory
input
pulse
outputs
bit
Prior art date
Application number
SU843709121A
Other languages
English (en)
Inventor
Евгений Иванович Верещак
Павел Николаевич Смирнов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU843709121A priority Critical patent/SU1200417A1/ru
Application granted granted Critical
Publication of SU1200417A1 publication Critical patent/SU1200417A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

N-КАНАЛЬНЫЙ ФОРМИРОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ,содержащий посто нное запоминающее устройство , N выходов которого  вл ютс  вьпсодами N-канального формировател  последовательности импульсов, отличающийс  тем, что, с целью упрощени  формировател  путём уменьшени  разр дности посто нного запоминающего устройства, в него введен регистр сдвига, выходы разр дов которого соединены с соответствующими адресными входами посто нного запоминающего устройства, а его пе:р- вые, второй и третий входы соединены соответственно с первыми, вторым и третьим входами формировател  при этом (Н+1)-й выход посто нного запо- минакмцего устройства подключен к входу первого разр да регистра сдвига.

Description

о
э
фut. / Изобретение относитс  к импульсно технике и может быть использовано в делител х частоты и в устройствах программного управлени . Целью изобретени   вл етс  упрощение форршровател  путем уменьшени  разр дности посто нного запоминающе- го устройства. На фиг, I представлена функциональна  схема формировател ; на фиг, фиг, 2 - выходна  3 - канальна  последовательность импульсов, причем на фиг, 20,8 ,В соответствует состо  ни м выхода первого, второго и третьего разр дов посто нного запоминающего устройства, а -2 - вводна  так това  последовательность, N-канальный формирователь последовательности импульсов содержит посто нное запоминающее устройство 1, N выходов 2 которого подключёи. к .выходам N-канального формировател  последовательности импульсов, регист 3 сдвига, выходы разр дов которого соединены с соответствующими адресными входами 4 посто нного запоминающего устройства 1, Первые 5, второй 6 и 7 входы регистра 3 сдвига подключены к первым, второму и третьему входам N-канального формировател  импульсов, N+1-й выход 8 посто нного запоминающего устройства подключен к входу первого разр да регистра 3 сдвига, , N-канальный формирователь последовательности импульсов работает сле дующим образом. Используемый в предлагаемом устройстве регистр 3 сдвига имеет входы следующего функционального назначени  : первые входы 5 - входы данных, используютс  при вводе в регистр чис ла в параллельном двоичном коде. Вто рой 6 вход - вход выбора режима. Тре тий 7 вход - вход синхронизации, предназначенный дл  подачи на регистр 3 сдвига тактовых (синхронизирующих ) импульсов, При наличии высокого потенциала на втором 6 входе ре гистр 3 сдвига работает в режиме вво 50 да информации в параллельном коде с первых 5 входов при подаче тактового импульса на его третий . Если на втором 6 входе имеетс  низкий потенциал , то регистр 3 работает в режиме сдвига. При этом по каждому тактовому импульсу, поступающему на его третий 7 вход, в первый разр д 55 17 записываетс  информаци  с его входа, во второй - то состо ние, которое было перед поступлением тактового иьгпульса в первом, В третий - состо ние второго и т.д. Состо ние последнего разр да соответствует состо нию предпоследнего,, а предыдущее состо ние последнего разр да тер етс , Дл  формировани  последовательности импульсов длиной 2 с выходов посто нного запоминающего устройства необходим просмотр всех его  чеек, Этот просмотр в предлагаемом устройстве обеспечиваетс  изменением состо ний выходов регистра сдвига по закону нелинейной последовательности , имеющей длину D различных двоичных слов разр дности Е, Так, например, дл  трехразр дного регистра сдвига длина нелинейной поСледова тельности равна 8 тактам. За тактом, следукщим под номером семь, последовательность состо ний повтор етс . Исходным состо нием предлагаемого устройства  вл етс  состо ние регистра сдвига, формируемое при высоком потенциале на его втором 6 входе и тактовом импульсе на третьем 7 входе путем подачи соответствующего двоичного кода на .его первые 5 входы . Дл  рассматриваемого примера ис- ходным  вл етс  нулевое состо ние. После изменени  потенциала на втором 6 входе устройства с высокого на низкий, на третий 7 его вход подаетс  последовательность тактовых импульсов.По первому тактовому импульсу в первый разр д регистра 3 сдвига записываетс  содержимое (N-t-l)To (в рассматриваемом случае 4-го) разр да нулевой  чейки посто нного запомина- кпдего устройства , В  чейке с нулевым адресом записана 1, т,е. регистр 3 сдвига переходит в состо ние 1, По второму тактовому импульсу содержимое первого разр да сдвигаю4 ° регистра 3 переходит во второй разр д, а в первый записываетс  содержимое четвертого разр да  чейки с адресом 1, т.е. О. Таким образом , регистр 3 переходит в состо ние 2, подключа  к входу первого разр да четвертый разр д  чейки ПЗУ с адресом 2, т.е. 1. По тактовому импульсу содержание второго
разр да переходит в третий, содержимое первого во второй, а в первый разр д переходит 1, записанна  в четвертом разр де  чейки с адресом 2, т.е. регистр принимает состо ние 5. При этом к входу первого разр да подключаетс  четвертый разр д
с  чейками ПЗУ с адресом 5
По
четвертому импульсу в первый разр д
записываетс  I, во втором разр де
tt t М
1 , ранее бывша  в первом, в третьем О, ранее бывший во втором, а 1, находивша с  в третьем раз-г р де тер етс . Таким образом, регистр принимает состо ние 3 и т.д. Заданна  выходна  последовательность импульсов снимаетс  с первых трех выходов  чеек ПЗУ 1,

Claims (1)

1 N-КАНАЛЬНЫЙ ФОРМИРОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ,'содержащий постоянное запоминающее устройство, N выходов которого являются выходами Ν-κанального формирователя последовательности импульсов, отличающийся тем, что, с целью упрощения формирователя путем уменьшения разрядности постоянного запоминающего устройства, в него введен регистр сдвига, выходы разрядов которого соединены с соответствующими адресными входами постоянного запоминающего устройства, а его первые, второй и третий входы соединены соответственно с первыми, вторым и третьим входами формирователя^при этом (И+1)-й выход постоянного запоминающего устройства подключей к входу первого разряда регистра сдвига.
SU843709121A 1984-03-11 1984-03-11 @ -Канальный формирователь последовательности импульсов SU1200417A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843709121A SU1200417A1 (ru) 1984-03-11 1984-03-11 @ -Канальный формирователь последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843709121A SU1200417A1 (ru) 1984-03-11 1984-03-11 @ -Канальный формирователь последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1200417A1 true SU1200417A1 (ru) 1985-12-23

Family

ID=21106742

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843709121A SU1200417A1 (ru) 1984-03-11 1984-03-11 @ -Канальный формирователь последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1200417A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 834934, кл. Н 03 К 23/00, 1979. Патент FR № 2504754, кл. Н 03 К 5/15, 1982. *

Similar Documents

Publication Publication Date Title
US4506348A (en) Variable digital delay circuit
KR960705403A (ko) 개선된 rom 필터(an improved rom filter)
US4404644A (en) Waveform generator
SU1200417A1 (ru) @ -Канальный формирователь последовательности импульсов
US5027318A (en) Bit place oriented data storage system for digital data
KR880013320A (ko) 출력펄스 발생장치
GB1428468A (en) Information storage system
SU1095367A2 (ru) Генератор псевдослучайных последовательностей
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU663113A1 (ru) Двоичный счетчик
JPS5934939Y2 (ja) メモリのアドレス指定回路
JPS61237539A (ja) フレ−ム変換回路
SU1649531A1 (ru) Устройство поиска числа
SU1338020A1 (ru) Генератор М-последовательностей
SU1674232A1 (ru) Устройство дл цифровой магнитной записи
SU682950A1 (ru) Регистр сдвига
SU780042A1 (ru) Логическое запоминающее устройство
SU1150737A2 (ru) Генератор последовательности импульсов
SU1096694A1 (ru) Посто нное запоминающее устройство
SU1124276A1 (ru) Устройство дл сопр жени
RU1521226C (ru) Устройство задержки импульсов
SU658771A1 (ru) Устройство фазировани аппаратуры передачи информации циклическим кодом
SU1396250A1 (ru) Устройство дл формировани импульсов
SU951668A1 (ru) Устройство дл формировани импульсных последовательностей
GB2076571A (en) A Waveform Generator