SU1187255A1 - Generator o pulses synchronized by clock frequency - Google Patents

Generator o pulses synchronized by clock frequency Download PDF

Info

Publication number
SU1187255A1
SU1187255A1 SU843684668A SU3684668A SU1187255A1 SU 1187255 A1 SU1187255 A1 SU 1187255A1 SU 843684668 A SU843684668 A SU 843684668A SU 3684668 A SU3684668 A SU 3684668A SU 1187255 A1 SU1187255 A1 SU 1187255A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
zero
bus
Prior art date
Application number
SU843684668A
Other languages
Russian (ru)
Inventor
Вячеслав Георгиевич Гусаков
Геннадий Михайлович Кобелев
Светлана Владимировна Долгова
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU843684668A priority Critical patent/SU1187255A1/en
Application granted granted Critical
Publication of SU1187255A1 publication Critical patent/SU1187255A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, СИНХРОНИЗИРОВАННЫХ ТАКТОВОЙ ЧАСТОТОЙ , содержащий два элемента И-НЕ, два триггера и элемент 2И-ИЛИ, пер- , вый вход первого элемента И которого соединен с единичнь1м выходом .первого триггера, а второй вход с шиной тактовых импульсов формировател  и первым входом первого элемента И-НЕ, выход элемента 2И-ШШ . соединен с выходной шиной формировател  и первым входом второго элемента И-НЕ, отличающийс  тем, что, с целью повышени  быстро действи  формировани  импульсов, в него введен элемент задержки, вход которого соединен с нулевым выходом первого триггера и вторым входом второго элемента И-НЕ, а вы ход - с вторьм входом первого элемента И-НЕ, третий вход которого соединен с входной шиной управл ющ го сигнала формировател  и единичным входом первого триггера, четвертый вход - с нулевым входом пер вого триггера и первым входом втор го элемента И-НЕ, выход которого соединен с первым входом второго элемента И элемента 2И-Ш1И, второй С/) вход которого соединен с нулевьгм входом второго триггера и вторым входом второго элемента И элемента 2И-ИПИ, третьи входы которого соед ненй с выходом первого элемента И-НЕ и единичным входом второго триггера, а четвертые входы соедйн ны с нулевым выходом второго триггера .FORMER OF PULS, SYNCHRONIZED WITH CLOCK FREQUENCY, containing two AND-NOT elements, two triggers and 2I-OR element, the first input, the first element I of which is connected to the single output of the first trigger, and the second input with the clock pulse bus and the first input the first element NAND, the output element 2I-SHSH. connected to the output bus of the imaging unit and the first input of the second NAND element, characterized in that, in order to increase the speed of the formation of pulses, a delay element is inserted in it, the input of which is connected to the zero output of the first trigger and the second input of the second NAND element, and output - with the second input of the first NAND element, the third input of which is connected to the input bus of the control signal of the imaging unit and the single input of the first trigger, the fourth input - with the zero input of the first trigger and the first input of the second element and NAND, the output of which is connected to the first input of the second element AND element 2I-W1I, the second C /) whose input is connected to the zero input of the second trigger and the second input of the second element AND element 2I-FDI, the third inputs of which are connected to the output of the first the NAND element and the single input of the second trigger, and the fourth inputs are connected to the zero output of the second trigger.

Description

Изобретение oTHocHfcH к импульсной технике и может быть использова но как устройство дл  согласовани  асинхронных сигналов источника информации с тактовой частотой приемника информации. Целью изобретени   вл етс  повышение быстродействи  формировани  импульсов. На фиг. 1 представлена функциональна  схема формировател  импульсов; на фиг. 2 - временна  диаграмм по сн юща  его работу. Формирователь импульсов, синхронизированных тактовой частотой, содержит первый триггер 1, первый эле мент И-НЕ 2, элемент 2И-ИЛИ 3, элемент 4 задержки, второй элемент И-НЕ 5, второй триггер 6, входную ш ну 7 управл ющих импульсов, шину 8тактовых импульсов и выходную ШИ1-ГУ Входна  шина 7 управл ющих импул сов подключена к единичному входу триггера 1 и третьему входу элемент И-НЕ 5, второй вход которого через элемент 4 задержки подключен к втор му входу элемента И-НЕ 2 и нулевому выходу триггера 1, единичный выход которого соединен с первым входом первого элемента И элемента 2И-ИЛИ выход которого соединен с выходной шиной 9, нулевым входом триггера 1, четвертым входом элемента И-НЕ 5 и первым входом элемента И-НЕ 2, вьпсо которого подключен к первому входу второго элемента И элемента 2И-ИЛИ четвертые входы которого подключены к нулевому выходу триггера 6, едини ньй вход которого подключен к выход элемента И-НЕ 5 и третьим входам элементов И элемента 2И-ИЛИ 3, вторые входы sjreMeHTOB И которого подключены к нулевому входу триггера 6, первому входу элемента И-НЕ 5 и шине 8 тактовых импульсов. Формирователь работает следующим образом. В исходном состо нии триггеры1 и 6 наход тс  в нулевом состо нии, по шине 8 непрерывно поступают импульсы тактовой частоты (фиг.2а), оба элемента И элемента 2И-ИЛИ 3 з-акрыты сигналами низких (нулевых) потенциалов с выхода элемента И-НЕ и с единичного выхода триггера 1, на выходе элемента 2И-ИЛИ 3 и выход ной шине 9 формировател  - высокий (единичный) потенциал (фиг. 2:). 52 При работе формировател  импульсов возможны два .случа : управл ющий сигнал (передний фронт управл ющего сигнала) поступает на шину 7 в паузе между импульсами тактовой частоты (фиг.2) t t A(tg)J управл ющий сигнал (передний фронт управл ющего сигнала) поступает на шину 7 во врем  действи  на шине 8 импульса тактовой частоты (фиг.2) t t у(t ). В первом случае при подаче на шину 7 сигнала высокого потенциала ( фиг.28), t t.;i(t.j он поступает на динамический вход триггера 1 и третий вход элемента И-НЕ 5. По переднему фронту управл ющего сигнала триггер 1 переключаетс  в единичное состо ние (фиг.26), а элемент И-НЕ 5 остаетс  закрытым, так как на его первом входе (фиг.2о|) находитс  сцгнап низкого потенциала. Впоследствии , когда на этом входе будет сигнал высокого потенциала, элемент И-НЕ 5 сохранит свое закрытое состо ние (фиг.2е), так как на его втором входе находитс  сигнал низкого уровн , поступивший с нулевого выхода триггера 1 после его переключени  в единичное состо ние (фиг.22). Сигнал высокого потенциала с единичного выхода триггера 1 поступает на первый вход первого элемента И элемента 2И-ИЛИ 3. Сигнал низкого потенциала с нулевого выхода триггера 1 поступает на вход элемента И-НЕ 2 и формирует на его выходе высокий потенциал, которьй поступает на первый вход второго элемента И элемента 2И-Ш1И 3. На третьих и четвер-. тых входах обоих элементов И элемента 2И-ИЛИ 3 наход тс  высокие потенциалы, поступающие с выходов элемента И-НЕ 5 (фиг.2е) и триггера 6 (фиг.). i При поступлении очередного импульса тактовой частоты с шины 8 на вторые входы элемента 2И-ИПИ 3, на его выходе и на выходной шине 9 формируетс  передний фронт выходного сигнала, соответствующий проинвертированному фронту тактового импульса (фиг.2з). Формирование переднего фронта выходного сигнала осуществл етс  одновременно через два открытых элемента И элемента 2И-ИПИ 3, что сокращает врем  его формировани . По переднему фронту выходного сигнала элемента 2И-ИЛИ 3 триггер 1 устанавливаетс  в нулевое (исходное) состо ние и первый элемент И элемента 2И-ИЛИ 3 закрьшаетс , однако его второй элемент И остаетс  открытым в течение всего времени формировани  вершины выходного импульса за счет высоких потенциалов с выходов элементов И-НЕ 2 и 5 и триггера 6. По заднему фронту импульса тактовой частоты элемент 2И-ИЛИ 3 закрываетс , на выходной шине 9 форми ровател  устанавливаетс  высокий потенциал (исходное состо ние), который , поступа  на вход элемента И-НЕ 2, устанавливает на его выходе низкий потенциал (фиг.2а), которьй поступает на первый вход второго элемента И элемента 2И-ИЛИ 3, закры вает его и тем самъпч блокирует прохождение через него последующих импульсов тактовой частоты. После формировани -заднего фронта выходного сигнала происходит переключение (закрытие) одного элемен та И-НЕ 2 (остальные элементы уже наход тс  в исходном состо нии), а следовательно, врем  восста овлени  формировател  в исходное состо  ние по заднему фронту выходного сиг нала равно времени переключени  эле мента И-НЕ 2 (фиг.2 t t,). По заднему фронту управл ющего сигнала (фиг.2, t t4) триггер 1 находитс  уже в нулевом состо нии (не происходит переключений элементов схемы). Во втором случае, когда передний фронт управл ющего сигнала совпадает Ъо времени с импульсом тактовой частоты (фиг.2), t ty-(t3), формирователь работает аналогично, за исключением того, что к работе элементов описанных в первом случае добавл етс  работа схемы запрета вы дачи выходного сигнала в случае совпадени  тактового импульса с передним фронтом управл ющего сигнала В исходном состо нии на четверты вход элемента И-НЕ 5 подан высокий :потенциал с выхода элемента 2И-ИЛИ на второй его вход через элемент за держки подан высокий потенциал с ну левого выхода триггера 1. Если в момент поступлени  на шину 7 управл ющего сигнала на шине 8 находитс  сигнал высокого уровн  ( фиг.2) t t (ty), то на всех входах элемента И-НЕ 5 присутствуют высокие потенциалы и на его выходе формируетс  сигнал низкого уровн , который, поступа  на третьи входы элементов И элемента 2И-ИЛИ 3, блокирует его открытие и тем самым выдачу тактового импульса на выход . устройства. Одновременно с блокиров кой элемента 2И-ИЛИ 3 низкий потенциал с выхода элемента И-НЕ 5 поступает на единичный вход триггера 6 и у 1танавливает его в единичное состо ние . Сигнал низкого потенциала с выхода триггера 6 также блокирует открытие элемента 2И-ИЛИ 3. Сигнал с выхода элемента И-НЕ 5 осуществл  ет временную блокировку пр исовпаде НИИ импульсов тактовой частоты и управл ющего сигнала на врем  от момента подачи управл ющего сигнала на вход элемента И-НЕ 5 до момента переключени  триггера 1 и поступлени  сигнала низкого потенциала с его выхода через элемент задержки на второй вход элемента И-НЕ 5. Элемент А задержки увеличивает длительность отрицательного сигнала на выходе элемента И-НЕ 5 (фиг.2е) t t 5- (tf), на величину, достаточную дл  надежного переключени  триггера 6. По заднему фронту тактового импульса , совпавшего с передним фронт управл ющего сигнала, триггер -6 пер( ключаетс  в нулевое (исходное) состо ние , тем самым снимаетс  блокирс ка на открытие элемента 2И-Ш1И 3. Очередной тактовый импульс открывает элемент 2И-ИЛИ 3, и на его выходе формируетс  одиночный импульс с длительностью , равной длительности импульса синхронизирующей тактовой час тоты, как и в первом случае. Электрические св зи с единичного выхода триггера 1 и выхода элемента И-НЕ 5 на входы элемента 2И-ИПИ 3 имеют существенное значение при работе формировател  на больших (предельных ) частотах и позвол ют исключить задержки управл ющего и блокирующего сигналов на элементе И-НЕ 2 и триггере 6 при формировании (блокировке ) выходного сигнала, тем самым эти св зи обеспечивают минкмальные времена задержки распространени  сигнала и, следовательно, повьш1ение быстродействи  устройства.The invention of oTHocHfcH to the pulse technique can be used as a device for matching the asynchronous signals of the information source with the clock frequency of the information receiver. The aim of the invention is to increase the speed of formation of pulses. FIG. 1 shows a functional diagram of a pulse former; in fig. 2 - time diagrams on his work. The pulse shaper, synchronized by the clock frequency, contains the first trigger 1, the first element AND-NOT 2, element 2I-OR 3, the delay element 4, the second element AND-NOT 5, the second trigger 6, the input bus 7 control pulses, the bus 8-cycle pulses and output P1-UG Input bus 7 control impulses connected to a single input trigger 1 and the third input element AND-NOT 5, the second input of which through element 4 delay connected to the second input element AND-NOT 2 and zero output trigger 1, a single output of which is connected to the first input element 2I-OR element whose output is connected to output bus 9, zero input trigger 1, the fourth input element AND-NOT 5 and the first input element AND-NOT 2, which is connected to the first input of the second element AND element II-OR fourth the inputs of which are connected to the zero output of trigger 6, the unified input of which is connected to the output of the element AND-NO 5 and the third inputs of the element AND of the element 2I-OR 3, the second inputs of sjreMeHTOB And which are connected to the zero input of trigger 6, the first input of the element AND-NOT 5 and bus 8 clock pulses. The shaper works as follows. In the initial state, the triggers 1 and 6 are in the zero state, the bus 8 continuously receives pulses of the clock frequency (Fig. 2a), both elements AND element 2 and 3 3 are closed with low (zero) potential signals from the output of the element I- NOT from the single output of trigger 1, at the output of element 2И-OR 3 and the output bus 9 of the driver - a high (single) potential (Fig. 2 :). 52 When the pulse shaper is operated, two cases are possible: the control signal (the leading edge of the control signal) is fed to the bus 7 in the pause between the clock frequency pulses (Fig. 2) tt A (tg) J control signal (the leading edge of the control signal ) enters the bus 7 during the action on the bus 8 of the clock frequency pulse (Fig. 2) tt y (t). In the first case, when a high potential signal is applied to bus 7 (Fig. 28), t t.; I (tj, it arrives at the dynamic input of trigger 1 and the third input of AND-NOT element 5. On the leading edge of the control signal, trigger 1 switches to the single state (Fig. 26), and the AND-HE element 5 remains closed, since a low potential is located at its first input (Fig. 2o |). Subsequently, when there is a high potential signal at this input, the AND-NOT element 5 will retain its closed state (Fig. 2e), since at its second input there is a low level signal, a post who drank from the zero output of the trigger 1 after switching to the single state (Fig. 22). The high potential signal from the single output of the trigger 1 is fed to the first input of the first element AND element 2И-OR 3. The low potential signal from the zero output of the trigger 1 goes to input element AND-NOT 2 and generates at its output a high potential, which is fed to the first input of the second element AND element 2I-STII 3. On the third and fourth. The inputs of both elements AND element 2I-OR 3 are high potentials, coming from the outputs of element AND-HE 5 (Fig. 2e) and trigger 6 (Fig.). i When the next clock frequency pulse arrives from the bus 8 to the second inputs of element 2И-ИПИ 3, at its output and at the output bus 9, the leading edge of the output signal is formed, corresponding to the inverted edge of the clock pulse (Fig. 2h). The formation of the leading edge of the output signal is carried out simultaneously through two open elements AND element 2I-IPI 3, which reduces the time of its formation. On the leading edge of the output signal of element 2I-OR 3, the trigger 1 is set to zero (initial) state and the first element AND element 2I-OR 3 is closed, but its second element AND remains open for the entire time that the top of the output pulse is formed due to high potentials. from the outputs of the AND-2 elements and 5 and the trigger 6. On the falling edge of the clock frequency element 2I-OR 3 is closed, a high potential (initial state) is established on the output bus 9 of the driver, which is input to the AND-NE element 2, sets a low potential at its output (Fig. 2a), which enters the first input of the second element AND element 2I-OR 3, closes it and thus blocks the passage of subsequent clock frequency pulses through it. After the formation of the back edge of the output signal, the switching of one NO-NE 2 element takes place (the other elements are already in the initial state), and consequently, the recovery time of the former to the initial state on the trailing edge of the output signal is equal to the time switching element AND-NOT 2 (2 tt,). On the trailing edge of the control signal (Fig. 2, t t4), trigger 1 is already in the zero state (no switching of the circuit elements occurs). In the second case, when the leading edge of the control signal coincides with the time pulse with the clock frequency pulse (Fig. 2), t ty- (t3), the driver works in the same way, except that the operation of the elements described in the first case is added In the initial state, a high input is applied to the quarters of the input element AND-NOT 5: the potential from the output of the element 2И-OR to the second input is high through n left trigger output 1. If at the moment the control signal arrives on bus 7, bus 8 has a high level signal (Fig. 2) tt (ty), then high potentials are present at all inputs of AND-NE 5 and a signal is generated at its output low level, which, entering the third inputs of the elements AND element 2И-OR 3, blocks its opening and thereby the issuance of a clock pulse to the output. devices. Simultaneously with the blocking element 2I-OR 3, the low potential from the output of the element AND-NOT 5 enters the single input of the trigger 6 and, at one, pushes it into the single state. The low potential signal from the output of the trigger 6 also blocks the opening of element 2I-OR 3. The signal from the output of element I-NE 5 temporarily blocks the transmission of the scientific research institute of clock pulses and the control signal to the time from the input of the control signal - NOT 5 until the moment when the trigger 1 switches and the low potential signal arrives from its output through the delay element to the second input of the NAND 5. Element A of the delay increases the duration of the negative signal at the output of the NAND 5 element (fig.2e) tt 5- (tf), and an amount sufficient to reliably switch trigger 6. On the falling edge of the clock pulse coinciding with the leading edge of the control signal, trigger -6 is shifted (turned into zero (initial) state, thereby blocking the opening of element 2I-Sh1I 3 The next clock pulse opens element 2I-OR 3, and at its output a single pulse is formed with a duration equal to the duration of the pulse of the synchronizing clock frequency, as in the first case. Electrical connections from the unit output of the trigger 1 and the output of the element AND-NOT 5 to the inputs of the element 2I-IPI 3 are essential when the shaper operates at high (limiting) frequencies and allows to exclude delays of the control and blocking signals on the element IS-NOT 2 and trigger 6 when generating (blocking) the output signal, thereby these connections provide for minimal delay times of the signal propagation and, consequently, an increase in the speed of the device.

в. гat. g

д. еЖ;e.

3.3

Claims (1)

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, СИНХРОНИЗИРОВАННЫХ ТАКТОВОЙ ЧАСТОТОЙ, содержащий два элемента И-НЕ, два триггера и элемент 2И-ШТИ, пер- , вый вход первого элемента И которого соединен с единичным выходом ^первого триггера, а второй вход - с шиной тактовых импульсов формирователя и первым входом первого элемента И-НЕ, выход элемента 2И-ИЛИ соединен с выходной шиной формирователя и первым входом второго элемента И-НЕ, отличающийся тем, что, с целью повышения быстро действия формирования импульсов, в него введен элемент задержки, вход которого соединен с нулевым выходом первого триггера и вторым входом второго элемента И-НЕ, а вы ход - с вторым входом первого элемента И-НЕ, третий вход которого соединен с входной шиной управляют го сигнала формирователя и единич ным входом первого триггера, четвертый вход - с нулевым входом пер вого триггера и первым входом втор· го элемента И-НЕ, выход которого соединен с первым входом второго элемента И элемента 2И-ИЛИ, второй вход которого соединен с нулевым входом второго триггера и вторым входом второго элемента И элемента 2И-ИЛИ, третьи входы которого соеда йены с выходом первого элемента И-НЕ и единичным входом второго триггера, а четвертые входа соедйн< ны с нулевым выходом второго триггера.FORMER OF PULSE SYNCHRONIZED TIME FREQUENCY, containing two AND-NOT elements, two triggers and a 2I-SHTI element, the first, first input of the first element AND of which is connected to a single output ^ of the first trigger, and the second input - to the generator clock bus and the first the input of the first AND-NOT element, the output of the AND-OR element 2 is connected to the output bus of the driver and the first input of the second AND-NOT element, characterized in that, in order to increase the pulse-formation action quickly, a delay element is introduced into it, the input of which is connected with the zero output of the first trigger and the second input of the second AND-NOT element, and the output with the second input of the first AND-NOT element, the third input of which is connected to the input bus of the control signal of the driver and the single input of the first trigger, the fourth input is with zero the input of the first trigger and the first input of the second AND-NOT element, the output of which is connected to the first input of the second AND element of the 2 AND-OR element, the second input of which is connected to the zero input of the second trigger and the second input of the second AND element of the AND-OR element, third whose inputs the yen is connected to the output of the first AND-NOT element and the single input of the second trigger, and the fourth inputs are connected with the zero output of the second trigger.
SU843684668A 1984-01-04 1984-01-04 Generator o pulses synchronized by clock frequency SU1187255A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843684668A SU1187255A1 (en) 1984-01-04 1984-01-04 Generator o pulses synchronized by clock frequency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843684668A SU1187255A1 (en) 1984-01-04 1984-01-04 Generator o pulses synchronized by clock frequency

Publications (1)

Publication Number Publication Date
SU1187255A1 true SU1187255A1 (en) 1985-10-23

Family

ID=21097484

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843684668A SU1187255A1 (en) 1984-01-04 1984-01-04 Generator o pulses synchronized by clock frequency

Country Status (1)

Country Link
SU (1) SU1187255A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1019606, кл. Н 03 К 5/01, 1982. Авторское свидетельство СССР i№ 851757, кл. Н 03 К 5/153, 1980. *

Similar Documents

Publication Publication Date Title
SU1187255A1 (en) Generator o pulses synchronized by clock frequency
SU1370751A1 (en) Pulse shaper
SU741441A1 (en) Pulse synchronizing device
SU1621147A1 (en) Device for extracting single pulse
SU1085003A1 (en) Reference frequency signal generator
SU1148105A1 (en) Device for synchronizing pulses
SU1661979A1 (en) Device for separating the first and the letter pulses in packet
SU746887A1 (en) Shaper of single pulses synchronized by clock frequency
SU1102027A1 (en) Device for forming difference frequency of pulses
SU624357A1 (en) Synchronized pulse shaper
SU1653146A1 (en) Device for separating and subtracting pulses from series
SU1510074A1 (en) Pulse synchronizing device
SU1166288A1 (en) Single pulse former
SU1465935A2 (en) Pulser
SU1483617A1 (en) Device for synchronization and pulse train shaping
SU1499426A1 (en) Pulsed phase detector
SU675594A1 (en) Information-carrying pulse selector
SU869004A1 (en) Pulse delay device
SU924840A1 (en) Pulse synchronizing device
SU817992A1 (en) Pulse delay device
SU1069144A2 (en) Signal synchronization device
SU684725A1 (en) Controllable pulse generator
SU1106022A1 (en) Logic unit
SU1394416A1 (en) Pulse driver
SU790215A1 (en) Single pulse shaper