SU1185563A1 - Генератор синусоидальных сигналов качающейс частоты - Google Patents

Генератор синусоидальных сигналов качающейс частоты Download PDF

Info

Publication number
SU1185563A1
SU1185563A1 SU833630425A SU3630425A SU1185563A1 SU 1185563 A1 SU1185563 A1 SU 1185563A1 SU 833630425 A SU833630425 A SU 833630425A SU 3630425 A SU3630425 A SU 3630425A SU 1185563 A1 SU1185563 A1 SU 1185563A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
frequency
adder
input
inputs
Prior art date
Application number
SU833630425A
Other languages
English (en)
Inventor
Леонид Григорьевич Василенко
Евгений Леонидович Поломарь
Александр Петрович Язвецкий
Original Assignee
Предприятие П/Я Р-6292
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6292 filed Critical Предприятие П/Я Р-6292
Priority to SU833630425A priority Critical patent/SU1185563A1/ru
Application granted granted Critical
Publication of SU1185563A1 publication Critical patent/SU1185563A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

1. ГЕНЕРАТОР СИНУСОИДАЛЬНЫХ СИГНАЛОВ КАЧАЮЩЕЙСЯ ЧАСТОТЫ, содержащий последовательно соединенные генератор тактовых импульсов, делитель частоты с переменным коэффициентом делени  и счетчик, регистр установки длительности сигнала, выход которого подключен к управл ющему входу делител  частоты с переменным коэффициентом делени , регистр начальной частоты, регистр разности частот и сумматор, последовательно поразр дно соединенные функциональный преобразователь и цифроаналоговый преобразователь, о тличающийс  тем, что, с целью повьшени  линейности закона изменени  частоты, введен накапливающий сумматор, информационные входы которого поразр дно подключены к выходам регггстра разности частот, вход синхронизации накапливающего сумматора соединен с выходом делител  частоты с переменным коэффициентом делени , вход установки нул  накапливающего сумматора подключен к выходу счетчика, а выходы накапливающего сумматора поразр дно соединены с первой группой входов сумматора , втора  группа входов которого поразр дно соединена с выходами регистра установки начальной частоты, при этом выходы сумматора поразр дно подключены к информационным входам функционального преобразовател , вход синхронизации которого подключен к выходу генератора тактовых импульсов , а выход старшего разр да функционального преобразовател  подклюS чен к входу старшего разр да цифросл аналогового преобразовател . 2. Генератор по п. 1, о т л ичающийс  тем, что функциональный преобразователь выполнен в виде последовательно поразр дно соединенных накапливающего сумматора , первого управл емого инвертора кодов, блока посто нного запоминани  и второго управл емого инвер SJl ;тора кодов, при этом выход старшего разр да, накапливающего сумматора соединен с другим входом второго управл емого инвертора кодов и  вл ет&9 с  выходом старшего разр да функционального преобразовател , а информационные входы и вход синхронизации накапливающего сумматора  вл ютс  соответственно информационными входами и входом синхронизации функционального преобразовател .

Description

Изобретение относитс  к радиотехнике и может быть использовано дл  имитации линейно-частотно-модулированных сигналов при проверке трактов приемно-усилительных устройств. Uejib изобретени  - повьшенйе линейности закона изменени  частоты. На фиг. 1 изображена структурна  электрическа  схема генератора синусоидальных сигналов качающейс  час тоты} на фиг. 2 - структурна  электрическа  схема функционального пре образовател  ; Генератор синусоидальных сигналов качающейс  частоты содержит генератор 1 тактовых импульсов, регистр 2 установки длительности сигнала , дели тель 3 частоты с переменным коэффици ентом делени  (ДПКД), счетчик 4, регистр 5 разности частот, накапливающий сумматор 6, сумматор 7, регистр 8 установки начальной частоты, функциональный преобразователь 9, цифроаналоговый преобразователь 10, при этом функциональный преобразователь 9 содержит накапливающий сумматор 11, первый управл емый инвертор 12 кодов блок 13 посто нного запоминани  и второй управл емый инвертор 14 кодов Генератор синусоидальных сигналов качающейс  частоты работает следующим образом. Импульсы с выхода генератора 1 тактовых импульсов с периодом следовани  Т поступают на вход ДПКД 3. Период следовани  выходных импуль сов ДПКПД 3 Т пропорционален коду, записанному в регистре 2 установки длительности сигнала. .T,, Ка - код, записанный в регистре 2 установки длительности сигнала. С выхода ДПКД 3 импульсы поступают на вход сче.тчика 4, врем  заполне ни  которого равно длительности сигнала Т„ . К - информационна  емкость счетчика 4. При поступлении импульса синхронизации с периодом следовани  Т с выхода ДПКД 3 на вход синхронизации накапливающего сумматора 6 код на его выходе устанавливаетс  увеличенным на величину кода, установленного в регистре 5 разности частот и определ етс  следующим выражением: где Np - значение двоичного кода, установленного в регистре 5 разности частот; текущее дискретное врем , t we 1 0 , 1 ., . К ., . количество импульсов синхронизации за врем  формировани  сигнала Т, причем, значение К должно выбиратьс  из следующего соотношени : 2 Н где 2 - информационна  емкость накапливающего сумматора Ь значение .двоичного кода, установленное в регистре 5 разности частот, соответствующее максимальному шагу перестройки частоты. После заполнени  счетчика 4 на его выходе формируетс  импульс перенос , который, поступа  на R входы регистра пам ти (на фиг. 1 не показано) накапливающего сумматора 6, устанавливает все его разр ды в состо ние О, и процесс на коплени  двоичного кода повтор етс . Линейно нарастающий двоичный код с выхода накапливающего сумматора 6 поразр дно подаетс  на первую группу входов сумматора 7, втора  группа входов которого поразр дно подключена к выходам.регистра 8 установки начальной частоты, в котором записано значение начальный частоты С выхода сумматора 7 этот код, значение которого определ етс  выражением N,.M,.Np., где NO - значение двоичного кода, установленное в регистре 8 установки начальной частоты поразр дно поступает на информационные входы функционального преобразовател  9, которые  вл ютс  информационными входами накапливающего сумматора 11, на вход синхронизации которого поступают импульсы генератора 1 тактовых импульсов.
функциональный преобразователь 9 работает следующим образом.
При поступлении импульса с выхода генератора 1 тактовых импульсов на вход -синхронизации накапливающего сумматора 11 код на выходе его увеличиваетс  на величину
kt N,J,4Np.-.
Количество импульсов, поступивших за врем  заполнени  информационной емкости 2 накапливающего сумматора 11 функционального преобразовател  9, равно „ 2
IК1
Мр
т.
Процесс линейно нарастающего двоичного кода на выходе накапливающего сумматора происходит периодически с частотой, обратно пропорциональ ной числу импульсов за врем  заполнени  информационной емкости 2 и периоду следовани  импульсов генератора 1 тактовых импульсов.
N,.Np1
, Поскольку величина 2 за врем  образовани  линейно нарастающего двоичного кода на выходе накапливающего сумматора 11 функционального преобразовател  9 может быть как целым числом, так л с избытком, то это означает, что в каждом периоде процесс линейного нарастани  двоичного кода на выходе накапливающего сумматора 11 начинаетс  с нул , либо со значени  переполнени , равного
(Ьи)(м,.Мр..0.
С выхода накаливающего сумматора 11 функционального преобразовател  9
855634
двоичный код поразр дно поступает на информационные входы первого- управл емого инвертора кодов, управл ющий вход которого подключен к выходу 5 (iri-1) разр да накапливающего сумматора 11, С целью уменьшени  объема пам ти блока 13 посто нного запоминани  применен функциональный преобразователь линейно нарастающего
0 двоичного кода в значение тригонометрической функции синуса, в пределах изменени  ее аргумента от О до 90 . Таким образом, на вход блока 13 посто нного запоминани  в 1 и 3 четвер-
5 т х изменени  аргумента функции поступает линейно нарастающий двоичный код, а во 2 и 4 четверт х - линейно спадающий двоичный код. С выхода блока 13 посто нного запоминани  20 двоична  информаци  значени  тригонометрической функции синуса поразр дно поступает на информационные входы входного управл емого инвертора кодов, управл ющий вход которого подключен
25 к выходуm-го разр да накапливающего сумматора 11, соединенного со старшим разр дом цифроаналогового преобразовател  10. В цифроаналоговом преобразователе 10 двоична  информаци 
30 преобразуетс  в аналоговый сигнал качающейс  частоты.
Таким образом, на выходе устройства формируетс  синусоидальное напр жение качающейс  частоты, котора 
5 определ етс  следующим вьфажением
0
FO частота повторени  импульгде сов генератора 1 тактовых импульсов.
/
//
П
/4
/J
w
фиеА

Claims (2)

1. ГЕНЕРАТОР СИНУСОИДАЛЬНЫХ СИГНАЛОВ КАЧАЮЩЕЙСЯ ЧАСТОТЫ, содержащий последовательно соединенные генератор тактовых импульсов, делитель частоты с переменным коэффициентом деления и счетчик, регистр установки длительности сигнала, выход которого подключен к управляющему входу делителя частоты с переменным коэффициентом деления, регистр начальной частоты, регистр разности частот и сумматор, последовательно поразрядно соединенные функциональный преобразователь и цифроаналоговый преобразователь, о тличающийся тем, что, с целью повышения линейности закона изменения частоты, введен накапливающий сумматор, информационные входы которого поразрядно подключены к выходам регистра разности частот, вход синхронизации накапливающего сумматора соединен с выходом делителя частоты с переменным коэффициен том деления, вход установки нуля накапливающего сумматора подключен к выходу счетчика, а выходы накапливающего сумматора поразрядно соединены с первой группой входов сумматора, вторая группа входов которого поразрядно соединена с выходами регистра установки начальной частоты, при этом выходы сумматора поразрядно подключены к информационным входам функционального преобразователя, вход синхронизации которого подключен к выходу генератора тактовых импульсов, а выход старшего разряда функционального преобразователя подключен к входу старшего разряда цифроаналогового преобразователя.
2. Генератор по п. ^отличающийся тем, что функциональный преобразователь выполнен в виде последовательно поразрядно соединенных накапливающего сумматора, первого управляемого инвертора кодов, блока постоянного запоминания и второго управляемого инвертора кодов, при этом выход старшего разряда, накапливающего сумматора соединен с другим входом второго управляемого инвертора кодов и является выходом старшего разряда функционального преобразователя, а информационные входы и вход синхронизации накапливающего сумматора являются соответственно информационными входами и входом синхронизации функционального преобразователя.
SU833630425A 1983-08-01 1983-08-01 Генератор синусоидальных сигналов качающейс частоты SU1185563A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833630425A SU1185563A1 (ru) 1983-08-01 1983-08-01 Генератор синусоидальных сигналов качающейс частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833630425A SU1185563A1 (ru) 1983-08-01 1983-08-01 Генератор синусоидальных сигналов качающейс частоты

Publications (1)

Publication Number Publication Date
SU1185563A1 true SU1185563A1 (ru) 1985-10-15

Family

ID=21077504

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833630425A SU1185563A1 (ru) 1983-08-01 1983-08-01 Генератор синусоидальных сигналов качающейс частоты

Country Status (1)

Country Link
SU (1) SU1185563A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105609093A (zh) * 2015-12-23 2016-05-25 中国电子科技集团公司第五十研究所 低功耗高分贝报警装置的扫频信号发生单元及发生方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Шапиро Д.И., Наин А.А Основы синтеза частот. М.: Радио и св зь, 1981, с. 192-193. Авторское свидетельство СССР № 748825, кл. Н 03 К 3/80, 02.06.78. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105609093A (zh) * 2015-12-23 2016-05-25 中国电子科技集团公司第五十研究所 低功耗高分贝报警装置的扫频信号发生单元及发生方法
CN105609093B (zh) * 2015-12-23 2019-06-21 中国电子科技集团公司第五十研究所 低功耗高分贝报警装置的扫频信号发生单元及发生方法

Similar Documents

Publication Publication Date Title
US4998072A (en) High resolution direct digital synthesizer
US4746880A (en) Number controlled modulated oscillator
SU1185563A1 (ru) Генератор синусоидальных сигналов качающейс частоты
US5034977A (en) Phase accumulation dual tone multiple frequency generator
JPH0683067B2 (ja) 分周装置
US4321548A (en) Frequency-voltage and voltage-frequency converters
EP0576994A1 (en) A signal wave forming circuit
US4745566A (en) Angle modulated waveform synthesizer
RU2168268C1 (ru) Генератор с раздельной цифровой регулировкой частоты и фазы импульсов
SU1279077A1 (ru) Генератор синусоидальных сигналов качающейс частоты
JP2905503B2 (ja) ディジタル式クロック発生装置
SU1636992A1 (ru) Синтезатор дискретных частотных сигналов
SU813677A1 (ru) Цифровой синтезатор частот
JPS61172464A (ja) 変調回路
SU1169165A1 (ru) Синтезатор частот
SU1737698A1 (ru) Цифровой синтезатор частот
SU1092483A1 (ru) Функциональный генератор
RU1815803C (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
SU960811A2 (ru) Устройство дл формировани случайных временных интервалов
SU1689937A1 (ru) Цифровой синтезатор частот
SU1649635A1 (ru) Формирователь случайных сигналов
SU1197043A1 (ru) Цифровой синтезатор частот
SU1515336A1 (ru) Цифровой синтезатор частот
SU868973A1 (ru) Синтезатор частот
RU2153698C2 (ru) Цифровой синтезатор частот