SU1185399A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1185399A1
SU1185399A1 SU833662954A SU3662954A SU1185399A1 SU 1185399 A1 SU1185399 A1 SU 1185399A1 SU 833662954 A SU833662954 A SU 833662954A SU 3662954 A SU3662954 A SU 3662954A SU 1185399 A1 SU1185399 A1 SU 1185399A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
capacitors
adder
Prior art date
Application number
SU833662954A
Other languages
English (en)
Inventor
Наталья Ивановна Батюкова
Николай Иванович Гаранин
Олег Борисович Коростелев
Original Assignee
Предприятие П/Я В-8685
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8685 filed Critical Предприятие П/Я В-8685
Priority to SU833662954A priority Critical patent/SU1185399A1/ru
Application granted granted Critical
Publication of SU1185399A1 publication Critical patent/SU1185399A1/ru

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

АНАЛОГОВОЕ ЗАПОМИНАКННЕЕ УСТРОЙСТВО, содержащее входной усилитель , вход которого  вл етс  входом устройства, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены с входами соответственно первого и второго -ключей, управл ющие входы которых соединены соответственно с пр мьм инверсным выходами триггера, счетный вход которого  вл етс  управл ющим входом устройства, отличающеес  тем, что, с целью упрощени  устройства , в него введены ограничительньвЧ элемент на резисторе и параллельный сумматор, выход которого  вл етс  выходом устройства, первый и второй неинвертирующие входы соединены с входами соответственно первого и второго ключей, выходы которых соединены с шиной нулевого потенциала , инвертирующий вход параллельного ел сумматора соединен с другими обкладками первого и второго конденсаторов и одним выводом резистора, другой вывод которого соединен с вьгходом вход .ного усилител . Выход

Description

Изобретение относитс  к автоматике и В111числительной технике и может быть использовано при построении аналого-цифровых преобразователей, изодромных устройств, систем сбора и обработки данных. Целью изобретени   вл етс  упрощение аналогового запоминающего устройства . На чертеже представлена функциональна  схема устройства. Аналоговое запоминающее устройство содержит входной усилитель 1, три гер 2, ограничительный элемент на ре зисторе 3, конденсаторы 4 и 5, ключи 6 и 7, параллельный сумматор 8, Аналоговое запоминающее устройство работает следуюпщм образом. При единичном состо нии триггера ключ 6 открыт и ключ ,7 закрыт, При этом происходит зар д конденсато ра 4 до величины входного напр жени  устройства, усиленного усилителем 1, и передача напр жени , запомненного в предыдущем такте на конденсаторе 5 на выход устройства с помощью параллельного сумматора 8. Напр жение на выходе параллельного сумматора 8 рав но разности напр жений между обклад1 9 . 2 ками конденсатора 5, поскольку напр жение на открытом ключ 7 (nepfJOM неинвертирующем входе параллельного сумматора 8) близко к нулю за счет ограничени  тока зар да конденсатора 4, протекающего через ключ с помощью резистора 3, При приходе сигнала управлени  на счетный вход триггера 2 его состо ние измен етс , что вызывает закрывание ключа 6 и открывание , ключа 7. Теперь осуществл етс  запись входного напр жени  на конденсатор 5 и передача на выход устройства запомненного.в предыдущем такте напр жени  на конденсаторе 4, Входные токи параллельного сумматора 8 могут быть сделану достаточно малыми за счет использовани  в параллельном сумматоре операционного усилител  с высокими входными сопротивлени ми и соответствующего увеличени  сопротивлений резисторов обратной св зи. При этом за врем  хранени  изменение напр жени  на конденсаторе в предложенном устройстве будет незначительным, а аппаратурные затраты в нем меньше, чем в известных двухтактных аналоговых запоминающих устройствах.

Claims (1)

  1. АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее входной усилитель, вход которого является входом устройства, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены с входами соответственно первого и второго -ключей, управляющие входы которых соединены соответственно с прямым и инверсным выходами триггера, счетный вход которого является управляющим входом устройства, отличающееся тем, что, с целью упрощения устройства, в него введены ограничительный элемент на резисторе и параллельный сумматор, выход которого является выходом устройства, первый и второй неинвертирующие входы соединены с входами соответственно первого и второго ключей, выходы которых соединены с шиной нулевого потенциала, инвертирующий вход параллельного сумматора соединен с другими обкладками первого и второго конденсаторов и одним выводом резистора, другой вывод которого соединен с выходом входного усилителя.
SU833662954A 1983-11-09 1983-11-09 Аналоговое запоминающее устройство SU1185399A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833662954A SU1185399A1 (ru) 1983-11-09 1983-11-09 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833662954A SU1185399A1 (ru) 1983-11-09 1983-11-09 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1185399A1 true SU1185399A1 (ru) 1985-10-15

Family

ID=21089287

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833662954A SU1185399A1 (ru) 1983-11-09 1983-11-09 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1185399A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 733032, кл. G 11 С 27/00, 1977. Касперович А.Н. и др. О целесообразности использовани двухтактных устройств выборки и хранени . Автометри , 1973, № 3, с. 98-104, рис.1,4. *

Similar Documents

Publication Publication Date Title
US5099195A (en) Electronic device for measuring electrical power supply to a load
KR870001709A (ko) D/a 변환기
SU1185399A1 (ru) Аналоговое запоминающее устройство
US4371850A (en) High accuracy delta modulator
JPS6218095B2 (ru)
SU1695506A1 (ru) Устройство сглаживани сигнала цифроаналогового преобразовател
SU1267482A1 (ru) Аналоговое запоминающее устройство
SU1182542A1 (ru) Элемент с управл емой проводимостью
SU1112373A1 (ru) Устройство дл логарифмировани отношени сигналов
SU1191943A1 (ru) Аналоговое запоминающее устройство
SU1635222A1 (ru) Аналоговое запоминающее устройство
SU1104585A1 (ru) Аналоговое запоминающее устройство
SU1624495A1 (ru) Устройство дл счета числа нагружений металлоконструкций
SU1320847A1 (ru) Аналоговое запоминающее устройство
SU748854A1 (ru) Импульсный фазовый детектор
SU1282331A1 (ru) Преобразователь напр жени в интервал времени
SU1388954A1 (ru) Аналоговое устройство дл выборки и хранени информации
SU1730683A1 (ru) Аналоговое запоминающее устройство
SU587508A1 (ru) Аналоговое запоминающее устройство
SU1580404A1 (ru) Линейный экстрапол тор
SU1282220A1 (ru) Аналоговое запоминающее устройство
SU1008900A1 (ru) Преобразователь код-аналог
SU1334993A1 (ru) Аналоговое запоминающее устройство
SU947874A1 (ru) Логарифмический аналого-цифровой преобразователь
SU1674174A1 (ru) Устройство дл квантовани непрерывного сигнала по уровню