SU1008900A1 - Преобразователь код-аналог - Google Patents

Преобразователь код-аналог Download PDF

Info

Publication number
SU1008900A1
SU1008900A1 SU813273348A SU3273348A SU1008900A1 SU 1008900 A1 SU1008900 A1 SU 1008900A1 SU 813273348 A SU813273348 A SU 813273348A SU 3273348 A SU3273348 A SU 3273348A SU 1008900 A1 SU1008900 A1 SU 1008900A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
sample
storage
integrator
Prior art date
Application number
SU813273348A
Other languages
English (en)
Inventor
Евгений Павлович Угрюмов
Александр Хафизович Мурсаев
Юрий Александрович Добрынин
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU813273348A priority Critical patent/SU1008900A1/ru
Application granted granted Critical
Publication of SU1008900A1 publication Critical patent/SU1008900A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ КОД-АНАЛОГ, содержащий источник опорного напр жени , выход которого соединен с информационным входом ключа, jmpaBл ющий вход которого соединен с первым выходом источника .широтно-моду ,лированного сигнала, а выход - с первым входом интегратора, выход которого соединен с информационным входом первого элемента выборки-хранени , о т ли ч а ю щи И (С   тем, что, с целью повышени  , быстродействи , в Herq. введены второй элемент выборки-хранени  и инвертор, вход которого соединен с вторым выходом источника широтно-модулированног.0 сигнала и управл ющим входом первого элемента выборки-хранени , выход которого соединен с информационным вхо9дом второго элемента выборки-хранени , выход которого соединен с вторым входом интегратора, а управл клций | вход соединен с выходом инвертора. О) оо: ю

Description

Изобретение относитс  к вычислительной технике и примен етс  при построении цифровых измерительных приборов и аналого-цифровых вычислительных устройств.
Известен преобразователь, содер .жащий источник широтно-модулированного сигнала, источник опорного напр жени , ключ, двухвходовый интегратор , схему выборки-хранени , выходной зажим ij . .
Недостатком известного преобразовател   вл етс  низкое быстродействие .
Цель изобретени  - повышение бысродействи .
Поставленна  цель достигаетс  те что в преобразователь, содержащий источник опорного напр жени , выход которого соединен с информационным входом ключа,управл ющий вход которого соединен с первым выходом источника широтно-модулированного сигнала , а выход - с первым входом интегратора , выход которого соединен с информационным входом первого элемента выборки-хранени , в него введены второй элемент выборки-хранени  и инвертор, вход которого соединен с вторым выходом источника широтно модулированного сигнала и управл ющим входом первого элемента выборки-хранени , выход которого соединен с информационным входом второго элемента выборки-хранени , выход которого соединен с вторым входом интегратора, а управл ющий вход соединен с выходом инвертора.
На фиг. 1 приведена блок-схема предлагаемого устройства; на фиг. 2 - временные диаграммы его работы.
Блок-схема преобразовател  содержит источник 1 ШИМ сигнала, источник 2 опорного напр жени , ключ 3, двухвходовый интегратор 4, первый элемент 5 выборки-хранени , выходную шину б, второй элемент 7 выборки-хранени , инвертор 8. Выход источника 1 ШИМ сигнала подсоединен; к управл ющему входу ключа 3, к управл ющему входу элемента 5 выборки-хранени  и выходу инвертора 8. Выход источника 2 опорного напр жени  подключен к входу ключа 3, выход которого подключен к информационному входу интегратора 4. Выход интегратора .4 подключен к информационному входу первого элемента выборки-хранени  5 выход которой подключен к информационному входу второго элемента 7 выборки-хранени , выход которого подключен к второму входу интегратора 4 .и к выходной шине б. Выход инвертора 8 подключен к управл ющему входу второго элемента 7 выборки с анени .
Преобразователь код-аналог рабо тает следующим образом.
С приходом ШИМ сигнала длиТельностью tt, . от источника 1 ШИМ сигнала ключ 3 замыкаетс  и напр жение источника 2 опорного напр жени  поступает на первый вход интегратора 4. На его второй вход при наличии в исходном состо нии на выходе второго элемента выборки-хранени  аналогового сигнала 7 напр жение Uf,. поступает это напр жение. Интегратор 4 интегрирует сумму этих напр жений и на выходе получаем
V 1V
,lп- тJ JoлcLt-f J.u«.,cLi, (О
т f п
Ч
- посто нна  цепи интеграгде
- л тора, по первому входу; (-2 - посто нна  цепи интегратора по второму входу. Это напр жение отслеживаетс  первым элементом 5 выборки-хранени . Элемент 7 выборки-хранени  в это 5 врем  находитс  в режиме хранени . По окончании импульса ШИМ сигнгша длительностью tt, ключ 3 разомкнетс , выборка на элементе выборкихранени  5 прекратитс  и элемент 5 0 перейдет в режим хранени .
Инвертор в дает разрешение выборки на элемент 7 и элемент 7 выборки-хранени  переходит в режим выборки на врем  ig Т - с, . В это врем  (на входе элемента 7 посто нное напр жение и t, . На выходе элемента 7 хранени  устанавливаетс , значение и (1 , которое по цепи обратной св зи поступает на второй вход интегра .тора 4 и производит разр д конденсатора .
К концу цикла Т на выходе интегратора 4 устанавливаетс  напр жение
.
tn-.
В установившемс  режиме при Т) ц г Ср..,, и 3 (2) получим
43)
и при t/1 и при изменении ШИМ
.сигнала в П -И такте
на дТ процесс сходитс  за 2 такта
Sn.J
И)
Ut,,7-lon
Переход от однотактной схемы хранени  аналогового сигнала в прототипе к двухтактной схеме хранени  в предлагаемом изобрет,ении позвол ет уменьшить период повторени  ШИМ сигнала на2-3 пор дка, пр этом, если считать минимальное врем  выборки у 5 .прототипа и предлагаемого устройства одинаковыми ti, пр t, , то у прототипа период повторени  ШИМ сигI нала св зан с временем выборки зависимостью i.np
а у данного
устройства tt, иим bi . ОтсюдаТПР Т при сохранении одинаковой точности, что повьа ает быстродействие преобразовател  код-аналог.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ КОД-АНАЛОГ,’ содержащий источник опорного’напряжения, выход которого соединен с информационным входом ключа, управляющий вход которого соединен с пер- вым выходом источника широтно-моду,лированного сигнала, а выход - с !первым входом интегратора, выход которого соединен с информационным входом первого элемента выборки-хранения, о т ли ч а ю щи Й jc я тем, что, с целью повышения' быстродействия, в него, введены второй элемент выборки-хранения и инвертор, вход которого соединен с вторым выходом источника широтно-модулированногр сигнала и управляющим входом первого элемента выборки-хранения, выход которого соединен с информационным вхо9 дом второго элемента выборки-хранения, выход которого соединен с вторым_ входом интегратора, а управляющий вход соединен с выходом инвертора.
    006800 Г HS “
    1 —----г— 3
    Фиг.1
    1008900 2
SU813273348A 1981-02-12 1981-02-12 Преобразователь код-аналог SU1008900A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813273348A SU1008900A1 (ru) 1981-02-12 1981-02-12 Преобразователь код-аналог

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813273348A SU1008900A1 (ru) 1981-02-12 1981-02-12 Преобразователь код-аналог

Publications (1)

Publication Number Publication Date
SU1008900A1 true SU1008900A1 (ru) 1983-03-30

Family

ID=20952544

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813273348A SU1008900A1 (ru) 1981-02-12 1981-02-12 Преобразователь код-аналог

Country Status (1)

Country Link
SU (1) SU1008900A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. ГутниковР В.С. Применение операционных усилителей в измерительной технике. Л., Энерги , 1975, с. 90-94, рис. 40 (прототип). . () *

Similar Documents

Publication Publication Date Title
US3646545A (en) Ladderless digital-to-analog converter
JPH04345321A (ja) ジュアルスロープインテグレーティングa/dコンバーター
SU1008900A1 (ru) Преобразователь код-аналог
KR840004337A (ko) Pcm 신호 부호기
SU911722A1 (ru) Аналого-цифровой преобразователь
SU624364A1 (ru) Аналого-цифровой преобразователь
SU1587634A1 (ru) Аналого-цифровой преобразователь
SU1372517A1 (ru) Устройство дл измерени скорости изменени ЭДС статического преобразовател
SU1462482A1 (ru) Аналого-цифровой преобразователь
SU1297226A1 (ru) Преобразователь переменного напр жени в код
SU660243A1 (ru) Бипол рный преобразователь напр жени в частоту
SU1483638A1 (ru) Преобразователь напр жение - интервал времени
SU1075273A1 (ru) Устройство дл определени отношени двух напр жений
SU1117656A2 (ru) Элемент с управл емой проводимостью
RU2159506C1 (ru) Преобразователь код - аналог
SU1580281A1 (ru) Измеритель разности фаз
SU1091334A1 (ru) Преобразователь напр жени в интервал времени
SU1160445A1 (ru) Врем -импульсный квадратичный преобразователь
SU798903A1 (ru) Аналого-цифровой функциональныйпРЕОбРАзОВАТЕль
SU1014140A1 (ru) Преобразователь напр жени в интервал времени
SU1334993A1 (ru) Аналоговое запоминающее устройство
SU1582355A1 (ru) След щий аналого-цифровой преобразователь
SU1332535A1 (ru) Интегрирующий аналого-цифровой преобразователь
SU705672A2 (ru) Интегрирующий аналого-цифровой преобразователь
SU970678A1 (ru) Аналого-цифровой преобразователь