SU1182648A1 - Device for blocking pulsed signal - Google Patents

Device for blocking pulsed signal Download PDF

Info

Publication number
SU1182648A1
SU1182648A1 SU823485160A SU3485160A SU1182648A1 SU 1182648 A1 SU1182648 A1 SU 1182648A1 SU 823485160 A SU823485160 A SU 823485160A SU 3485160 A SU3485160 A SU 3485160A SU 1182648 A1 SU1182648 A1 SU 1182648A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
flop
flip
Prior art date
Application number
SU823485160A
Other languages
Russian (ru)
Inventor
Игорь Владимирович Догадкин
Original Assignee
Предприятие П/Я А-1882
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1882 filed Critical Предприятие П/Я А-1882
Priority to SU823485160A priority Critical patent/SU1182648A1/en
Application granted granted Critical
Publication of SU1182648A1 publication Critical patent/SU1182648A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО БЛОКИРОВКИ ИМnyj;ibCHOrO СИГНАЛА, содержащее первый элемент 2 ИЛИ, первый вход и выход которого Соединен соответственно с первым входом и выходом устройства , отличающеес  тем, что, с целью повышени  достоверности сигнала на выходе устройства, в него введены Т-триггер. второй элемент 2 ИЛИ, элемент ЗИ, элемент . 2И, элемент НЕ, вход которого соединен с вторым входом устройства и первым входом элемента 2И, причем первьм вход элемента ЗИ соеди- , нен с выходом элемента НЕ, второй вход - с первым входом устройства, третий вход - с вторым входом первого элемента 2 ИЛИ и инверсным входом Т-триггера, пр мой выход которого соединен с вторым входом элемента 2И, Т-вход Т-триггера соединен с выходом второго элемента 2 ИЛИ, а / -вход с входом начальной I установки устройства, первый вход второго элемента 2 ИЛИ соединен с (Л выходом элемента 2 И, а второй его вход - с выходом элемента ЗИ. 00 ю О) 4;а 00A BLOCKING DEVICE IMNIJ; ibCHOrO SIGNAL, containing the first element 2 OR, the first input and output of which is connected respectively to the first input and output of the device, characterized in that, in order to increase the reliability of the signal at the output of the device, a T-trigger is entered into it. second element 2 OR, element ZI, element. 2I, the element NOT, whose input is connected to the second input of the device and the first input of element 2I, the first input of the ZI element connected to the output of the element NOT, the second input to the first input of the device, the third input to the second input of the first element 2 OR and the inverse input of the T-flip-flop, the direct output of which is connected to the second input of element 2I, the T-input of the T-flip-flop is connected to the output of the second element 2 OR, and the /-input to the input of the initial I device setup, the first input of the second element 2 OR is connected with (L output element 2 And, and its second input - with the release of the element ZI. 00 S O) 4; a 00

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики дл  блокировки импульсного сигнала на входе ждущего генератора или счетчика команд программного устройства.The invention relates to a pulse technique and can be used in automation devices for blocking a pulse signal at the input of a waiting generator or program counter of a software device.

Целью изобретени   вл етс  повышение достоверности сигнала на выходе за счет обеспечени  сн ти  уровн  логической единицы на выходе устройства по заднему фронту первого импульса, поступившего на первый вход устройства после сн ти  сигнала блокировки на втором входе устройства .The aim of the invention is to increase the reliability of the output signal by providing a clear unit level output at the device output on the falling edge of the first pulse arriving at the first input of the device after removing the blocking signal at the second input of the device.

На фиг. 1 представлена блок-схема устройства; на фиг. 2 - временные диаграммы работы устройства.FIG. 1 is a block diagram of the device; in fig. 2 - timing charts of the device.

На фиг. 2 обозначено: а - сигналы на первом входе; б - сигналы на втором входе; в - сигналы на входе начальной -установки; г - сигналы на выходе элемента 2И (5); д - сигнал на выходе элемента ЗИ (4); е - сигнал на Т-входе Т -триггера 2; ж сигнал на инверсном выходе Т -триггера 2; 3 - сигнал на выходе 10; и - сигнал на выходе прототипа.FIG. 2 is indicated: a - signals at the first input; b - signals at the second input; в - signals at the input of the initial set; g - signals at the output of element 2I (5); d - signal at the output of the element ZI (4); e is the signal at the T-input of the T-trigger 2; the signal at the inverse output of the T-trigger 2; 3 - output signal 10; and - signal at the output of the prototype.

Устройство содержит первый элемент 1. 2 ИЛИ, Т-триггер 2, второй элемент 3 2ИПИ, элемент 4 ЗИ, элемент 5 2И, элемент 6 НЕ, первый вход 7, второй вход 8, вход 9 начальной установки и выход 10.The device contains the first element 1. 2 OR, T-flip-flop 2, the second element 3 2IPI, element 4 ZI, element 5 2I, element 6 NOT, first input 7, second input 8, input 9 of the initial setting and output 10.

Вход 7 соединен с вторым входом элемента 4 ЗИ и первым входом элемента 1 2ИЛИ, выход которого  вл етс  выходом 10 устройства. Вход 8 соединен с первым входом элемента 5 2И и через элемент 6 НЕ с первым входом элемента 4 ЗИ, третий вход которого соединен с инверсным выходо Т-триггера 2 и вторым входом элемента 1 2ИЛИ, второй вход элемента 5 2И соединен с пр мым выходом Т -триггера 2, Т-вход которого соединен с выходом элемента 3 2ИЛИ, а R-вход с входом 9 начальной установки устройства , выход элемента 4 ЗИ соединен с вторым входом элемента 3 2ИЛИ, первый вход которого соединен с выходом элемента 5 2И.Input 7 is connected to the second input of element 4 ZI and the first input of element 1 2IL, the output of which is the output 10 of the device. Input 8 is connected to the first input of element 5 2I and through element 6 is NOT to the first input of element 4 ZI, the third input of which is connected to the inverse of the T-flip-flop 2 and the second input of element 1 2IL, the second input of the element 5 2I is connected to the direct output T -trigger 2, the T-input of which is connected to the output of the element 3 2IL, and the R-input from the input 9 of the initial installation of the device, the output of the element 4 ZI is connected to the second input of the element 3 2ИЛИ, the first input of which is connected to the output of the element 5 2И.

Устройство работает следующим образом.The device works as follows.

В момент включени  устройства на его вход 9 поступает сигнал и устанавливает Т-триггер 2 в нулевое состо ние . Сигнал с инверсного выхода Т-триггера 2 через элемент 1 2ИЛИ поступает на выход 10 устройства. Йри отсутствии логической единицы на втором входе 8 устройства передний фронт первого импульса, поступившего на первый вход 7, через элементы 4 ЗИ и 3 2ИЛИ поступает на Т-вход Т триггера 2 и переключают его в единичное состо ние, в результате чего сн тие уровн  логической единицы на выходе 10 происходит по заднему фронту первого импульса, поступившего на вход 7 устройства.At the moment the device is turned on, its input 9 receives a signal and sets the T-flip-flop 2 to the zero state. The signal from the inverse output of the T-flip-flop 2 through the element 1 2 OR is output to the output 10 of the device. In the absence of a logical unit at the second input 8 of the device, the leading edge of the first pulse arriving at the first input 7, through the elements 4 ZI and 3 2IL, arrives at the T input T of trigger 2 and switches it to one state, as a result of which the removal of the logic level units at the output 10 occurs on the falling edge of the first pulse received at the input 7 of the device.

Сигнал, поступивший на первый вход 7, через элемент 1 2ИЛИ проходит на выход 10. При этом элементThe signal received at the first input 7 through the element 1 2IL passes to the output 10. In this case, the element

4ЗИ не пропускает импульсы с входа 7 на Т-вход Т-триггера 2. При установке уровн  логической единицы на втором входе 8 устройства передний фронт импульса с выхода элемента4ZI does not transmit pulses from input 7 to T-input of T-flip-flop 2. When setting the level of the logical unit at the second input 8 of the device, the leading edge of the pulse from the element output

52И через элемент 3 2ИПИ поступает на Т-вход Т-триггера 2 и переключает его в нулевое состо ние. Урове логической единицы с инверсного выхода Т-триггера 2 через элемент 152I through the element 3 2IPI enters the T-input of the T-flip-flop 2 and switches it to the zero state. The level of the logical unit with the inverse output of the T-flip-flop 2 through the element 1

2 ИЛИ поступает на выход устройства При наличии уровн  логической единицы на входе 8 элемент 4 ЗИ не пропускает сигнал с входа 7 на Т-вход Т-тригегра 2, так как на первом входе элемента 4 ЗИ находитс  логический нуль. При сн тии уровн  логической единицы с входа 8 передний фронт первого импульса с входа 7 через элементы 4 ЗИ и 3 2ИЛИ поступает на Т -вход Т-триггера 2 и переключает его в единичное состо ние . Сн тие уровн  логической единицы на выходе 10 происходит по заднему фронту указанного импульса на входе 7.2 OR arrives at the device output. If there is a logical unit level at input 8, element 4 ZI does not pass the signal from input 7 to T-input T-Trigger 2, since the first input of element 4 ZI contains a logical zero. When the logical unit level is removed from input 8, the leading edge of the first pulse from input 7 through the elements 4 ZI and 3 2IL enters the T-input of T-flip-flop 2 and switches it to the unit state. The removal of the level of the logical unit at the output 10 occurs on the trailing edge of the specified pulse at the input 7.

Таким обрааом, достоверность сигнала на выходе предложенного устройства по сравнению с базовым (прототипом ) повышена благодар  обеспечению в нем сн ти  уровн  логической единицы на выходе устройства по заднему фронтупервого импульса,поступившего на вход 7 устройства после сн ти  блокирочки на входе 8устройтсва.Thus, the signal reliability at the output of the proposed device is improved compared to the base (prototype) by ensuring that it removes the level of logical unit at the device output at the back front-first pulse received at device input 7 after removing the lock at the device input 8.

Claims (2)

УСТРОЙСТВО БЛОКИРОВКИ ИМПУЛЬСНОГО СИГНАЛА, содержащее первый элементPULSE SIGNAL BLOCKING DEVICE containing the first element 2 ИЛИ, первый вход и выход которого соединен соответственно с первым входом и выходом устройства, отличающееся тем, что, с целью повышения достоверности сигнала на выходе устройства, в него введены Т-триггер. второй элемент 2 ИЛИ, элемент ЗИ, элемент 2И, элемент НЕ, вход которого соединен с вторым входом устройства и первым входом элемента 2И, причем первый вход элемента ЗИ соединен с выходом элемента НЕ, второй вход - с первым входом устройства, третий вход - с вторым входом первого элемента 2 ИЛИ и инверсным · входом Т-триггера, прямой выход которого соединен с вторым входом элемента 2И, Т-вход Т-триггера соединен с выходом второго элемента 2 ИЛИ, а /? -вход с входом начальной установки устройства, первый вход второго элемента 2 ИЛИ соединен с выходом элемента 2 И, а второй его вход - с выходом элемента ЗИ.2 OR, the first input and output of which is connected respectively to the first input and output of the device, characterized in that, in order to increase the reliability of the signal at the output of the device, a T-trigger is introduced into it. the second element 2 OR, element ZI, element 2I, element NOT, the input of which is connected to the second input of the device and the first input of element 2I, the first input of the element ZI connected to the output of the element NOT, the second input to the first input of the device, the third input to the second input of the first element 2 OR and the inverse input of the T-trigger, the direct output of which is connected to the second input of the element 2I, the T-input of the T-trigger is connected to the output of the second element 2 OR, and /? -input with the input of the initial installation of the device, the first input of the second element 2 OR is connected to the output of the element 2 AND, and its second input is the output of the element ZI. SU „„1182648SU „„ 1182648 Фиг. 1FIG. 1
SU823485160A 1982-08-17 1982-08-17 Device for blocking pulsed signal SU1182648A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823485160A SU1182648A1 (en) 1982-08-17 1982-08-17 Device for blocking pulsed signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823485160A SU1182648A1 (en) 1982-08-17 1982-08-17 Device for blocking pulsed signal

Publications (1)

Publication Number Publication Date
SU1182648A1 true SU1182648A1 (en) 1985-09-30

Family

ID=21027170

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823485160A SU1182648A1 (en) 1982-08-17 1982-08-17 Device for blocking pulsed signal

Country Status (1)

Country Link
SU (1) SU1182648A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Логический элемент 2 ИЛИ (элемент блокировки). ГОСТ 2743-72, с. 24. *

Similar Documents

Publication Publication Date Title
SU1182648A1 (en) Device for blocking pulsed signal
SU1437978A1 (en) Pulsed signal blocking device
SU1345329A1 (en) Clutter protection device
SU418968A1 (en) PULSE DEVICE
SU1200397A1 (en) Pulse shaper
SU1262709A2 (en) Device for checking pulse trains
SU1267600A1 (en) Device for protection against false drops of signal
SU1370751A1 (en) Pulse shaper
SU1272491A1 (en) Device for checking pulse sequence
SU1287235A1 (en) Buffer storage
SU1127081A1 (en) Synchronized pulse shaper
SU591807A1 (en) Arrangement for fixing signal pulse time-related position
RU1803967C (en) Pulse generator
SU566311A2 (en) Pulse shaper
SU422090A1 (en) SELECTOR PULSE SEQUENCE
SU1396269A1 (en) Pulse duration selector
SU1580534A1 (en) Ternary counting device
SU1619387A1 (en) Clocking device
SU1265981A1 (en) Device for discriminating pulses
SU1003146A1 (en) Unitary code shift register
RU1798919C (en) Device for testing pulse sequence
SU1522383A1 (en) Digital pulse generator
SU1633489A1 (en) Counter with arbitrary odd scale
SU1758844A1 (en) Former of pulse sequence
SU1273964A1 (en) Cell for selecting elements of images of mobile objects