SU1396269A1 - Pulse duration selector - Google Patents
Pulse duration selector Download PDFInfo
- Publication number
- SU1396269A1 SU1396269A1 SU864037223A SU4037223A SU1396269A1 SU 1396269 A1 SU1396269 A1 SU 1396269A1 SU 864037223 A SU864037223 A SU 864037223A SU 4037223 A SU4037223 A SU 4037223A SU 1396269 A1 SU1396269 A1 SU 1396269A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- pulses
- trigger
- pulse
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Изобретение относитс к устройствам импульсной техники и может быть использовано в автоматике и вычислительной технике дл вьщелени импульсных сигналов. Цель изобретени - повышение точности работы устройства - достигаетс за счет сохранени на выходе длительности входного импульса, попадающего в интервал селектировани , Устройство содержит генератор 1 импульсов, элементы И 2- 5, счетчик 6 и тульсов, элементы ИЛИ 7 и 8, D-триггеры 9 и 10, элемент 11 задержки, элементы ИЛИ-НЕ 12, инвертор 13, фоЕ(мирователь 14 импульсов переднего фронта. Устройство, обеспечива селекцию импульсов в заданных пределах, исключает возможность ложного срабатывани по импульсам , не попадающим в селектируемьй интервал. При этом длительность импульса на выходе устройства равна длительности входного селектируемого сигнала, что повышает точность работы устройства. 1 ил. Сг 3 аThe invention relates to devices of pulsed technology and can be used in automation and computer technology for the allocation of pulsed signals. The purpose of the invention is to improve the accuracy of the device operation by maintaining at the output the duration of the input pulse falling within the selection interval. The device contains a generator of 1 pulses, elements AND 2-5, counter 6 and pulses, elements OR 7 and 8, D-triggers 9 and 10, a delay element 11, elements OR-NOT 12, an inverter 13, FoI (world leader 14 pulses of the leading edge. The device, ensuring the selection of pulses within specified limits, eliminates the possibility of false triggering on pulses that do not fall within the selectable interval . In this case the pulse duration at the output equal to the duration of the selectable input signal, which improves the accuracy of the device. 1 yl. 3 and Cr
Description
Изобретение относитс к импульсной технике и может быть использовано дл выделени импульсных сигналов в устройствах автоматики.The invention relates to a pulse technique and can be used to isolate pulse signals in automation devices.
Цель изобретени - повышение точности работы устройства за счет сохранени на выходе длительности входного импульса, попадающего в интервал селектировани .The purpose of the invention is to improve the accuracy of the device by keeping the output pulse duration falling in the selection interval at the output.
На чертеже изображена структурна схема селектора импульсов по длительности .The drawing shows a structural diagram of the pulse selector for the duration.
Селектор импульсов по длительности содержит генератор 1 импульсов, первый 2, второй 3, третий 4 и четвертый 5 элементы И, счетчик 6 импульсов , первый 7 и второй 8 элементы ИЛИ, первый 9 и второй 10 D-триг- геры, элемент 1) задержки, элемент ИЛИ-НЕ 12, инвертор 13, формирователь 14 импульсов переднего фронта.Pulse selector contains pulse generator 1, first 2, second 3, third 4 and fourth 5 elements AND, pulse counter 6, first 7 and second 8 OR elements, first 9 and second 10 D-flip-flops, delay element 1) , element OR NOT 12, inverter 13, shaper 14 pulses of the leading edge.
Селектор импульсов по длительности работает следующим образом,Pulse selector in duration works as follows
В исходном состо нии счетчик 6, первый 9 и второй 10 триггеры наход тс в нулевом состо нии. При поступлении на вход устройства входного импульса запускаетс одновибратор элемента 1-1 задержки, длительность импульса которого определ ет нижний временной порог. Если длительность входного импульса больше нижнего временного порога, но меньше верхнего временного порога, определ емого про- из;ведением периода импульсов генератора I импульсов на п-код, дешифрируемый элементом И 3, то срабатывает первый триггер 9, так как на его второй D-вход поступает входной сигнал, а на третий С-вход поступает отрицательный импульс с одновибратора элемента И задержки. Сигнал с выхода первого триггера 9 поступает на первый вход третьего элемента И 4, на второй вход которого поступает входной сигнал. Сигнал с выхода первого триггера 9 поступает также на второй вход первого элемента И 2, на первый вход которого подаютс импульсы с генератора 1. Число импульсов с первого элемента И 2, поступающих на первый счетный вход счетчика импульсов, который работает в режиме суммировани , пропорционально длительности импульса с выхода первого триггера 9 На выходе третьего элемента И 4 по заднему фронту входного сигнала формируетс импульс, поступающий на пер0In the initial state, the counter 6, the first 9 and second 10 triggers are in the zero state. When the input pulse arrives at the input of the device, a one-shot of the delay element 1-1 is started, the pulse duration of which determines the lower time threshold. If the duration of the input pulse is greater than the lower time threshold, but less than the upper time threshold determined by the proxy, and the period of the pulses of the generator of the I pulses is applied to the p-code decoded by the I 3 element, then the first trigger 9 is triggered, since its second D- input receives an input signal, and a negative impulse comes from the one-vibrator of the element I of the delay to the third C-input. The signal from the output of the first trigger 9 is fed to the first input of the third element And 4, the second input of which receives the input signal. The signal from the output of the first trigger 9 is also fed to the second input of the first element I 2, to the first input of which pulses are fed from generator 1. The number of pulses from the first element I 2 arriving at the first counting input of the pulse counter, which operates in the summation mode, is proportional to the duration pulse from the output of the first trigger 9 At the output of the third element And 4 on the trailing edge of the input signal, a pulse arrives at the first step.
5five
00
5five
00
5five
00
5five
00
5five
вый S-вход второго триггера 10 и второй вход первого элемента ШМ 7. При этом первый триггер 9 сигналом с первого элемента ИЛИ 7 устанавливаетс в нулевое состо ние и запрещает прохождение импульсов с генератора 1 через первый элемент И 2, а Е торой триггер 10 устанавливаетс в единичное- состо ние. Сигнал с выхода второго триггера 10 открывает четвертый элемент И 5, и импульсы с генератора 1 поступают на второй счетный вход счетчика 6, который начинает работать в режиме вычитани . В момент времени, когда счетчик 6 окажетс в нулевом состо нии, на выходе элемента ИЛИ-НЕ 12 формируетс импульс, который через формирователь 14 подаетс на второй вход второго элемента ИЛИ 8, а через инвертор 13 - на третий вход четвертого элемента И 5, осуществл тем самым его блокировку. Передним фронтом импульса с выхода второго элемента ИЛИ 8 запускаетс одновибратор элемента I1 задержки. Первый триггер 9 при этом не срабатывает , так как на его втором D-входе отсутствует входной сигнал, а второй триггер 10 устанавливаетс в нулевое состо ние, и с его выхода ка выходную шину поступает сигнал с длительностью , равной длительности входного сигнала. Устройство готово к приему очередного сигнала.S-input of the second trigger 10 and the second input of the first element of CMM 7. At the same time, the first trigger 9 by the signal from the first element OR 7 is set to the zero state and prohibits the passage of pulses from the generator 1 through the first element 2, and by the third trigger 10 in a single state. The signal from the output of the second trigger 10 opens the fourth element And 5, and the pulses from the generator 1 are fed to the second counting input of the counter 6, which begins to work in the subtraction mode. At the moment of time when the counter 6 is in the zero state, the output of the element OR NOT 12 is a pulse, which through the driver 14 is fed to the second input of the second element OR 8, and through the inverter 13 to the third input of the fourth element And 5 thereby blocking it. The leading edge of the pulse from the output of the second element OR 8 is the one-shot of the delay element I1. The first trigger 9 does not work at this, since its second D-input has no input signal, and the second trigger 10 is set to the zero state, and from its output the output bus receives a signal with a duration equal to the duration of the input signal. The device is ready to receive the next signal.
Если длительность входного импульса меньше нижнего временного порога, то триггеры 9 и 10 остаютс в исходном состо нии, сигнал на вьжодной шине отсутствует.If the duration of the input pulse is less than the lower time threshold, then the triggers 9 and 10 remain in the initial state; there is no signal on the output bus.
Если длительность входного импульса больше верхнего временного порога, то первый триггер 9 переклк1чаел с в единичное состо ние и импульсы с выхода первого элемента И 2 начинают поступать на первый счетный вход счетчика 6, который работает в режиме суммировани . В момент времени, когда счетчик 6 окажетс в единичном состо нии, на выходе второго элемента И 3 формируетс импульс, поступающий на третий R-вход счетчика 6 импульсов и через первый элемент ИЛИ 7 - на первьй R-вход первого триггера 9. Счетчик 6 и первый триггер 9 устанавливаютс в нулевое состо ние. При переключении счетчика 6 в нулевое состо ние на выходе элемента ИЛИ- НЕ 12 формируетс импульс, поступающий через формирователь 14 и второй элемент ИЛИ 8 на запуск элемента П, импульс с выхода которого поступает ,на третий С-вход первого триггера 9. Переключение триггера 9 не происходит , так как на его втором D-входе отсутствует входной сигнал. Сигнал на выходной шине также отсутствует, так как второй триггер 10 все врем находилс в нулевом состо нии.If the duration of the input pulse is greater than the upper time threshold, then the first trigger 9 switches to the unit state and the pulses from the output of the first element And 2 begin to flow to the first counting input of counter 6, which operates in the summation mode. At the moment of time when the counter 6 is in the single state, the output of the second element And 3 forms a pulse arriving at the third R-input of the counter 6 pulses and through the first element OR 7 - at the first R-input of the first trigger 9. Counter 6 and the first trigger 9 is set to the zero state. When the counter 6 is switched to the zero state at the output of the element ILI 12, a pulse is generated, coming through the shaper 14 and the second element OR 8 to the start of the element P, the pulse from the output of which arrives, to the third C input of the first trigger 9. Switching the trigger 9 does not occur, since there is no input signal on its second D input. There is also no signal on the output bus, since the second trigger 10 has been in the zero state all the time.
Таким образом, усгтройство, обеспечива селекцию импульсов в заданных пределах, исключает возможность ложного срабатывани по импульсам, не попадающим в селектируемый интервал. Длительность импульса на выходе устройства равна длительности входного селектируемого сигнала, что повьппает точность работы устройства.Thus, the arrangement, by ensuring the selection of pulses within the prescribed limits, eliminates the possibility of false triggering on pulses that do not fall into the selectable interval. The pulse duration at the output of the device is equal to the duration of the input selectable signal, which makes the device operation accuracy.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864037223A SU1396269A1 (en) | 1986-03-17 | 1986-03-17 | Pulse duration selector |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864037223A SU1396269A1 (en) | 1986-03-17 | 1986-03-17 | Pulse duration selector |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1396269A1 true SU1396269A1 (en) | 1988-05-15 |
Family
ID=21226470
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864037223A SU1396269A1 (en) | 1986-03-17 | 1986-03-17 | Pulse duration selector |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1396269A1 (en) |
-
1986
- 1986-03-17 SU SU864037223A patent/SU1396269A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 790263, кл. Н 03 К 5/26, 1978. Авторское свидетельство СССР № 1019614, кл. Н 03 К 5/153, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1396269A1 (en) | Pulse duration selector | |
SU1135007A1 (en) | Pulse delay device | |
SU1758844A1 (en) | Former of pulse sequence | |
SU1437978A1 (en) | Pulsed signal blocking device | |
SU1182483A1 (en) | Digital meter of pulse duration | |
SU1345329A1 (en) | Clutter protection device | |
SU1374418A1 (en) | Pulse delay device | |
SU942255A1 (en) | Pulse duration discriminator | |
SU1325375A1 (en) | Signal period tolerance check device | |
SU1058071A1 (en) | Controlled pulse repetition frequency divider | |
SU1511853A1 (en) | Converter of pulse train into square pulse | |
SU418968A1 (en) | PULSE DEVICE | |
SU1273964A1 (en) | Cell for selecting elements of images of mobile objects | |
SU1084980A1 (en) | Device for converting pulse train to rectangular pulse | |
SU1236603A1 (en) | Device for separating two pulse sequences | |
SU744949A1 (en) | Selector of pair of pulses of predetermined duration | |
SU1529425A1 (en) | Device for gating delayed sampled signals | |
SU455468A1 (en) | Pulse shaper on the leading and trailing edge of the input pulse | |
SU1367143A1 (en) | Apparatus for delaying square pulses | |
SU1718371A1 (en) | Device to separate single pulse out of the series | |
SU1649577A1 (en) | Multichannel pulse counter | |
SU1198519A1 (en) | Device for summing pulses | |
SU1385283A1 (en) | Pulse sequence selector | |
SU1221726A1 (en) | Device for delaying pulses | |
SU1571753A1 (en) | Pulse repetition period-voltage converter |