1 Изобретение относитс к вычисли тельной технике и может быть использовано дл подключени к ЭВМ алфавитно-цифрового диспле .. Целью изобретени вл етс повы шение помехозащищенности устройства . На фиг.1 изображена блок-схема устройства; на фиг.2 - схема блока синхронизации; на фиг.З - электрическа схема устройства. На схемах обозначены: генератор 1, преобразователь 2 последова тельного кода в параллельный, перв 3 и второй 4 согласующие блоки, пр образователь 5 параллельного кода последовательньй, блок 6 синхрониз ции, элемент НЕ 7, первый 8 и второй 9 элементы И-НЕ, входы и выход блока 10-14 синхронизации, первый и второй 16 регистры сдвига и триг геры приема 17 и старта 18, узлы 1 и .0 управлени передатчиком и приемником. Устройство работает следующим образом. В начальный момент времени код выхода диспле , сопровождаемый стробом, поступает на преобразователь 5, а узел 20 управлени аппар но формирует импульс Старт под воздействием тактового импульса генератора 1. При этом на входах 12 и 13 блока 6 высокие (разрешающие прохождение импульса по входу 10) потенциалы, на элементе И-ИЕ 9 также высокий потенциал, который р решает прохождение тактового импульса . Сигнал Старт через второй сог ласзлощий блок 4 поступает в ЭВМ, и одновременно он подаетс низким уровнем на вход 12 блока 6, запрещ дальнейшее прохождение тактовых им пульсов от генератора. ЭВМ воспринимает стартовый.импульс и осуществл ет его поворот. 32 т.е. вьщачу сигнала Старт в обратном направлении. Лервый согласующий блок 3 обеспечивает прием телеграфной посылки из ЭВМ, преобразует сигнал до уровн сигналов элементов преобразовател 2, который осуществл ет опознание импульса Старт, установку триггера 17 приема , который остаетс в единичном состо нии на врем приема всего символа из ЭВМ, и запись импульса Старт в сдвиговый регистр 15 сигналом Сдвиг. Тем самым отрицательный выход триггера 17 приема блокирует по входу 13 блока 6 прохождение тактового импульса с генератора 1 на преобразователь 2, а импульс Сдвиг осуществл ет подсинхронизацию преобразовател 5 через элемент И-НЕ 9. Так как импульс Старт вьщаетс из ЭВМ синхронно с тактовой серией ЭВМ, а импульс Сдвиг жестко прив зан к посылке из ЭВМ, то следующа посылка вьщаетс преобразователем 5 устройства в необходимый дл ЭВМ момент времени , Происходит поворот следующего бита в машине, а следовательно, выдача преобразователем 2 следующей посылки. Процесс выдачи повтор етс до тех пор, пока весь символ не будет передан в ЭВМ и получен преобразователем 2 обратно. Обратный прием необходим дл контрол переданного символа, так как на экране диспле высвечиваетс символ, прошедший через ЭВМ, и в случае нарушений по цеп м передачи и приема ошибка визуально обнаруживаетс . Таким образом, изобретение позвол ет отказатьс от внешней синхронизации передатчика, при этом синхронность передачи сохран етс . Ввиду отсутстви маломощных сигналов увеличиваетс помехозащищенность схемы и возрастает возможное удаление дисплеи от ЭВМ.1 The invention relates to computing technology and can be used to connect an alphanumeric display to a computer. The purpose of the invention is to improve the noise immunity of the device. Figure 1 shows the block diagram of the device; figure 2 - diagram of the synchronization unit; fig. 3 shows the electrical circuit of the device. The diagrams denote: generator 1, serial code to parallel converter 2, first 3 and second 4 matching blocks, sequencer 5 parallel code generator, synchronization block 6, NOT element 7, first 8 and second 9 AND NOT elements, inputs and the output of the synchronization unit 10-14, the first and second 16 shift and trigger registers 17 and start 18, nodes 1 and .0 of the transmitter and receiver control. The device works as follows. At the initial moment of time, the exit code of the display, followed by a strobe, goes to converter 5, and the control unit 20 generates an impulse Start under the influence of the clock pulse of generator 1. At the inputs 12 and 13 of block 6 are high (permitting the passage of pulse through input 10) the potentials, on the element of the II-9 is also high potential, which p solves the passage of a clock pulse. The Start signal through the second consecutive block 4 enters the computer, and at the same time it is fed low to the input 12 of block 6, prohibiting further passage of clock pulses from the generator. The computer perceives the starting pulse. It carries out its rotation. 32 i.e. The signal Start in the opposite direction. The left matching unit 3 receives a telegraphic parcel from a computer, converts the signal to the signal level of the converter 2 elements, which identifies the Start pulse, sets the receive trigger 17, which remains in the unit for the entire time the computer receives the symbol, and records the Start pulse. in the shift register 15 signal Shift. Thus, the negative output of the trigger 17 receives blocks on input 13 of block 6 the passage of a clock pulse from generator 1 to converter 2, and the Shift pulse sub-synchronizes converter 5 through the NAND element 9. Since the pulse starts from the computer synchronously with the clock series of the computer and the Shift pulse is rigidly attached to the sending from the computer, then the next sending is made by the converter 5 of the device at the time required for the computer. The next bit in the machine is rotated and, therefore, the output 2 by the converter sending parcel The issuing process is repeated until the entire character is transferred to the computer and received back by converter 2. Reverse reception is necessary to control the transmitted symbol, since the symbol that has passed through the computer is displayed on the display, and in case of violations along the transmission and reception circuits, an error is visually detected. Thus, the invention makes it possible to refuse external synchronization of the transmitter, while the transmission synchronism is preserved. Due to the absence of low-power signals, the noise immunity of the circuit increases and the possible removal of the displays from the computer increases.
U3SffffU3Sffff
63ВМ63VM