SU1180873A1 - Interface for linking computer with visual display unit - Google Patents

Interface for linking computer with visual display unit Download PDF

Info

Publication number
SU1180873A1
SU1180873A1 SU843708239A SU3708239A SU1180873A1 SU 1180873 A1 SU1180873 A1 SU 1180873A1 SU 843708239 A SU843708239 A SU 843708239A SU 3708239 A SU3708239 A SU 3708239A SU 1180873 A1 SU1180873 A1 SU 1180873A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
parallel
serial
converter
Prior art date
Application number
SU843708239A
Other languages
Russian (ru)
Inventor
Олег Сергеевич Федорин
Original Assignee
Предприятие П/Я А-3697
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3697 filed Critical Предприятие П/Я А-3697
Priority to SU843708239A priority Critical patent/SU1180873A1/en
Application granted granted Critical
Publication of SU1180873A1 publication Critical patent/SU1180873A1/en

Links

Landscapes

  • Position Input By Displaying (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДИСПЛЕЯ С ЭВМ, содержащее преобразователи параллельного кода в последовательный и последовательного кода в параллельный, генератор, первый выход которого подклю ен к с:инхровходу преобразовател  последовательного кода в параллельный, вход последовательного ввода и выход параллельного вывода которого . вл ютс  информационным входом последовательного ввода и информационным выходом параллельного вьшода устройства соответственно, выход последовательного вьшода,управл ющий выход и вход параллельного ввода преобразовател  параллельного кода в последовательный  вл ютс  информационным и управл ющго выходами и информационным входом устройства соответственно, отличающ ее с   тем, что, с целью повышени  помехозащищенности устройства, в него введены элемент НЕ, первый и 1 второй элементы И-НЕ, синхровыход и управл ющий выход преобразовател  последовательного кода в параллельный подключены к первому вхоа & ду первого элемента И-НЕ и через элемент НЕ - к первому входу второсл го элемента И-НЕ соответственно, выход первого элемента И-НЕ подс ключен к второму входу второго элемента И-НЕ, выход которого соединен с синхровходом преобразовател  параллельного кода в последовательньй , управл ющий выход которого подключен к второму входу .первого элемента И-НЕ, третий вход (Которого соединен с вторым выходом х генератора. D X) М A DEVICE FOR PAIRING A DISPLAY WITH A COMPUTER, containing converters of parallel code into serial and serial code into parallel, a generator whose first output is connected to: a serial input converter parallel input, a serial input input and a parallel output output of which. are the information input of the serial input and the information output of the parallel output of the device, respectively, the output of the serial output, the control output and input of the parallel input of the parallel code-to-serial converter are the information and control outputs and information input of the device, respectively, differing in that in order to increase the noise immunity of the device, the element NOT, the first and 1 second elements of NAND, the sync output and the control output of the transducer are introduced into it. zovatel serial to parallel connected to first vhoa & the first element of AND-NOT and through the element NOT to the first input of the second AND-NOT element, respectively, the output of the first AND-NOT element is connected to the second input of the second AND-NOT element, the output of which is connected to the synchronous input of the parallel code converter to the sequence, the control output of which is connected to the second input of the first NAND element, the third input (of which is connected to the second output x of the generator. DX) M

Description

1 Изобретение относитс  к вычисли тельной технике и может быть использовано дл  подключени  к ЭВМ алфавитно-цифрового диспле .. Целью изобретени   вл етс  повы шение помехозащищенности устройства . На фиг.1 изображена блок-схема устройства; на фиг.2 - схема блока синхронизации; на фиг.З - электрическа  схема устройства. На схемах обозначены: генератор 1, преобразователь 2 последова тельного кода в параллельный, перв 3 и второй 4 согласующие блоки, пр образователь 5 параллельного кода последовательньй, блок 6 синхрониз ции, элемент НЕ 7, первый 8 и второй 9 элементы И-НЕ, входы и выход блока 10-14 синхронизации, первый и второй 16 регистры сдвига и триг геры приема 17 и старта 18, узлы 1 и .0 управлени  передатчиком и приемником. Устройство работает следующим образом. В начальный момент времени код выхода диспле , сопровождаемый стробом, поступает на преобразователь 5, а узел 20 управлени  аппар но формирует импульс Старт под воздействием тактового импульса генератора 1. При этом на входах 12 и 13 блока 6 высокие (разрешающие прохождение импульса по входу 10) потенциалы, на элементе И-ИЕ 9 также высокий потенциал, который р решает прохождение тактового импульса . Сигнал Старт через второй сог ласзлощий блок 4 поступает в ЭВМ, и одновременно он подаетс  низким уровнем на вход 12 блока 6, запрещ дальнейшее прохождение тактовых им пульсов от генератора. ЭВМ воспринимает стартовый.импульс и осуществл ет его поворот. 32 т.е. вьщачу сигнала Старт в обратном направлении. Лервый согласующий блок 3 обеспечивает прием телеграфной посылки из ЭВМ, преобразует сигнал до уровн  сигналов элементов преобразовател  2, который осуществл ет опознание импульса Старт, установку триггера 17 приема , который остаетс  в единичном состо нии на врем  приема всего символа из ЭВМ, и запись импульса Старт в сдвиговый регистр 15 сигналом Сдвиг. Тем самым отрицательный выход триггера 17 приема блокирует по входу 13 блока 6 прохождение тактового импульса с генератора 1 на преобразователь 2, а импульс Сдвиг осуществл ет подсинхронизацию преобразовател  5 через элемент И-НЕ 9. Так как импульс Старт вьщаетс  из ЭВМ синхронно с тактовой серией ЭВМ, а импульс Сдвиг жестко прив зан к посылке из ЭВМ, то следующа  посылка вьщаетс  преобразователем 5 устройства в необходимый дл  ЭВМ момент времени , Происходит поворот следующего бита в машине, а следовательно, выдача преобразователем 2 следующей посылки. Процесс выдачи повтор етс  до тех пор, пока весь символ не будет передан в ЭВМ и получен преобразователем 2 обратно. Обратный прием необходим дл  контрол  переданного символа, так как на экране диспле  высвечиваетс  символ, прошедший через ЭВМ, и в случае нарушений по цеп м передачи и приема ошибка визуально обнаруживаетс . Таким образом, изобретение позвол ет отказатьс  от внешней синхронизации передатчика, при этом синхронность передачи сохран етс . Ввиду отсутстви  маломощных сигналов увеличиваетс  помехозащищенность схемы и возрастает возможное удаление дисплеи от ЭВМ.1 The invention relates to computing technology and can be used to connect an alphanumeric display to a computer. The purpose of the invention is to improve the noise immunity of the device. Figure 1 shows the block diagram of the device; figure 2 - diagram of the synchronization unit; fig. 3 shows the electrical circuit of the device. The diagrams denote: generator 1, serial code to parallel converter 2, first 3 and second 4 matching blocks, sequencer 5 parallel code generator, synchronization block 6, NOT element 7, first 8 and second 9 AND NOT elements, inputs and the output of the synchronization unit 10-14, the first and second 16 shift and trigger registers 17 and start 18, nodes 1 and .0 of the transmitter and receiver control. The device works as follows. At the initial moment of time, the exit code of the display, followed by a strobe, goes to converter 5, and the control unit 20 generates an impulse Start under the influence of the clock pulse of generator 1. At the inputs 12 and 13 of block 6 are high (permitting the passage of pulse through input 10) the potentials, on the element of the II-9 is also high potential, which p solves the passage of a clock pulse. The Start signal through the second consecutive block 4 enters the computer, and at the same time it is fed low to the input 12 of block 6, prohibiting further passage of clock pulses from the generator. The computer perceives the starting pulse. It carries out its rotation. 32 i.e. The signal Start in the opposite direction. The left matching unit 3 receives a telegraphic parcel from a computer, converts the signal to the signal level of the converter 2 elements, which identifies the Start pulse, sets the receive trigger 17, which remains in the unit for the entire time the computer receives the symbol, and records the Start pulse. in the shift register 15 signal Shift. Thus, the negative output of the trigger 17 receives blocks on input 13 of block 6 the passage of a clock pulse from generator 1 to converter 2, and the Shift pulse sub-synchronizes converter 5 through the NAND element 9. Since the pulse starts from the computer synchronously with the clock series of the computer and the Shift pulse is rigidly attached to the sending from the computer, then the next sending is made by the converter 5 of the device at the time required for the computer. The next bit in the machine is rotated and, therefore, the output 2 by the converter sending parcel The issuing process is repeated until the entire character is transferred to the computer and received back by converter 2. Reverse reception is necessary to control the transmitted symbol, since the symbol that has passed through the computer is displayed on the display, and in case of violations along the transmission and reception circuits, an error is visually detected. Thus, the invention makes it possible to refuse external synchronization of the transmitter, while the transmission synchronism is preserved. Due to the absence of low-power signals, the noise immunity of the circuit increases and the possible removal of the displays from the computer increases.

U3SffffU3Sffff

63ВМ63VM

Claims (1)

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДИСПЛЕЯ С ЭВМ, содержащее преобразователи параллельного кода в последовательный и последовательного кода в параллельный, генератор, первый выход которого подключен к синхровходу преобразователя последо-’ вательного кода в параллельный, вход последовательного ввода и выход параллельного вывода которого являются информационным входом Последовательного ввода и информационным выходом параллельного вывода устройства соответственно, выход последовательного вывода,управляющий выход и вход параллельного ввода преобразователя параллельного кода в последовательный являются информационным и управляющим выходами и информационным входом устройства соответственно, отличающееся тем, что, с целью повышения помехозащищенности устройства, в него введены элемент НЕ, первый и ! второй элементы И-НЕ, синхровыход и управляющий выход преобразователя последовательного кода в параллельный подключены к первому входу первого элемента И-НЕ и через элемент НЕ - к первому входу второго элемента И~НЕ соответственно, выход первого элемента И-НЕ подключен к второму входу второго элемента И-НЕ, выход которого соединен с синхровходом преобразователя параллельного кода в последовательный, управляющий выход которого подключен к второму входу первого элемента И-НЕ, третий вход ^которого соединен с вторым выходом генератора.A COMPUTER DEVICE FOR CONNECTING A DISPLAY containing parallel-to-serial and serial-to-parallel-to-parallel-code converters, a generator whose first output is connected to the sync input of the serial to parallel converter, the serial input and parallel output of which are the information input of Serial input and the information output of the parallel output of the device, respectively, the output of the serial output, the control output and the input of parallel input and the parallel-to-serial converter are the information and control outputs and the information input of the device, respectively, characterized in that, in order to increase the noise immunity of the device, the element is NOT inserted into it, the first and! the second AND-NOT elements, the sync output and the control output of the serial to parallel converter are connected to the first input of the first AND-NOT element and through the NOT element to the first input of the second AND ~ element, respectively, the output of the first AND-NOT element is connected to the second input of the second an NAND element, the output of which is connected to the sync input of the parallel to serial code converter, the control output of which is connected to the second input of the first NAND element, the third input of which is connected to the second output of the generator. 1180873 21180873 2
SU843708239A 1984-01-05 1984-01-05 Interface for linking computer with visual display unit SU1180873A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843708239A SU1180873A1 (en) 1984-01-05 1984-01-05 Interface for linking computer with visual display unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843708239A SU1180873A1 (en) 1984-01-05 1984-01-05 Interface for linking computer with visual display unit

Publications (1)

Publication Number Publication Date
SU1180873A1 true SU1180873A1 (en) 1985-09-23

Family

ID=21106401

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843708239A SU1180873A1 (en) 1984-01-05 1984-01-05 Interface for linking computer with visual display unit

Country Status (1)

Country Link
SU (1) SU1180873A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Дисплейные ВТ-340. Техническое описание и инструкци по эксплуатации ЕС-7168. Новые средства аппаратного обеспечени БЭСМ-6. ВЦ АН СССР. М.: 1976, с. 5-12, рис. 1, *

Similar Documents

Publication Publication Date Title
SU1180873A1 (en) Interface for linking computer with visual display unit
ES2004148A6 (en) LOOK AHEAD TERMINAL COUNTER and method for generating a terminal count output signal.
JPS5622134A (en) Asynchronous system serial data receiving device
RU2022332C1 (en) Orthogonal digital signal generator
SU1741267A1 (en) Device for driving of double pulse signals
SU1172047A1 (en) Device for transmission and reception of digital signals
SU1647923A1 (en) Frame sync pulse selector
SU1439611A1 (en) Device for interfacing computer with subscriber through telegraph channel
SU1762307A1 (en) Device for information transfer
SU1084772A1 (en) Interface
SU1332540A1 (en) Bipulse=signal receiver with detection of errors
SU1751797A1 (en) Data receiving device
SU481872A1 (en) Digital time display device
SU1176454A1 (en) Coding device
RU2007882C1 (en) Device for clock synchronization
SU876073A3 (en) Information decoding device
SU1059559A1 (en) Device for implementing input of information from discrete-type transduers
SU1552392A1 (en) Device for cycle phasing for fibre-optical systems of information transmission
SU593321A1 (en) Device for detecting synchronising signal from coded sequences
SU959286A2 (en) Apparatus for detecting errors of bipolar signal
SU1275417A1 (en) Device for linking serial interface with bus
JPS5723346A (en) Code approving circuit
SU1205276A1 (en) Device for clocking and selecting pulse burst
SU1603360A1 (en) Generator of basic functions
SU1081639A2 (en) Device for translating serial code to parallel code