SU1173523A1 - Генератор импульсов - Google Patents

Генератор импульсов Download PDF

Info

Publication number
SU1173523A1
SU1173523A1 SU843697075A SU3697075A SU1173523A1 SU 1173523 A1 SU1173523 A1 SU 1173523A1 SU 843697075 A SU843697075 A SU 843697075A SU 3697075 A SU3697075 A SU 3697075A SU 1173523 A1 SU1173523 A1 SU 1173523A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
input
voltage
comparator
Prior art date
Application number
SU843697075A
Other languages
English (en)
Inventor
Виктор Платонович Бакалинский
Василий Демьянович Бичуков
Original Assignee
Предприятие П/Я Р-6292
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6292 filed Critical Предприятие П/Я Р-6292
Priority to SU843697075A priority Critical patent/SU1173523A1/ru
Application granted granted Critical
Publication of SU1173523A1 publication Critical patent/SU1173523A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

ГЕНЕРАТОР ИМПУЛЬСОВ, содержащий компаратор иапр лений, входы которого соответственно подключены к зыхода .м врем задающей RC-пепи и делител  напр жени , один вывод которого i ;;еди11ен с пр мым выходом первого триггера, установочный вход которого сое;и:нен с первой шиной управлени , второй триггер, логический эле.мент ИЛИ- НЕ, вторую in и ну yi равлени , отличающийс  те.м, ч.с, с целью повышени  быстродс.йстви  к расширени  (b iiKiUic)iia,ibHb X возможностей за счет форми )ова11иг1 интервалов вре.мени с коэффициентом крат1-:ости, равным двум, при различн1-;л управл юших сигналах, в него введсг1ы дополнительный логический элемент ILIH liE, логический элемент НЕ, вход коTopoic .i соединен с выходом компаратора, вь;х()д - с первь: и входами логических элементовИЛИ - НЕ и со счетным входом первого триггера, инверсный выход которого 11одклю-;ен к второму входу логического элс.ента ИЛ: --НЕ, выход которого соедгшеи со с етным в.ходом второго триггера , хстамовочный вход которого подключен к второй inline управлени , при этом к 1-,-;( Кному выходу второго триггера подк . згорой вход до11о.1нительного Л01исо ческого э.-смента ИЛИ - НЕ, выход которого сосдином с одним выводом врем задаю (Л Hieii .ЧС-цепи, другой вывод которой соединен с ыводом дслител  напр жени  и выходом .логического элемента НЕ. со сд ю ОО

Description

Изобретение относитс  к импульсной технике и может использоватьс  дл  формировани  высокостабильных интервалов времени в аппаратуре автоматики, телемеханики и измерительной техники. Цель изобретени  - повышение быстродействи  и расширение функциональных возможностей соответственно путем исключени  процесса восстановлени  исходного состо ни  в ждушем режиме и процесса установлени  величины периода следовани  импульсов в автоколебательном режиме и за счет обеспечени  посто нства коэффициента кратности дискретно измен емых величин интервалов времени, равного двум, при перестройке велИчины формируемого интервала времени за счет изменени  коэффициента делени  резистивного делител  напр жени . На фиг. 1 изображена электрическа  схема генератора импульсов; на фиг. 2 - эпюры напр жений. Генератор импульсов содержит компаратор напр жений 1, инвертирующий и неинвертирующий входы которого соответственно подключены к выходу врем задающей КС-це пи 2, содержащей резистор 3 и конденсатор 4, и к выходу делител  напр жени  5, содержащего, например, резисторы 6 и 7. Один вывод делител  напр жени  5 резистор 6, соединен с пр мым выходом первого триггера 8, установочный вход которого соединен с первой шиной управлени  9. Установочный вход второго триггера 10 соединен с второй щиной 11 управлени . Вход логического элемента НЕ 12 соединен с выходом компаратора 1, а выход - с одними входами логических элементов ИЛИ-НЕ 13 и 14 и со счетным входом первого триггера о, инверсный выход которого подключен к другому входу основного логического элемента ИЛИ-НЕ 13, выход которого соединен со счетным входом второго триггера 10, к инверсному выходу которого подключен другой вход дополнительного логического элемента ИЛИ-НЕ 14, выход которого соединен с одним выводом врем задающей цепи 2, например, с резистором 3. Другой вывод врем задающей цепи 2, конденсатор 4, соединен с другим выводом делител  напр жени  5 (резистором 7) и с выходом логического элемента НЕ 12. Генератор работает следующим образом . Выбор ждущего или автоколебательного режима работы осуществл етс  путем подачи на шину управлени  И «О или «1. Этот сигнал соответственно запрещает или разрещает формирование последующих интервалов времени после окончани  формировани  первого интервала времени. Выбор величины формируемого интервала времени осуществл етс  путем подачи на щину управлени  9 «О или «1. Этот сигнал соответственно обеспечивает выбор режима работы триггера 8 (счетный или асинхронный), тем самым определ   режим работы врем задаюшего конденсатора 4. При работе устройства в ждущем режиме (фиг. 1 и 2) в исходном состо нии на шине управлени  11 установлен «О. Предположим , что на шине управлени  9 установлена «1. Триггер 8 установлен в единичное состо ние - «1 (Vu) на пр мом выходе -и «О на инверсном. Триггер 10 установлен в нулевое состо ние - «О на пр мом выходе и «1 на инверсном. На выходе элемента ИЛИ-НЕ 14 установлен «О (V°4). На выходе компаратора 1 установлена «1, на выходе элемента НЕ 12 - «О (V°2) и на выходе элемента ИЛИ- НЕ 13 - «1. Делитель напр жени  5 включен под напр жение 1, (), и на иеинвертирующем входе компаратора 1 установитс  напр жение V«,mEgi+V 2,(2) где f(Ri+R2); RI, R2 - сопротивление резисторов 6 и 7 делител  напр жени  5. Врем задающа  цепь 2 включена под наЕэ1 (), пр жение и на инвертирующем входе компаратора 1 установитс  напр жение , подтверждающее единичное состо ние компаратора 1 ( ,). Напр жение на врем задающем конденсаторе 4 приэтом (4) Положительный импульс «1, поступающий с шины управлени  11, устанавливает триггер 10 в единичное состо ние - «1; на пр мом выходе и «О на инверсном. На выходе элемента 14 установитс  «1 (Vu). Врем задающа  цепь 2 окажетс  включенной под напр жение ЕЭ1(У14-У 2),(5) под воздействием которого конденсатор 4 начнет зар жатьс . Зар д конденсатора 4 закончитс , когда напр жение на инвертирующем входе компаратора 1 достигнет порогового значени  У„1, а на конденсаторе 4 - величины Усо1(У«1-У 2).(6) При этом на выходе компаратора 1 установитс  «О, на выходе элемента НЕ 12 - «1 (), устанавливающа  на выходах элементов ИЛИ-НЕ 13 и 14 «О (УГз, У°4). Состо ние триггеров 8 и 10 при этом не измен етс  Величина формируемого интервала времени ti с момента запуска устройства (переключение триггера 10 в единичное состо ние ) и до момента срабатывани  компаратора 1 (переключение триггера 10 в нулевое состо ние) определ етс  из выражени  t, , Еэг - Vcct где R-сопротивление резистора 3; С - емкость конденсатора 4. При условии, что ,(8) (9) и с учетом выражений 1-6, выражение (7) примет вид t,RC//i После переключени  компаратора 1 в нулевое состо ние делитель напр жени  5 окажетс  включенным под напр жение Eg2().(11) и на неинвертирующем входе компаратора 1 установитс  напр жение V«2 mEg2+Vi2(12) Врем задающа  цепь 2 окажетс  включенной под напр жение E«(Vl2-V 4),(13) которое по знаку противоположно напр жению Vcoi на конденсаторе 4, и последний начнет перезар жатьс . При этом на инвертирующем входе компаратора 1 возникнет положительный скачок напр жени  УГ(Еэз+У„,),(14) который подтвердит нулевое состо ние компаратора 1. Перезар д конденсатора 4 закончитс , когда напр жение на инвертирующем входе компаратора 1 достигнет порогового напр жени  Vn2, а на конденсаторе 4 - величины У„2(Еэ -У„2+У 4).(15) При этом на выходе компаратора 1 установитс  «1, а на выходе элемента НЕ 12 - «О, на выходах элементов ИЛИ-НЕ 13 и 14 - «1. Положительный перепад напр жени , поступающий с элемента ИЛИ НЕ 13 на счетный вход триггера 10, переключит его в нулевое состо ние. При этом на выходе элемента ИЛИ-НЕ 14 установитс  «О, а на инвертирующем входе компаратора 1 возникнет отрицательный скачок напр жени  (-Vco2+V 2). Единичное состо ние триггера 8 подтверждаетс  «1, поступающей на его установочный вход с щины управлени  9. Устройство возвращаетс  в исходное состо ние. Величина формируемого интервала времени tz от момента переключени  компара-. тора 1 в нулевое состо ние и до момента возвращени  компаратора I в исходное единичное состо ние определ етс  из выражени  С учетом условий (8), (9) и выражений (1), (2), (6), (11), (12), (13) и (15) выражение (16) примет вид (l+m).(17) Величина формируемого интервала времени на пр мом выходе триггера 10 определ етс  из выражени  ,+t2(18) (16) с учетом выражений (10) и (17) выражение (18) примет вид Ti,(19) С учетом выражений (8) и (9) выражение (15) примет вид , т. е. в момент возвращени  устройства в исходное состо ние напр жение на конденсаторе 4 равно 0. Предположим, что на шине упраЬлени  9 установлен «О. После запуска устройства положительным импульсом с шины управлени  11 устройство формирует интервал времени ti аналогично тому, когда на щине управлени  9 установлена «1. Однако после переключени  компаратора 1 в нулевое состо ние , когда напр жение на врем задающем конденсаторе 4 равно Vcoi, положительный перепад напр жени , поступающий с выхода элемента НЕ 12, переключит триггер 8 в нулевое состо ние - «О (Vf) на пр мом выходе и «1 на инверсном, подтверждающа  «О на выходе элемента ИЛИ- НЕ 13. Делитель напр жени  окажетс  включенным под напр жение Ед. (Vb-Vi)(20) и на неинвертирующем входе компаратора 1 установитс  напр жение Упз(1-т)Е +Vi. . (21) Врем задающа  цепь 2 окажетс  включенной под напр жение Еэз, которое по знаку противоположно напр жениею Vcoi на врем задающем конденсаторе- 4, и последний начнет перезар жатьс . При этом на инвертирующем входе компаратора 1 возникнет положительный скачок напр жени  Уг подтверждающий нулевое состо ние компаратора 1. Перезар д конденсатора 4 закончитс , когда напр жение на инвертирующем входе компаратора 1 достигнет порогового напр жени  э, а на конденсаторе 4 - величины У„з(Е -Удь+У 4).(22) При этом на выходе компаратора I установитс  «1, на выходе элемента НЕ 12 - «О, на выходе элемента ИЛИ-НЕ 14 - «1. Состо ние триггеров 8 и 10 не измен етс . «О на выходе элемента 13 подтверждаетс  «1 с инверсного выхода триггера 8. Величина формируемого интервала времени 1з с момента переключени  компаратора 1 в нулевое состо ние и до момента возвращени  компаратора 1 в единичное состо ние определ етс  из выражени  t3 RCen-/-t ±- f С учетом условий (8), (9) и выражений (1)- (2), (6), (13), (21), (22) выражение (23) примет вид t3 RC&i-fl m liotvic переключени  компаратора 1 в единичное состо ние делитель напр жени  5 окажетс  включенным под напр жение Е„4(У8°-У 2),(25) и на инвертирующем входе компаратора 1 установитс  напр жение V,,,.(26) Вре.м задающа  цепь 2 окажетс  включенной под напр жение Еэ2, которое по знаку нротивоположно напр жению Vco3 на конденсаторе 4, и последний начнет перезар жатьс . При этом на инвертирующем входе компаратора 1 возникнет отрицательный скачок напр жени  V, (-V,),(27) кото)ый подтвердит единичное состо ние компаратора 1. Перезар д конденсатора 4 закончитс , когда напр жение на инвертирующем входе компаратора 1 достигнет порогового напр жени  «4.-   на конденсаторе 4 - 1и 1ИЧННЫ V™,-(V,,.).(28) Г1)и этом на выходе компаратора 1 устапанливаетс  «О, па выходе элемента НЕ 12 - «1, на выходе элемента ИЛИ - ЫЕ 14 --- «О. Ь рем задаю ца  цепь окажетс  включенной под напр жение Еэз, на инвертирующем ,ходе компаратора возникнет положительный скачок напр жени  (Vi2+Vco4), подтверждающий нулевое состо ние компаратора 1, и конденсатор 4 начнет зар жатьс . Положнтельный перепад напр жени , поступающий с выхода элемента НЕ 12 на счетный вход триггера 8, переключает его в исходное (единичное) состо ние. Делитель напр жени  5 окажетс  включенным под напр жение Eg2, и на неинвертирующем входе комна)атора 1 установитс  напр жение п2Зар д конденсатора 4 закончитс , когда напр жение на инвертирующем входе компаратора 1 станет равным напр жению на пейпвертирующем входе (с точностью до величины напр жени  смещени  компаратора 1), и последний переключитс  в единичное состо ние. Напр жение на врем задающем конденсаторе 4 становитс  равным напр жению смеп1ени  компаратора 1, которое практически равно 0. На выходе элемента НЕ 12 установитс  «О, на выходе элемента ИЛИ- НЕ 13 - «1, возвращающа  триггер 10 в исходное (нулевое) состо ние. При этом на выходе логического элемента ИЛИ- НЕ 14 установитс  «О. Делитель напр жени  5 окажетс  включенным под напр жение и на неинвертирующем входе компаратора 1 установитс  напр жение У„1. Врем задающа  цепь окажетс  включенной под напр жение Egi, и на инвертирующем входе компаратора 1 установитс  напр жение (так как ), подтверждающее единичное состо ние компаратора 1, и устройство возвращаетс  в исходное состо ние. Таким образом, конденсатор 4 перезар жаетс  от напр жени  Усоз до напр жени  V™4. Величина формируемого интервала времени t с момента переключени  компаратора 1 в единичное состо ние и до момента возвращени  устройства в исходное состо ние распредел етс  из выражени  . (29) Еза - Vcc-i С учетом условий (8), (9) и выражений (5), (13), (20), (21), (22), (25), (26) и (28) выражение (29) примет вид (l-fm).(30) Величина формируемого интервала времени на пр мом выходе триггера 10 определ етс  из выражени  T;li t|+t3 + t4..(31) С учетом выражений (8), (9) выражение (31) примет вид T; 2RCEn t С учетом выражений (8), (9) выражение (28) примет вид , т. е. в момент возвращени  устройства в исходное состо ние напр жение на врем задающем конденсаторе 4 равно 0. Как видно из выражений (19) и (32), интервал времени в два раза больще, чем интервал времени Т, т. е. коэффициент кратности дискретно измен емых интервалов времени К Тйд/Т равен двум и не зависит от величины коэффициента делени  m резистивного делител  напр жени  5. При работе устройства в автоколебательном режиме (фиг. 1 и 3) на щину управлени  11 подаетс  «1, и работа устройства происходит аналогично работе в ждущем режиме до момента окончани  формировани  интервала времени t2 (при «1 на щине управлени  9) или интервала времени t4 (при «О на шине управлени ). Отличие заключаетс  в том, что в этот момент времени единичное состо ние триггера 10 не измен етс , так как подтверждаетс  «1 с щины управлени  11, а на выходе элемента ИЛИ-НЕ 14 вновь устанавливаетс  «1. Далее процессы повтор ютс . Таким образом, величина периода следовани  импульсов т и т, например, на выходы элемента 13 соответственно при «1 и «О на щине 9 определ етс  теми же процессами, что и в ждущем режиме, и соответственно равна интервалам времени И Т° . Как следует из выражений (4), (15) и (28), формирование интервалов времени начинаетс  и заканчиваетс  в моменты времени , когда напр жение на врем задающем конденсаторе 4 равно нулю и, следовательно , величины первого и последующих после включени  напр жени  питани  интервалов времени одинаковы.

Claims (1)

  1. ГЕНЕРАТОР ИМПУЛЬСОВ, содержащий компаратор напряжений, входы которого соответственно подключены к выходам времязадающей /?С-цепи и делителя напряжения, один вывод которого < оединен с прямым выходом первого триггера, установочный вход которого соединен с первой шиной управления, второй триггер, логический элемент ИЛИ- ΓΙΕ, вторую шину управления, отличающийся тем, что, с целью повышения быстродействия и расширения функциональных возможностей за счет формирования интервалов времени с коэффициентом кратности, равным двум, при различных управляющих сигналах, в него введены дополнительный логический элемент ИЛИ--НЕ, логический элемент НЕ, вход которого соединен с выходом компаратора, выход - с первыми входами логических элементов ИЛ И—НЕ и со счетным входом первого триггера, инверсный выход которого подключен к второму входу логического элемента ИЛИ —НЕ, выход которого соединен со счетным входом второго триггера, уста ковочный вход которого подключен к второй шине управления, при этом к инверсному выходу второго триггера подключен второй вход дополнительного логического элемента ИЛИ—НЕ, выход которого соединен с одним выводом времязадающей УС-цеии, другой вывод которой соединен с другим выводом делителя напряжения и выходом логического элемента НЕ.
    {
SU843697075A 1984-02-03 1984-02-03 Генератор импульсов SU1173523A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843697075A SU1173523A1 (ru) 1984-02-03 1984-02-03 Генератор импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843697075A SU1173523A1 (ru) 1984-02-03 1984-02-03 Генератор импульсов

Publications (1)

Publication Number Publication Date
SU1173523A1 true SU1173523A1 (ru) 1985-08-15

Family

ID=21102203

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843697075A SU1173523A1 (ru) 1984-02-03 1984-02-03 Генератор импульсов

Country Status (1)

Country Link
SU (1) SU1173523A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР ЛЬ 1091310, кл. Н 03 К 3/023, 1983. Авторское свидетельство СССР № 1088101, кл. Н 03 К 3/023., 1983. *

Similar Documents

Publication Publication Date Title
US5990753A (en) Precision oscillator circuit having a controllable duty cycle and related methods
US4736118A (en) Circuit arrangement to generate squarewave signals with constant duty cycle
SU1173523A1 (ru) Генератор импульсов
JP2863658B2 (ja) 特に自動車応用のためのマイクロプロセッサリセット装置
JP3963421B2 (ja) 制御発振システムとその方法
US3454884A (en) Duty cycle control circuit
US5384554A (en) Voltage controlled oscillator circuit employing integrated circuit component ratios
EP0089158A2 (en) Clock controlled dual slope voltage to frequency converter
JP3222308B2 (ja) 電気信号遅延回路
EP0415047B1 (en) Precision timing circuit
SU1058033A1 (ru) Импульсный генератор
JPH09107278A (ja) ゼロクロスシュミット回路
SU1239842A2 (ru) Импульсный генератор
SU1094135A1 (ru) Импульсный генератор
JPS588171B2 (ja) 遅延回路
JPH0749422Y2 (ja) 電圧監視回路
SU1149224A1 (ru) Устройство дл допускового контрол параметров релейных элементов переменного тока
KR910008243Y1 (ko) 리세트 회로
SU1083348A1 (ru) Одновибратор
SU1513576A1 (ru) Динамический делитель напр жени
SU1170595A1 (ru) Устройство дл формировани импульсов регулируемой длительности
SU1317597A2 (ru) Стабилизированный преобразователь посто нного напр жени с защитой
SU1679046A1 (ru) Реле времени
SU884142A1 (ru) Таймер
SU1358063A1 (ru) Цифровой фазочастотный компаратор