SU1167601A1 - Многофункциональный логический модуль - Google Patents

Многофункциональный логический модуль Download PDF

Info

Publication number
SU1167601A1
SU1167601A1 SU833658918A SU3658918A SU1167601A1 SU 1167601 A1 SU1167601 A1 SU 1167601A1 SU 833658918 A SU833658918 A SU 833658918A SU 3658918 A SU3658918 A SU 3658918A SU 1167601 A1 SU1167601 A1 SU 1167601A1
Authority
SU
USSR - Soviet Union
Prior art keywords
module
inputs
output
equivalence
input
Prior art date
Application number
SU833658918A
Other languages
English (en)
Inventor
Александр Иванович Аспидов
Андрей Владимирович Круглов
Евгений Иванович Новиков
Леонид Алексеевич Хомич
Валерий Генадиевич Шуваев
Original Assignee
Горьковское Высшее Зенитное Ракетное Командное Училище Пво.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Горьковское Высшее Зенитное Ракетное Командное Училище Пво. filed Critical Горьковское Высшее Зенитное Ракетное Командное Училище Пво.
Priority to SU833658918A priority Critical patent/SU1167601A1/ru
Application granted granted Critical
Publication of SU1167601A1 publication Critical patent/SU1167601A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий элементы равнозначности , причем первый и второй . входы первого элемента равнозначности соединены с первым и вторым входами модул  соответственно, отличающийс  тем, что, с целью расширени  функциональных возможноетей модул  за счет реализации функций сложени , вычитани  и умножени  двух двухразр дных двоичных чисел, в него введен элемент ИЛИ, причем третий, четвертый и п тый входы модул  соединены соответственно с третьим, четвертым и п тым входами первого элемента равнозначности, выход которого соединен с первым входом второго элемента равнозначности , второй вход которого соединен с . выходом элемента ИЛИ, входы которого соедигзны с шестым и седьмым вхо (Л дами модул  соответственно, выход с второго элемента равнозначности соединен с выходом модул .

Description

05
VI
С5 Изобретение относитс  к автоматике и вычислительной технике. Известен ьгногофункционапьный логи ческий модуль, содержащий три элемен та равнозначности и элемент И. Модуль реализует все логические функции двух аргументов fl. Недостатком этого модул   вл ютс  узкие функциональные возможности. Известен многофункциональньй логи ческий модуль, содержащий четыре элемента И и элемент.Ш1И. Модуль ре лизует все логические функции двух аргументов 2j Недостатком такого модул   вл ютс  узкие функгцюнальные возможности Наиболее близким по технической сущности к предлагаемому  вл етс  многофункциональный логически модуль , реализующий все логические функции двух аргументов, содержащий два элемента равнозначности, элемент И и элемент НЕ, причем элементы равнозначности имеют по одному информационному и настроечному входу, а их выходы соединены со входами злеме}3та И, выход которого соединен с пр мым выходом модул  и со входом элемента НЕ, выход которого соединен с инверсным выходом модул  . D . Недостатком этого модул  также  вл ютс  узкие функциональные возмож ности, в частности модуль не реализует функщш сложени , вычитани , а также умножени  двух двухразр дных двоичных чисел. Целью изобретени   вл етс  расширение функциональных возможностей модул  за счет реализации функц т сложени , вычитани  и умножени  двух двухразр дных двоичных чисел. Дл  достижени  поставленной цели в многофункциональный логический модуль, содержащий элементы равно- . значности, причем первьй и второй входы первого элемента равнозначности соединены с первым и вторым входами модул  соответственно, введен элемент ИЛИ, причем третий, четвертьй и п тый входы модул  соединены соответственно с третьим, четвертым и п тым входами первого элемента равнозначности, выход кото рого соединен с первым входом второго элемента равнозначности, второй вход которого соединен с выходом элемента ИЛИ, входы которого соединены с шестым и седьмым входами моул  соответственно, выход второго элемента равнозначности соединен с выходом модул . На чертеже представлена схема многофункционального логического модул . Модуль содержит элемент равнозначности 1, входы 2-6, элемент равнозначности 7, элемент ИЛИ 8, входы 9 и 10, выход 11. Модуль функ1шонирует следующим образом. Его структура описываетс  выражением F(, ) R(R(,aj) , где а , а - аргументы настройки. Если ITTaf , 1, х , Xj , х, х , то модуль может реализовать все логи ческие функции двух аргументов. Алгоритм настройки дл  данного случа  представлен в табл. 1. Подава  необходимые аргументы настройки на входы 2-6, 9 и 10, через 2Т, где Z задержка на одном элементе модул , получим заданную логическую функцию ,1. на выходе. Если а х, х, то модуль может реализовать функцию умножени  двух двухразр дных двоичных чисел х х и .. Таблица истинности данной операции представлена в табл. 2, алгоритм настройки модул  - в табл. 3. Если efO,1, , х, Хз то модуль может реализовать функции сложени  и вычитани , таблицы истинности которых представлены соответственно в табл. А и 5, алгоритмы настройки модул  - в табл. 6 и 7. Таким образом, многофункциональный логический модуль реализует все логические функции двух переменных И, по сравнению с прототипом имеет следующие преимущества: более широкие функциональные возможности , так как реализует операции сложени  и вычитани  двух чисел с учетом переноса (заема), а также умножени  двух двухразр дных двоичных чиселi дл  его реализации необходимо всего Tpi логических элемента (дл  прототипа - четыре), что упрощает технологию его производства; быстродействие модул  определ етс  его глубиной и равно 2Т(2- задержка на одном элементе схемы), в то врем , как глубина схемы прототипа - З-Г.
Таблица 1
Продолжение табл.2
Значени  настроечных
У Уг УЗ. У
о о 1 1
О О О
о
Входы настройки
1 х
1
х
х
о
Таблица 4
о о о 1
о 1 1 о
2-е число
1-е число
X.
Х|
О О 1 1
о
О
О О О 1 1 1 1
о 1 1 о о 1 1
Перенос Р.
1-1
.I
о 1 1 1
1
о о 1
Таблица 5
О 1 1
о 1 1 1
О 1 О
о о о 1
о
1
Таблица 6
Х4
3
1X,О
XjXjх о

Claims (1)

  1. МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий элементы равнозначности, причем первый и второй . входы первого элемента равнозначнос- ти соединены с первым и вторым входами модуля соответственно, отличающийся тем, что, с целью расширения функциональных возможное·^ тей модуля за счет реализации функций сложения, вычитания и умножения двух двухразрядных двоичных чисел, в него введен элемент ИЛИ, причем третий, четвертый и пятый входы модуля соединены соответственно с третьим, четвертым и пятым входами первого элемента равнозначности, выход которого соединен с первым входом второго элемента равнозначности, второй вход которого соединен с . Λ выходом элемента ИЛИ, входы которо- 3 го соединены с шестым и седьмым входами модуля соответственно, выход второго элемента равнозначности соединен с выходом модуля.
    SU ,,.,1167601
    II
    1 167601
SU833658918A 1983-10-31 1983-10-31 Многофункциональный логический модуль SU1167601A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833658918A SU1167601A1 (ru) 1983-10-31 1983-10-31 Многофункциональный логический модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833658918A SU1167601A1 (ru) 1983-10-31 1983-10-31 Многофункциональный логический модуль

Publications (1)

Publication Number Publication Date
SU1167601A1 true SU1167601A1 (ru) 1985-07-15

Family

ID=21087799

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833658918A SU1167601A1 (ru) 1983-10-31 1983-10-31 Многофункциональный логический модуль

Country Status (1)

Country Link
SU (1) SU1167601A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
t. Авторское свидетельство СССР № 686146, кл. Н 03 К 19/02, 1977 2.Якубайтис Э.Я. Универсальные логические элементы.- Автоматика и вычислительна техника, Рига, 1973, № 5, с. 2. 3.Авторское свидетельство СССР № 851397, кл. G 06 F 7/00, 1979 (прототип). *

Similar Documents

Publication Publication Date Title
US3932734A (en) Binary parallel adder employing high speed gating circuitry
SU1167601A1 (ru) Многофункциональный логический модуль
RU2015537C1 (ru) Умножитель на два по модулю
RU2018927C1 (ru) Сумматор по модулю три
SU1767495A1 (ru) Устройство дл вычислени симметрических булевых функций
SU711563A1 (ru) Ячейка однородной структуры
SU1764050A1 (ru) Сумматор по модулю три
SU415807A1 (ru) Многофункциональный логический модуль
JPS62154029A (ja) 乗算回路
SU1730616A1 (ru) Устройство дл вычислени фундаментальных симметрических булевых функций
SU1277085A1 (ru) Многофункциональный логический модуль
SU1083180A1 (ru) Многофункциональный логический модуль
SU864282A1 (ru) Вычислительный модуль
SU1730620A1 (ru) Многовходовой одноразр дный сумматор
SU962917A1 (ru) Универсальный логический модуль
SU960954A1 (ru) Логическое запоминающее устройство
SU1396137A1 (ru) Устройство дл вычислени симметричных булевых функций
SU1005316A1 (ru) Пороговый логический элемент
SU1374216A1 (ru) Четырехвходовый одноразр дный сумматор
RU2037269C1 (ru) Преобразователь четырехразрядного кода грея в двоично-десятичный код
SU1348996A1 (ru) Многофункциональный логический модуль
SU697993A1 (ru) Многофункциональный логический модуль
SU1656522A1 (ru) "Устройство реализации операции "/х/-произведение @ -мерных кубов"
SU1665372A1 (ru) Парафазный одноразр дный комбинационный сумматор
SU1598142A1 (ru) Асинхронный распределитель