SU1163328A1 - Устройство дл контрол микро-ЭВМ - Google Patents
Устройство дл контрол микро-ЭВМ Download PDFInfo
- Publication number
- SU1163328A1 SU1163328A1 SU823498401A SU3498401A SU1163328A1 SU 1163328 A1 SU1163328 A1 SU 1163328A1 SU 823498401 A SU823498401 A SU 823498401A SU 3498401 A SU3498401 A SU 3498401A SU 1163328 A1 SU1163328 A1 SU 1163328A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- information
- block
- inputs
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МИКРО-ЭВМ, содержащее блок ввода-вывода информации, три счетчика, два регистра, первый блок пам ти, информационный вход которого соединен с первым выходом блока ввода-вывода, отличающеес тем, что, с целью повьшени достоверности контрол путем проверки в реальном масштабе времени, оно содержит второй блок пам ти, мультиплексор, элемент НЕ, блок ключей, многоразр дный индикатор , причем вход Пуск устройства соединен с первыми сбросовыми входапи первого, второго и третьего счетчиков, блока ввода-вьшода, первого регистра и контролируемой микроЭВМ , второй выход блбка ввода-вывода соединен с вторыми сбросовьи-1И входами , второго и третьего счетчиков, информационным входом второго блока пам ти и первым информационным входом мультипт ксора, выход которого соединен с адресным входом первого блока пам ти, первый и второй информационные выходы которого соединены соответственно с первым информационным входом лервого регистра и через блок ключей с информационными входами контролируемой микро-ЭВМ и второго регистра, выход которого и выход первого счетчика соединены с вторым и третьим информационными входами мультиплексора , первый и второй управл ющие входы которого соединены непосредственно и через элемент НЕ с входом Режим устройства, а третий управл ющий вход - с. выходом Запрос ввода-вьшода контролируемой микроЭВМ , соединенным также со счетным входом первого счетчика и входом Чтение второго блока пам ти, счетные входы второго и третьего счетчи (О ков соединены с тактовым выходом контролируемой микро-ЭВМ, выход второго счетчика соединен с адресным входом второго блока пам ти, первый вход элемента И и синхровход второго аЛ, регистра соединены с синхровходом контролируемой микро-ЭВМ, выход приз3t нака Ввод которой соединен с управ:о : ю эо л к цим входом блока ключей и вторым входом элемента И, выход которого соединен с разрешающим входом первого регистра, входы разр дов Конец контрол и Останов которого соединены соответственно с выходами третьего счетчика и второго блока пам ти, информационный выход соединен с входом многоразр дного индикатора, а выход разр да Конец контрол вл етс одноименным выходом устройства.
Description
Изобретение относитс к вычислительной технике и может быть использовано в автоматизированных системах дл контрол микро-ЭВМ. Цель изобре гени - повьшение достоверности контрол путем проверки микро-ЭВМ в реальном масштабе времени . На чертеже представлена блок-схем предлагаемого устройства дл контрол микро-ЭВМ. Устройство содержит блоки 1 и 2 пам ти, многоразр дный индикатор 3, счетчики 4 - 6, блок 7 ввода-вывода информации, блок 8 ключей, построенный , например, на МШ-транзисторах, элемент И 9, мультиплексор 10, элемент НЕ 11, регистры 12 и 13, контро лируемую микро-ЭВМ 14, вход Пуск 15, вход Режим 16, выход Конец контрол 17.. Адрес, поступающий на блок I пам ти, снимаетс с выходов мультиплексо ра 10, а формируетс он либо на выходах блока 7 ввода-вывода, либона выходах регистра 13 и счетчика 4 IB зависимости от режима, задаваемого с входа Режим 16. По данному адресу блок 1 пам ти вьщает входные воз действи на контролируемую микро-ЭВМ Ни признак правильности выходной информации с контролируемой микpipЭВМ 14. Заполненж информацией блоко 1 и 2 пам тки счетчика 6 осуагествл етс с блока 7 ввода-вывода. По окон чании ввода инфо{Я4 ции на шине Режим 16 измен етс сигнал и мультиплексор 10 перекгаочает адресный вход блока 1 пам ти на выходы регистра 13 и счетчика 4. По сним принцип работы.блока I пам ти на примере значений, приведенных в таблице (в шестнадцатиричиой форме ).. . При каждом обращении к цифровьм входам-выходам (которые Ьл ютс совмещенными по входу и выходу, так как; существуют огр вничени на число выводов корпуса микро-ЭВМ 14 ) проис: ходит наращивание счетчика 4, а еледовательноэ изменение зоны блока 1 пам ти. При этом измен етс (или не измен етс ) информаци на цифровых выходах микро- )4. Эта информаци запоминаетс иа регистре 13 и через мультиплексор 10 поступает на адресные входы блока 1 пам ти. Таким образом , выбоЬ чейки в блоке 1 пам ти определ етс двум составл ющими адреса. В выбранной чейке пам ти в блоке 1. пам ти содержатс входные тесты (воздействи и разр д, определ ющий правильность работы микро-ЭВМ 14 при вьщаче информации на цифровые выходы. Входные воздействи поступают на микро-ЭВМ 14 только в том случае, если с микроЭВМ 14 поступает признак Ввод на блок 8 ключей. Эта ситуаци возникает только в том случае, кс да цифровые входы-вьрсоды микро-ЭВМ 14 наход тс в состо нии Вход и на регистр 13 не поступает признак Вывод с микро-ЭВМ I4. Этим обеспечиваетс возможность контрол совмещенных цифровых входов-выходов микроэвм 14. «Определ ющий разр д, равный единице, характеризует правильность работы микро-ЭВМ 14 при вьдаче управл ющих воздействий на ее цифровые входы-выходы. Остальные определ ющие разр ды равны нулю. Заполнение блока 1 пам ти производитс блоком 7 ввода-вьгеода информации. Шина Режнм 16 подключает адресные входы блока 1 пам ти к выходам блока 7 ввода-вывода информации, который подаёт на адресные входы блока 1 пам ти информацию, соответствующую эталонной выходной информации микро-ЭВМ 14, При подаче адреса на блок 1 пам ти должны производитьс запись- значени определ ющего разр да, равного единице, и запись входных воздействий , если они присутствуют. В противном случае значение входных воздействий рав«о нулю. Регистр 13 вьтолн ет Лункцию хранени адреса при обращении к блоку 1 пам ти. Изменение информации в регистре 13 происходит по признаку Вьшод из микро-ЭВМ 14 при вьщаче инЛормации на цифровие выходы . При подаче входных воздействий в регистре 13 сохран етс последн выходна реакци микро-ЭВМ 14. Длительность цикла обращений на цифровые входы-выходы фиксируетс счетчиком 5. Совпадение его значени с эталонным провер етс блоком 2 пам ти , содержащим определ ющий разр д по каждому адресу, равному содержимому счетчика. 5. Контроль микро-ЭВМ 14 производитс следующим образом. По сигналу на вход Пуск 15 происходит сброс счетчиков 4 и-5, а также запуск счетчика 6, При этом сбра сьшаетс также регистр 12. По оконча нии сигнала на входе Пуск 1 SlipoHC ходит запуск микро-ЭВМ 14, котора начинает выполн ть определенную программу . При этом происходит изменение информации на ее выходах и требу етс измен ть соответствующим образо информацию на ее входах. В данном случае рассматриваетс наиболее общий вариант, когда шины входов и выходов контролируемой микро-ЭВМ 14 совмещены. При считьшании информации с входов-выходов микро-ЭВМ 14 по ее сигналу происходит запись этой инфор мации в регистр 13. По признаку обращени из микро-ЭВМ 14 происходит считьгеание информации из блока 1 пам ти , а по окончании признака обращени - наращивание содержимого счет чика 4. Первый адрес блока пам ти определ етс нулевым содержимым счет чика 4 и информацией, записанной в регистр 13. В выбранной чейке блока 1 пам ти содержатс входные воз-, действи , которые считьюаютс на вхо ды блока 8 ключей. Входные воздействи поступают на входы микро-ЭВМ 14 только в том случае, если с микроЭВМ 14 поступает признак Ввод на блок 8 ключей. Эта ситуаци возникает , когда цифровые входы-выходы микро-ЭВМ 14 наход тс в состо нии .Вход и на регистр 13 не поступает признак Вывод с микро-ЭВМ 14. Этим обеспечиваетс возможность контрол совмещенных входов-выходов микроЭВМ 14. Определ ющий разр д блока 1 пам ти, равный единице, характеризует правильность работы микро-ЭВМ 14 при вьдаче управл ющих воздействий на ее цифровые выходы. Остальные зна чени определ ющего разр да равны нулю. Изменение информации в регистре 13 происходит по признаку Вьюод микро-ЭВМ 14 при выдаче информации на выходы. При подаче входных воздействий в регистре 13 сохран етс последн выходна реакци микроЭВМ 14. Длительность цикла обращений к цифровым входам-ьыходам фиксируетс счетчиком 5. Совпадение его значе ни с эталонным провер етс блоком 2 пам ти, содержап1им определ ющий разр д , характеризующий правильную длительность между обращени ми микро-ЭВМ 14 по входам-выходам . Мультиплексор 10 осуществл ет коммутацию адреса и управл ющих сигналов , которые поступают либо с блока 7 ввода-вывода, либо с микроЭВМ 14 и счетчика 4. Сигнал с входа , Режим 16 поступает на первый управл ющий вход мультиплексора 10 и через элемент НЕ 11 на другой управл ющий вход мультиплексора 10. Элемент И 9 вьшолн ет роль фиксатора возможной неисправности микроЭВМ 14. При эгой неисправности микроЭВМ 14 вьщает два признака: Ввод, на блок 8 ключей и Вьшод йа регистр 13, что соответствует ситуации, когда цифровые входьг-выходы микроЭВМ 14 наход тс в состо нии Вывод и блок 8 ключей находитс в состо нии входа, т.е. передает сигналы блока пам ти 1 на входы-выходы микро-ЭВМ 14. Следовательно, возможна ситуаци наложени сигналов блока 8 ключей и сигналов микро-ЭВМ 14, Элемент И 9 фиксирует это состо ние на регистре 1 2 и многоразр дном индикаторе 3. Разбраковка микро-ЭВМ 14 начинаетс с того, что мультиплексор 10 по сигналу со входа Режим 16 подключает к первым адресным входам блока I пам ти выходы регистра 13. Этим обеспечиваетс подача информации цифровых выходов микро-ЭВМ 14 на адресные входы блока 1 пам ти. Вторые адресные входы блока 1 пам ти формируютс путем подсчета числа обращений микро-ЭВМ 14 к внешним устройствам . Счетчик 4 подсчитывает эти обращени . В исходном состо нии содержимое счетчика 4 равно нулю. Сформированный таким, образом адрес выбирает в блоке 1 пам ти значени определ ющего разр да и входных воздействий на микро-ЭВМ 14. Разделение входных и выходных состо ний цифровых входов-выходов микро-ЭВМ 14 осуществл етс самой ми{ ро-ЭВМ 14 по ее выходным признакам Ввод и Вьгеод. По сигналу Вьгоод запоминаетс выходна информаци микро-ЭВМ 14 в регистре 1 3 до следующего по влени признака Вьшод. При по влении признака Ввод происходит считьтание из блока I пам ти входной информации на микро-ЭВМ 14 через блок 8 ключей, выходы которого могут находитьс .в трех состо ни х: Нуль, Единица и Обрыв , т.е. ни Нуль, ни Единица. В состо нии Обрыв выходы многоканального блока 8 ключей наход тс при от сутствии признака Ввод с выхода микро-ЭВМ 1А. При наличии последнего выходы блока 8 ключей наход тс в состо ни х,соответствующих выходной информации блока 1 пам ти. Таким образом осуществл етс подача входных воздействий на микро-ЭВМ 14. В случае прихода неверной информации с цифровыхВЫХОДОВ микро-ЭВМ 14, не со ответствующей эталонной таблице тестов , происходит считьгоание из определ кйцего разр да блока 1 пам ти нул в регистр 12, который фиксирует неправильность функционировани микро-ЭВМ 14. Таким образом, неправильна выходна реакци микро-ЭВМ 14 всегда фиксируетс определ н цим разр дом блока 1 пам ти исход из построени тестов (таблица ). Конец контрол микро-ЭВМ 14 определ етс с помощью счетчика 6, в который перед началом контрол из бло ка 7 ввода-вьшода записьгеаетс установка , указьшающа на промежуток вре мени не меньше, чем врем вьшолнени контрольного примера, . { По истечении заданного времени счетчик 6 выдает на регистр 12 сигнал , означающий окончание контрол , который подаетс на выход 17 Конец контрол . Временные интервалы между обращени ми микро-ЭВМ 14 к цифровым входам-выходам фиксируютс с помощью счетчика 5, который подсчитьгоает число команд (либо число обращений к пам ти ) микро-ЭВМ 14. Сравнение чис- ла команд, фиксируемых счетчиком 5, осуществл етс в блоке 2 пам ти по значению определ ющего разр да, который формируетс аналогично определ ющему разр ду в блоке .1 пам ти. Ввод ;эталонной информации в блок 2 пам ти осуществл етс аналогично вводу информации в блок 1 пам ти. Микро-ЭВМ 14 контролируетс по контрольным примерам целевой программы , заложенной внутри нее. В случае, если дл реализации задачи необходима дополнительна пам ть, то к ее магистральным вьгаодам подстыковываетс дополнительный блок пам ти, который может отсутствовать или присутствовать в зависимости от последнего требовани .
1 2 3 4 5
01 02 03 04 05
FF
АВ 7А
за исключениемFE
О
FF FF АВ 7А 7А
А7
FE
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МИКРО-ЭВМ, содержащее блок ввода-вывода информации, три счетчика, два регистра, первый блок памяти, информационный вход которого соединен с первым выходом блока ввода-вывода, отличающееся тем, что, с целью повышения достоверности контроля путем проверки в реальном масштабе времени, оно содержит второй блок памяти, мультиплексор, элемент НЕ, блок ключей, многоразрядный индикатор, причем вход ’'Пуск устройства соединен с первыми сбросовыми входами первого, второго и третьего счетчиков, блока ввода-вывода, первого регистра и контролируемой микроЭВМ, второй выход блбка ввода-вывода соединен с вторыми сбросовыми входами, второго и третьего счетчиков, информационным входом второго блбка памяти и первым информационным входом мультиплексора, выход которого соединен с адресным входом первого блока памяти, первый и второй информационные выходы которого соединены соответственно с первым информационным входом первого регистра и через блок ключей с информационными входами контролируемой микро-ЭВМ и второго регистра, выход которого и выход пер вого счетчика соединены с вторым и третьим информационными входами мультиплексора, первый и второй управляющие входы которого соединены непосредственно и через элемент НЕ с входом Режим устройства, а третий управляющий вход - с. выходом Запрос ввода-вывода контролируемой микроЭВМ, соединенным также со счетным входом первого счетчика и входом ~Чтение второго блока памяти, счет- * ные входы второго и третьего счетчиков соединены с тактовым выходом контролируемой микро-ЭВМ, выход второго счетчика соединен с адресным входом второго блока памяти, первый вход элемента И и синхровход второго регистра соединены с синхровходом контролируемой микро~ЭВМ, выход признака Ввод которой соединен с управляющим входом блока ключей и вторым входом элемента И, выход которого соединен с разрешающим входом первого регистра, входы разрядов Конец контроля и Останов которого соединены соответственно с выходами третьего счетчика и второго блока памяти, информационный выход соединен с входом многоразрядного индикатора, а выход разряда Конец контроля является одноименным выходом устройства.1 1163328 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823498401A SU1163328A1 (ru) | 1982-10-11 | 1982-10-11 | Устройство дл контрол микро-ЭВМ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823498401A SU1163328A1 (ru) | 1982-10-11 | 1982-10-11 | Устройство дл контрол микро-ЭВМ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1163328A1 true SU1163328A1 (ru) | 1985-06-23 |
Family
ID=21031492
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823498401A SU1163328A1 (ru) | 1982-10-11 | 1982-10-11 | Устройство дл контрол микро-ЭВМ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1163328A1 (ru) |
-
1982
- 1982-10-11 SU SU823498401A patent/SU1163328A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0130469B1 (en) | Internally distributed monitoring system | |
EP0079133A2 (en) | Virtual memory protected system | |
US4206346A (en) | System for gathering data representing the number of event occurrences | |
US5903912A (en) | Microcontroller configured to convey data corresponding to internal memory accesses externally | |
US4947478A (en) | Switching control system for multipersonality computer system | |
KR860000594A (ko) | 버퍼기억장치용 태그 제어회로 | |
SU1163328A1 (ru) | Устройство дл контрол микро-ЭВМ | |
US5860161A (en) | Microcontroller configured to indicate internal memory accesses externally | |
EP0166772B1 (en) | Improvements in or relating to computer systems | |
US5761482A (en) | Emulation apparatus | |
SU1444783A1 (ru) | Устройство дл контрол микропроцессора | |
SU955060A1 (ru) | Микропрограммное устройство управлени | |
US6360319B1 (en) | Method and apparatus for storing and retrieving system revision information | |
SU1545221A1 (ru) | Устройство дл контрол микропроцессорной системы | |
SU1693610A2 (ru) | Устройство дл контрол микропроцессора | |
SU1460722A1 (ru) | Устройство дл контрол микропроцессорной системы | |
JP3039631B2 (ja) | 信号線監視装置 | |
SU1642472A1 (ru) | Устройство дл контрол выполнени последовательности действий оператора | |
SU1179348A1 (ru) | Устройство дл автоматического контрол блоков | |
SU1348839A1 (ru) | Устройство дл отладки программно-аппаратных блоков | |
SU934464A1 (ru) | Мультиплексный канал | |
SU1545219A1 (ru) | Многоканальное устройство дл распределени заданий процессорам | |
SU1182534A1 (ru) | Устройство для сопряжения процессора с внешними абонентами | |
SU964620A1 (ru) | Мультиплексный канал | |
SU1446624A1 (ru) | Устройство дл отладки многопроцессорных систем |