SU1156083A1 - Устройство дл сопр жени - Google Patents

Устройство дл сопр жени Download PDF

Info

Publication number
SU1156083A1
SU1156083A1 SU833677352A SU3677352A SU1156083A1 SU 1156083 A1 SU1156083 A1 SU 1156083A1 SU 833677352 A SU833677352 A SU 833677352A SU 3677352 A SU3677352 A SU 3677352A SU 1156083 A1 SU1156083 A1 SU 1156083A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
information
trigger
Prior art date
Application number
SU833677352A
Other languages
English (en)
Inventor
Владимир Михайлович Антимиров
Александр Иванович Грамотеев
Михаил Юрьевич Яблонский
Валентин Александрович Шаповалов
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU833677352A priority Critical patent/SU1156083A1/ru
Application granted granted Critical
Publication of SU1156083A1 publication Critical patent/SU1156083A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ, содержащее генератор импульсов, первый элемент И, первый и второй триггеры , выход генератора импульсов соединен с синхровходом первого триггера и с первым входом первого элемента И, выход которого соединен с входом установки в О второго триггера, выход которого соединен с входом установки в 1 первого триггера, неинвертирующий выход которого соединен с вторым входом первого элемента И и  вл етс  выходом Запрет второго обращени  устройства, отличающеес  тем, что, с целью повышени  надежности устройства, в негр введены второй и третий элементы И, элемент ИШ, первый, второй и третий мажоритарные элементы, с первого по седьмой ключи и с первой по третью группы формирователей сигналов , выходы которых подключены к входам мажоритарных элементов с первого по третий соответственно, входы первой группы формирователей сигналов  вл ютс  первым входом обра1фени  устройства, а входы второй и третьей группы формирователей сигналов объединены соответственно с управл ющими входами и выходами ключей с первого по третий и  вл ютс  первым входом чтени  и первым адресно-информационньм входом-выходом устройства соответственно, неинвертирующий выход второго н выход третьего мажоритарных элементов соединены соответственно с информационными входами четвертого и п того ключей, управл ющий вход последнего соединен с выходом второго элемента И, первый вход которого соединен с инвертирующим выходом второго мажоритарного элемента, второй вход - с управл ющим входом четвертого ключа и с неинвертирующнм выходом первого триггера, инвертирующий выход кото (Л рого соединен с первым входом третьего элемента И и управл ющими входами шестого и седьмого ключей, информационньй вход седьмого ключа  вл етс  первым адресно-информационньм входом-выходом устройства, а выход  вл етс  вторьм адресно-информационным входом-выходом устройства СП и соединен с выходбм п того ключа Pi и с информационными входами первоо го, второго и третьего ключей, вы00 ход четвертого ключа  вл етс  высо ходом чтени  устройства и соединен с выходом шестого ключа, информационный вход которого  вл етс  вторым входом чтени  устройства, второй вход третьего элемента И  вл етс  вторым входом обращени  устройства, выход третьего элемента И соединен с первым входом элемента ИЛИ, выход которого  вл етс  выходом обращени  устройства, а второй вход соединен с выходом первого мажоритарного элемента н входом установки в I второго триггера.

Description

1 Изобретение относитс  к вычисли тельной техника и может быть испол зовано в вычислительных системах дл  сопр жени  источников и приемников информации. Цель изобретени  - повьшение надежности устройства за счет сохранени  работоспособности при увеличенном числе неисправностей. На чертеже изображена структурна  схема устройства. Устройство дл  сопр жени  содер жит генератор 1 импульсов, первый 2, второй 3 и третий 4,элементы И, первый 5 и второй 6 триггеры, элемент ИЛИ 7, первый 8, второй 9, третий to мажоритарные элементы, первый 11, второй 12, третий 13, четвертый 14, п тый 15, шестой 16, седьмой 17 ключи, с первой по третью группы формирователей 18-20 сигналов входы, входы-выходы, выходы устройства . Устройство работает .следзпощим образом. Установочным сигналом все элементы устройства привод тс  в исходное состо ние. С генератора 1 стробирующих импульсов на первый вход первого элемента И 2 и на синхровход первого триггера 5 начинают поступать импульсы. Рассматривают работу устройства дл  случа , когда сигнал обращени  поступает только на второй вход 29 обращени  устройства. Со второго входа 29 обращени  устройства сигнал обращени  поступает на второй вход третьего элемента И 4, на первьй вход которого поступает еди ничный сигнал с инвертирующего выхоДа первого триггера 5, наход щегос  в исходном состо нии. Сигнал обращени  через третий элемент И 4 и элемент ИЛИ 7 проходит через выход 30 обращени  устройства в блок пам ти. Одиовременно единичным сигналом с инвертирующего выхода первого триггера 5 открываютс  шестой 16 и седьмой 17 ключи. При этом через открытый шестой 16 ключ со второго входа 28 чтени  устройства в блок пам ти передаетс  запрос на чтение или на запись информации. При этом в первом случае затребованна  информаци  из блока пам ти через адресно-информационный вход-выход 32 26 устройства и открытый седьмой ключ 17 поступает на второй адресно-инфорь1ационньй вход-выход 25 устройства, а во втором случае наоборот - информаци  со второго адресно-информационного входа-выхода 25 через открьггый седьмой ключ 17 проходит на адресно-информационный вход-выход 26 устройства и записываетс  в блок пам ти. Рассматривают работу устройства дл  случа , когда первый сигнал обращени  поступает только на первый вход 22 обращени  устройства. В этом случае с выхода первого мажоритарного элемента 8 первый сигнал обращени  проходит через элемент ИЛИ 7 и выход 30 обращени  устройства в блок пам ти. Одновременно с выхода этого же мажоритарного элемента первый сигнал обращени  поступает на вход установки в единицу второго триггера 6 и устанавливает его в единичное состо ние. Выходной сигнал второго триггера 6 поступает на второй вход установки в единицу первого триггера 5, который при поступлении на его синхровход очередного импульса с выхода генератора 1 устанавливаетс  в единичное состо ние. При поступлени  очередного импульса с генератора на первый вход первого элемента И 2 на его выходе по вл етс  единичный сигнал, который устанавливает второй триггер 6 в нулевое состо ние, а при поступлении следующего импульса с генератора 1 первый триггер 5 устанавливаетс  в нулевое состо ние. Сигнал с неинвертирующего выхода первого триггера 5 открьтает четвертый ключ 14 и одновременно поступает на второй вход второго элемента И 3. При этом, если с первого входа 23 чтени  поступил запрос на чтение информации, то через второй мажоритарный элемент 9, открытый четвертый ключ 14 и через выход 27 чтени  устройства он проходит в блок пам ти. Если на первый вход 23 чтени  поступил запрос на чтение информации , то единичньми сигналами/ посту пающими на входы второй группы формирователей 19 сигналов и входы второго мажоритарного элемента 9, открываютс  первый 11, второй 12 и третий 13 ключи, через которые информаци  иэ блока пам ти поступа на первь й апресно-информационный вход-выход 24 устройства. Если на первьгй вход 23 чтени  поступил запрос на запись информации , то на входы второй группы фор мирователей 19 сигналов и входы, вт рого мажоритарного элемента 9 пост пает нулевой сигнал, который с инверсного выхода второго мажоритарного элемента 9 поступает на первый вход второго элемента И 3, в результате чего, выходной сигнал второго элемента И 3 открывает п тый ключ 15, и информаци  с первого адресно-информационного входа выхода 24 через третий мажоритарны элемент 1П, открытый п тый ключ 15 и адресно-информационный вход-выхо 26 устройства поступает в блок пам ти. Предполагают, что при запросе на чтение со стороны внешних вычис лительных устройств отказал один из каналов первого входа 23 чтени  При этем, благодар  тому, что упра ление первым 11, вторым 12 и треть им 13 ключами осуществл етс  индивидуально от одного из каналов пер вого входа 23 чтени , управл ющий сигнал снимаетс  только с одного из трех ключей. В результате информаци  из блока пам ти передаетс  в первый адресно-информационный вхо по двум каналам, что позвол ет сохранить работоспособность устройства . В случае возникновени  отказа в одном из каналов любого из входов 22-24 устройства работоспособность устройства в целом сохран етс , так как благодар  наличию групп формирователей сигналов распростран етс  не.более, чем на один из каналов любого из резервированных входов, а мажоритарные элементы на входах обеспечивают работоспособность устройства с выборкой два из трех. Возможна ситуаци , когда в ройство одновременно поступил сигнал обращени  с первого 22 и второ го 29 входов обр аздени . В этом случае до тех пор, пока не переброситс  первый триггер 5 и не закроютс  шестой 16 и седьмой 17 ключи, обслуживаетс  второе обращение. 83 того, как первый триггер 5 переброситс , начинаетс  обслуживание первого обращени , а в соответствующий блок обработки на врем  обслуживани  первого обращени  с неинвертирующего выхода первого триггера 5 на выход 21 устройства посьшаетс  сигнал на запрет второго обращени . В изобретении повьшение надежности достигаетс  резервированием входов, предназначенных дл  сопр жени  с внешними устройствами, дл  чего на каждом из этих входов установлены мажоритарные элементы, на входах каждого из которых установлены группы формирователей сигналов. Это позвол ет, например, обеспечить работоспособность устройства с выборкой два из трех, а за счет групп формирователей сигналов не допустить распространение отказа из одного канала в другой. Кроме того, надежность прохождени  информации из блока пам ти во внещние вычислительные устройства обеспечиваетс  тем, что считывание информации осуществл етс  через три ключа, имеющих индивидуальное управление от одного из каналов первого входа чтени , предназначенного дл  сопр жени  с внешними вьтчислительными устройствами. В случае отказа при такой организации обмена, в момент запроса со стороны внешних вычислительных устройств а одном из каналов первого входа чтени , управл ющий сигнал снимаетс  только с одного.из трех ключей. В результате информаци  из блока пам ти передаетс  по двум каналам, что позвол ет сохранить работоспособность устройства. Предлагаемое устройство позвол ет строить вычислительные системы, в которых несколько устройств сопр жени  своими вхолами, предназнаенньми дл  св зи с внешними устойствами , подключаютс  к общей агистрали вычислительной системы, к оторой, в свею очередь, подклюаютс  несколько устройств обработки, аждое из которых может обращатьс  пам ть, дтодключеннхпо к выходу юбого устройства дл  сопр жени . В акой вычислительной системе отказ любом из устройств дл  сопр жеи , который приводит к отказу S общей магистрали, приводит к 6ткаэу всей вычислительной системы. Но в случае использовани  в вычислительной системе изобретени  1156083 веро тность отказа вычислительной системы из-за отказа одного устройства дл  сопр жени  уменьшаетс .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ, содержащее генератор импульсов, первый элемент И, первый и второй триггеры, выход генератора импульсов соединен с синхровходом первого триггера и с первым входом первого элемента И, выход которого соединен с входом установки в 0 второго триггера, выход которого соединен с входом установки в ”1 первого триггера, неинвертирующий выход которого соединен с вторым входом первого элемента И и является выходом Запрет второго обращения устройства, отличающееся тем, что, с целью повышения надежности устройства, в него введены второй и третий элементы И, элемент ИЛИ, первый, второй и третий мажоритарные элементы, с первого по седьмой ключи и с первой по третью группы формирователей сигналов, выходы которых подключены к входам мажоритарных элементов с первого по третий соответственно, входы первой группы формирователей сигналов являются первым входом обрап^ения устройства, а входы второй и третьей группы формирователей сигналов объединены соответственно с управляющими входами и выходами ключей с первого по третий и являются первым входом чтения и первым адресно-информационньм входом-выходом устройства соответственно, неинвертирующий выход второго и выход третьего мажоритарных элементов соединены соответственно с информационными входами четвертого и пятого ключей, управляющий вход последнего соединен с выходом второго элемента И, первый вход которого соединен с инвертирующим выходом второго мажоритарного элемента, второй вход - с управляющим входом четвертого ключа и с неинвертирующим выходом первого с триггера, инвертирующий выход которого соединен с первым входом третьего элемента И и управляющими входами шестого и седьмого ключей, информационный вход седьмого ключа является первым адресно-информационным входом-выходом устройства, а выход является вторьы адресно-информационным входом-выходом устройства и соединен с выходом пятого ключа и с информационными входами первого, второго и третьего ключей, выход четвертого ключа является выходом чтения устройства и соединен с выходом шестого ключа, информационный вход которого является вторым входом чтения устройства, второй вход третьего элемента И является вторым входом обращения устройства, выход третьего элемента И соединен с первым входом элемента ИЛИ, выход которого является выходом обращения устройства, а второй вход соединен с выходом первого мажоритарного элемента н входом установки в Iвторого триггера.
SU833677352A 1983-12-26 1983-12-26 Устройство дл сопр жени SU1156083A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833677352A SU1156083A1 (ru) 1983-12-26 1983-12-26 Устройство дл сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833677352A SU1156083A1 (ru) 1983-12-26 1983-12-26 Устройство дл сопр жени

Publications (1)

Publication Number Publication Date
SU1156083A1 true SU1156083A1 (ru) 1985-05-15

Family

ID=21094644

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833677352A SU1156083A1 (ru) 1983-12-26 1983-12-26 Устройство дл сопр жени

Country Status (1)

Country Link
SU (1) SU1156083A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 798775. кл. G 06 F 3/04, 1980. Авторское свидетельство СССР № 993235, кл. G 06 F 3/04, 1983. *

Similar Documents

Publication Publication Date Title
SU1156083A1 (ru) Устройство дл сопр жени
SU1633418A1 (ru) Устройство управлени доступом к пам ти дл обмена массивами данных в многопроцессорной системе
SU1599865A1 (ru) Устройство дл сопр жени группы процессоров с группой внешних устройств
SU1256011A2 (ru) Ячейка волновой коммутационной системы
RU1784986C (ru) Устройство дл обращени двух процессоров к общему блоку пам ти
SU1495791A1 (ru) Устройство приоритета
RU1798798C (ru) Многомашинна вычислительна система
SU1291993A1 (ru) Устройство дл сопр жени ЭВМ с терминалами
SU1587520A1 (ru) Устройство дл ввода-вывода информации
SU1179351A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с периферийными устройствами
SU1042021A1 (ru) Устройство дл приоритетного подключени источников информации к магистрали
SU1667071A1 (ru) Устройство управлени обращени ми
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1368886A1 (ru) Устройство дл сопр жени канала ввода-вывода с внешними устройствами
SU1177818A1 (ru) Устройство для ввода-вывода информации
SU1399750A1 (ru) Устройство дл сопр жени двух ЦВМ с общей пам тью
SU1427373A1 (ru) Устройство дл сопр жени абонентов
SU1439603A1 (ru) Устройство управлени пам тью
SU1545225A1 (ru) Устройство дл сопр жени двух магистралей
SU1368883A1 (ru) Устройство дл сопр жени вычислительных машин в многопроцессорной вычислительной системе
SU1314348A1 (ru) Коммутирующее устройство
SU1305699A2 (ru) Устройство дл сопр жени электронных вычислительных машин с внешними устройствами
SU1193677A1 (ru) Устройство дл организации очереди
SU1619286A1 (ru) Устройство дл сопр жени двух магистралей
SU868745A1 (ru) Устройство дл сопр жени