SU1124310A1 - Устройство дл свертки по модулю - Google Patents

Устройство дл свертки по модулю Download PDF

Info

Publication number
SU1124310A1
SU1124310A1 SU833633246A SU3633246A SU1124310A1 SU 1124310 A1 SU1124310 A1 SU 1124310A1 SU 833633246 A SU833633246 A SU 833633246A SU 3633246 A SU3633246 A SU 3633246A SU 1124310 A1 SU1124310 A1 SU 1124310A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
group
input
counter
Prior art date
Application number
SU833633246A
Other languages
English (en)
Inventor
Александр Николаевич Назаров
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority to SU833633246A priority Critical patent/SU1124310A1/ru
Application granted granted Critical
Publication of SU1124310A1 publication Critical patent/SU1124310A1/ru

Links

Landscapes

  • Complex Calculations (AREA)
  • Error Detection And Correction (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СВЕРТКИ ПО МОДУЛЮ, содержащее первый регистр, первый счетчик, три группы элементов И, первый элемент ИЛИ и два элемента И, причем информационные входы . первого регистра  вл ютс  группой информационных входов первого числа устройства, выходы первого регистра соединены с первыми входами соответствующих элементов И первой группы, выходы которых соединены с соответ ствующими входами первого элемента ИЛИ, выходы первого счетчика сое- динены с первыми входами соответствующих элементов И второй группы , выходы которых  вл ютс  группой выходов свертки устройства,вторые входы элементов И второй группы объединены, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет одновременной свертки двух чисел, в него введены вто .рой регистр, два счетчика, два дешифратора , второй элемент ИЛИ, группа сумматоров по модулю два, триггер, генератор импульсов, элемент задерж-. кй, причем информационные входы второго регистра  вл ютс  группой информационных входов второго числа устройства, выходы второго регистра соединены с первыми входами соответствующих элементов И. третьей группы , выходы которых соединены с соответствующими входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами первого элемента И, выход которого соединен со счетным входом первого счетчика , единичный вход триггера  вл етс  входом запуска устройства,нулевой выход триггера соединен с установочными входами первого и второго регистров и второго и третьего счетчиков , единичный выход триггера соединен с первым входом второго элемента И, второй вход которого соединен с выходом генератора импульсов, О выход второго элемента И соединен со счетным входом второго счетчика, выходы разр дов которого соединены с соответствующими входами первого дешифратора и первыми входами соответствующих сумматоров по модулю два группы, выходы которых соединены с соответствующими входами второго дешифратора,выходы которого соединены с вторыми входами соответствующих элементов И третьей группы, выход переполнени  второго счетчика сое- 1 динен со счетным входом третьего DO счетчика, вторыми входами элементов И второй группы и входом элемента задержки, выход которого соединен с установочным входом первого счетчика , выходы первого дешифратора соединены с вторыми входами соответствующих элементов И первой группы, вторые входы сумматоров по модулю два группы соединены с выходами соответствующих разр дов третьего счетчика, выход переполнени  которого соединен с нулевым входом триггера.

Description

Изобретение относитс  к автомати ке и вычислительной технике и може быть использовано при построении ра познающих сиотем, контрольной аппар туры и других устройств вычислитель ной техники. Известно устройство дл  свертки, содержащее регистры контрольных кодов , сумматор контрольных кодов по модулю, логические схемы и блок управлени  11. Однако это устройство имеет низкую надежность из-за сложности схемы . Наиболее близким к предлагаемому по технической сущности  вл етс  yc ройство дл  свертки по модулю,содер жащее регистр,;четыре группы элементов И,счетчик, элемент И и элемент ИЛИ. Первые входы элементов И первой группы  вл ютс  входами устройства , а вторые входы соединены с синхронизирующим входом устройства Выход каждого элемента И первой и второй групп соединен с единичным и нулевым входом соответствующего раз р да регистра, единичный выход каждого разр да которого соединен с первым входом соответствующего элемента И второй группы, выход которого соединен с соответствующим вх . дом элемента ИЛИ, выход которого со единен со счетным входом счетчика Информационные выходы счетчика соединены с соответствующим .элементом И четвертой группы, выходы которых  вл ютс  выходом устройства . Выход каждого элемента И третье группы соединен с вторым входом эле мента И второй группы и с первым входом последующего элемента И третьей группы, второй вход которог подключен к синхронизирующему входу устройства 21. Известное устройство дл  свертки по модулю не позвол ет определ ть свертку двух и более чисел, а также учитывать все составл ющие считывае мых чисел. Цель изобретени  - расширение функциональных возможностей устройства за счет одновременной свертки двух чисел. Поставленна  цель достигаетс  тем, что в устройство дл  свертки . по модулю, содержащее первый регистр , первый счетчик, три группы элементов И, первый элемент ИЛИ и два элемента И, причем информационные входы первого регистра  вл ют группой информационных входов перво числа устройства, выходы первого ре гистра соединены с первыми входами соответствующих элементов И первой группы, выходы которых соединены с соответствующими входами первого элемента ИЛИ, выходы первого счетчика соединены с первыми .входами соответствующих элементов И второй группы, выходы которых  вл ютс  группой выходов свертки устройства,вторые входы элементов И второй группы объединены, введены второй регистр, два счетчика, два дешифратора,второй элемент ИЛИ, группа сумматоров по модулю два, триггер, генератор импульсов, элемент задержки, причем информационные входы второго регистра  вл ютс  группой информационных входов второго числа устройства, выходы второго регистра соединены с первыми входами соответствующих элементов И третьей группы, выходы которых соединены с соответствующими входами второго элемента ИЛИ,выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторам входами первого элемента И, выход которого соединег- со счетным входом первого счетчика, единичный вход триггера  вл етс  входом запуска устройства, нулевой выход триггера соединен с установочными входами первого и второго регистров и второго и третьего счетчиков, единичный выход триггера соединен с первым входом второго элемента И, второй вход которого соединен с выходом генератора импульсов, выход второго элемента И соединен со счетным входом второго счетчика, выходы разр дов которого соединены с соответствующими входами первого дешифратора и первыми входами соответствующих сумматоров по модулю два группы, выходы которых соединены с соответствующими входами второго дешифратора , выходы которого соединены с вторыми входами соответствующих элементов И третьей группы, выход переполнени  второго счетчика соединен со счетным входом третьего счетчика , вторыми входами элементов И второй группы и входом элемента задержки , выход которого соединен с установочным входом первого счетчика , выходы первого дешифратора соединены с вторыми входами соответствующих элементов И первой группы , вторые входы сумматоров по модулю два группы соединены с выходами соответствующих разр дов третьего счетчика, выход переполнени  которого соединен с нулевым входом триггера. На чертеже изображена функциональна  схема предлагаемого устройства дл  свертки по модулю. Устройство дл  свертки по модулю содержит первый 1 и второй 2 регистры , входы которых  вл ютс  группами информационных входов первого и второго чисел устройства, а выход каждого разр да регистров поключен к первому входу соответствующего элемента И первой 3 и третьей 4 группы э-лементов И, выход которого соединен с соответствующим входом первого 5 и второго 6 элементов ИЛИ. Выхо ды элементов ИЛИ 5 и 6 подключены к входам первого элемента И 7, выход которого соединен со счетным входом первого счетчика 8. Выходы модул  устройства подключены через вторую группу элементов И 9 к выходам первого счетчика 8. Вход запуска устрой ства соединен с единичным входом триггера 10, единичный выход которого подключен к первому входу второго элемента И 11, второй вход соединен с выходом генератора 12 импульсов. Выход второго элемента И 11 подключе к счетному входу второго счетчика 1 выходы разр дов которого соединены с входами первого дешифратора 14, вы ходы которого соединены с вторыми входами соответствующих элементов И первой группы 3 и с первь 4и входами соответствующих сумматоров по модулю два группы 15, выходы которых подключены к входам второго дешифратора 16, а выходы второго дешифра тора 16 соединены с вторыми входами соответствукидих элементов И третьей группы 4. Первые входы сумматоров по модулю два группы 15 соединены с выходами разр дов третьего счетчика 17, счетный вход которого подключен к выходу переполнени  второго счетчи ка 13. Кроме того, выход переполнени  второго счетчика 13 соединен с вторым входом каждого элемента И второй группы 9 и с входом элемента 18 задержки, выход которого подключен к входу установки в ноль пер вого счетчика 8. Выход переполнени  третьего счетчика 17 соединен с нулевым входом триггера 10, нулевой выход которого подключен к входам установки в ноль второго и третьего счетчиков 13 и 17 и первого и второго регистров 1 и 2. Устройство дл  свертки по модулю работает следующим образом. По запускающему импульсу триггер 10 открывает второй элемент И 11, через который импульсы от генератора 12 импульсов поступают на счетный вход второго счетчика 13, на выходе которого формируетс  текущий набор аргумента х, который поразр дно складываетс  по модулю в соответствующих суг 4маторах по модулю два группы 15с набором Т , формируемым третьим счетчиком 17, Набор {x©f) с выходов сумматоров по модулю два группы 15 поступает на вход второго дешифратора 16, а на набор X - на вход первого дешифратора 14. Первый и второй дешифраторы 14 и 16 в соответствии с входным набором формируют считывающий сигнал, который поступает на вход соответствующего элемента И первой 3 и третьей 4 групп. Информаци , предварительно записанна  в первый 1 и второй 2 регистры через их входы, считываетс  из разр да, адрес которого соответствует набору х дл  первого регистра 1 и (х®С ) дл  второго регистра 2. Выбор1 и 5,(х) из первого ) из второго регистров через соответствующие элементы И первой 3 и третьей 4 групп элементов И,первый и второй элементы ИЛИ 5 и 6 поступают на входы первого элемента И 7, который формирует импульсы при равенстве нулевых значений выборок ) , Sj(x®) . Эти импульсы фиксируютс  в первом счетчике 8 в течение цикла, продолжительность которого определ етс  временем заполнени  первого счетчика. По окончании цикла ., фиксируемого импульсом переполнени  на выходе второго счетчика 13, в первом счетчике 8 будет сформирована сумма2 5(х) - Sj (и© ) , соответствующа  значению свертки сигналов K(tr) 5,-«-Sj при заданном т. Импульс переполнени  с выхода второго счетчика 13 подключает вторую группу элементов И 9, и код, соответствующий значению свертки KCtO, передаетс  на выход устройства. Им.-: пульс переполнени  одновременно поступает на счетный вход третьего счетчика 17,который формирует следующий наборТ+ 1, а через элемент 18 задержки, по окончании считывани  предыдущего значени  свертки, обнул ет первый счетчик 8, подготавлива  его к последующей работе. Таким образом процесс повтор етс  при ,l,2,...,. По окончании вычислени  всех составл ющих импульс переполнени  с выхода третьего счетчика 17 поступает на нулевой вход триггера 10, импульс с нулевого выхода которого обнул ет второй и третий счетчики 13 и 17 и оба регистра, подготавлива  устройство дл  приема и выполнени  свертки следуюгцих входных сигналов. Таким образом, устройство дл  свертки по модулю позвол ет вычисл ть свертку двух чисел с учетом всех составл ющих этих чисел.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СВЕРТКИ ПО МОДУЛЮ, содержащее первый регистр, первый счетчик, три группы элементов И, первый элемент ИЛИ и два элемента И, причем информационные входы . первого регистра являются группой информационных входов первого числа устройства, выходы первого регистра соединены с первыми входами соответствующих элементов И первой группы, выходы которых соединены с Соответствующими входами первого элемента
    ИЛИ, выходы первого счетчика сое- динеин с первыми входами соответствующих элементов И второй группы, выходы которых являются группой выходов свертки устройства,вторые входы элементов И второй группы объединены, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет одновременной свертки двух чисел, в него введены вто.рой регистр, два счетчика, два дешифратора, второй элемент ИЛИ, группа сумматоров по модулю два, триггер, генератор импульсов, элемент задержкй, причем информационные входы второго регистра являются группой информационных входов второго числа устройства, выходы второго регистра соединены с первыми входами соответ ствующих элементов И. третьей группы, выходы которых соединены с соответствующими входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами первого элемента И, выход которого соединен со счетным входом первого счетчика, единичный вход триггера является входом запуска устройства,нулевой выход триггера соединен с установочными входами первого и второго регистров и второго и третьего счетчиков, единичный выход триггера соединен с первым входом второго элемента И, второй вход которого соединен с выходом генератора импульсов, выход второго элемента И соединен со счетным входом второго счетчика, выходы разрядов которого соединены с соответствующими входами первого дешифратора и первыми входами соответствующих сумматоров по модулю два группы, выходы которых соединены с соответствующими входами второго дешифратора,выходы которого соединены с вторыми входами соответствующих элементов И третьей группы, выход переполнения второго счетчика соединен со счетным входом третьего счетчика, вторыми входами элементов И второй группы и входом элемента задержки, выход которого соединен с установочным входом первого счетчика, выходы первого дешифратора соединены с вторыми входами соответствующих элементов И первой группы, вторые входы сумматоров по модулю два группы соединены с выходами со.ответствующих разрядов третьего счетчика, выход переполнения которого соединен с нулевым входом триггера.
SU833633246A 1983-08-09 1983-08-09 Устройство дл свертки по модулю SU1124310A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833633246A SU1124310A1 (ru) 1983-08-09 1983-08-09 Устройство дл свертки по модулю

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833633246A SU1124310A1 (ru) 1983-08-09 1983-08-09 Устройство дл свертки по модулю

Publications (1)

Publication Number Publication Date
SU1124310A1 true SU1124310A1 (ru) 1984-11-15

Family

ID=21078521

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833633246A SU1124310A1 (ru) 1983-08-09 1983-08-09 Устройство дл свертки по модулю

Country Status (1)

Country Link
SU (1) SU1124310A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Авторское свидетельство СССР 297041, кл. G 06 F 11/00,1969. 2.Авторское свидетельство СССР 922749, кл. G 06 F 11/00, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
SU1124310A1 (ru) Устройство дл свертки по модулю
RU2030831C1 (ru) Устройство для формирования импульсных последовательностей
SU949823A1 (ru) Счетчик
SU1078424A1 (ru) Преобразователь последовательного комбинированного кода в параллельный двоичный код
SU1355976A1 (ru) Устройство дл передачи и приема цифровой информации
SU1485224A1 (ru) Устройство для ввода информации
SU1427370A1 (ru) Сигнатурный анализатор
SU1520668A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1552198A1 (ru) Устройство дл моделировани систем передачи данных
SU1476616A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых величин
SU1247876A1 (ru) Сигнатурный анализатор
SU1396139A1 (ru) Суммирующее устройство
SU576574A1 (ru) Устройство дл перебора сочетаний
SU1509912A1 (ru) Устройство дл ввода информации
KR920007076B1 (ko) Pcm디코더의 동기 보호회로
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU1417193A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1656685A2 (ru) Преобразователь последовательного кода в параллельный
SU894862A1 (ru) Формирователь многофазного сигнала
SU1310834A1 (ru) Устройство дл вывода информации из электронно-вычислительной машины (ЭВМ) в линию св зи
SU1411701A1 (ru) Устройство дл преобразовани интервалов времени в цифровой код
SU1198762A1 (ru) "уctpoйctbo для bыдeлehия pekуppehthoгo cиhxpocигhaлa c oбhapужehиem oшибok"
SU1599850A1 (ru) Генератор систем базисных функций Аристова
SU1015496A1 (ru) Коммутирующее устройство
SU452827A1 (ru) Устройство дл сравнени двоичных чисел