Изобретение относитс к магнитной записи , а именно к устройствам дл воспроизведени магнитной записи. Известно устройство дл воспроизведени магнитной записи, содержащее соединенные между собой умножитель, формирователь импульсов перехода через ноль, блок пам ти, генератор и формирователи импульсов 1 . Недостаток устройства состоит в значительной погрешности воспроизведени вследствие малого днапазона компенсации временных искажений. Известно также устройство дл воспроизведени магнитной записи, содержащее последовательно соединенные генератор, формирователь импульсов, формирователь импульсов перехода через ноль и триггер, соединенный выходом с первым входом элемента И-НЕ, второй вход которого подключен к другому входу формировател импульсов перехода через ноль, входу дополнительного формировател импульсов перехода через ноль и входу умножител , подсоединенного выходом через блок пам ти к одному из входов триггера, а также содержащее дополнительные генератор, триггеры и корректирующий счетчик 2. Недостаток известного устройства состоит в большой погрешности воспроизведени вследствие низкого диапазона компенсации временных искажений из-за малого быстродействи устройства компенсации. Цель изобретени - снижение погрешности воспроизведени путем повь1шени быстродействи компенсации временных искажений . Дл достижени цели в устройство дл воспроизведени магнитной записи, содержащее умножитель, подключенный входом через первый формирователь импульсов к первой входной шине, формирователь импульсов перехода через ноль, входом подсоединенный через второй, формирователь импульсов к второй входной шине, первый и второй блоки пам ти, генератор, триггер, пр мым выходом соединенный с выходной шиной, введены первый и второй преобразователи кода, первый и второй блоки управлени , первый и второй селекторы кода, первый и второй блоки сравнени , инвертор и формирователь кода, причем первые входы первого и второго преобразователей кода подключены к выходу умножител , второй вход первого преобразовател кода подсоединен к выходу формировател импульсов перехода через ноль и входам первого блока управлени и инвертора , второй вход второго преобразовател кода соединен с выходом инвертора и с входами второго блока управлени и формировател кода, входы установки первоЩ и второго преобразователей кода подключены к установочным выходам соответственно первого и второго блоков управлени , выходы считывани и записи первого блока управлени подсоединены к входам соответственно считывани и записи первого блока пам ти и второго селектора кода выхо ды считывани и записи второго блока управ лени соединены с входами соответственно считывани и записи первого селектора кода и второго блока пам ти, выходы формировател кода подключены к входам первого и второго селекторов кода, выходы которых подсоединены к адресным входам соответственно второго и первого блоков пам ти , соединенных входами с выходами соответственно второго и первого преобразователей кода, при этом выходы первого и второго блоков пам ти подключены к входам соответственно первого и второго блоков сравнени , счетными входами подсоединенных к выходу генератора, соединенных входами установки соответственно с инверсным и пр мым выходами триггера и управл ющими входами соответственно второго и первого блоков управлени , входы-установки в «1 и в «О триггера подключены к выходам соответственно первого и второго блоков сравнени , а инверсный выход триггера - к управл ющему входу формировател кода. Это приводит к расширению диапазона компенсации временных искажений вследствие повышени быстродействи процесса обработки сигнала воспроизведени . На чертеже приведен один из возможных вариантов устройства дл воспроизведени магнитной записи. Устройство содержит умножитель 1, подключенный входом через первый формирователь 2 импульсов к первой входной шине 3, формирователь 4 импульсов перехода через ноль, входом подсоединенный через второй формирователь 5 импульсов к второй входной шине 6, первый и второй блоки 7 и 8 пам ти, генератор 9, триггер 10, пр мым выходом соединенный с выходной шиной 11, первый и второй преобразователи 12 и 13 кода, первый и второй блоки 14 и 15 управлени , первый и второй селекторы 16 и 17 кода, первый и второй блоки 18 и 19 сравнени , инвертор 20 и формирователь 21 кода, причем первые входы первого и второго преобразователей 12 и 13 подключены к выходу умножител 1, второй вход первого преобразовател 12 кода - к выходу формировател 4 импульсов перехода через ноль и входам первого блока 14 управлени и инвертора 20, второй вход второго преобразовател 13 кода соединен с выходом инвертора 20 и входами второго блока 15 управлени и формировател 21 кода, входы установки первого и второго /
преобразователей 12 и 13 кода подключены к установочным выходам соответственно первого и второго блоков 14 и 15 управлени , выходы считывани и записи первого блока 14 управлени - к входам соответственно считывани и записи первого блока 7 пам ти и второго селектора 17 кода, выходы считывани и записи второго блока 15 управлени соединены с входами соответственно считывани и записи первого селектора 16 кода и второго блока 8 пам ти, выходы формировател 21 кода - с входами первого и второго селекторов 16 и 17 кода, выходы которых подсоединены к адресным входам соответственно второго и первого блоков 8 и 7 пам ти, соединенных входами с выходами соответственно второго и первого преобразователей 13 и 12 кода, при этом выходы первого и второго блоков 7 и 8 пам ти подключены к входам соответственно первого и второго блоков 18 и 19 сравнени , подсоединенных счетными входами к выходу генератора 9, соединенных входами установки соответственно с инверсным и пр мым выходами триггера 10 и с управл ющими входами соответственно второго и первого блоков 15 и 14 управлени , входы установки в «1 и в «О триггера 10 подключены к выходам соответственно первого и второго блоков 18 и 19 сравнени , а инверсный выход триггера 10 - к управл ющему входу формировател 21 кода.
Информационный сигнал поступает на вторую входную шину 6, а сигналы контрольного канала - на первую входную щину 3. Частота импульсов контрольного канала определ етс точностью компенсации , а скорость работы устройства задаетс умножителем 1. При положительном информационном импульсе работает первый преобразователь 12 кода, а при отрицательном информационном импульсе включаетс второй преобразователь 13 кода. По окорчании положительного импульса первый блок 14 управлени разрешает запись в первый блок 7 пам ти и во второй селектор 17 импульсов. При этом сигнал записываетс в первый блок 7 пам ти по адресу , который формируют формирователь 21 кода и первый селектор 16 импульсов. По окончании записи в первый блок 7 пам ти первый блок 14 управлени формирует сигнал сброса первого преобразовател 12 кода . Запись во второй блок 8 пам ти происходит по окончании отрицательного импульса аналогично. Код адреса последовательно измен етс при поступлении каждого следующего отрицательного импульса. После
накоплени в формирователе 21 кода адреса записи, соответствующего половине объема пам ти, считывание производитс до этого момента из одной и той же чейки пам ти первого и второго блоков 7 и 8 па-м ти при помощи сигналов, вырабатываемых первым и вторым блоками 14 и 15 управлени . Первый и второй блоки 14 и 15 управлени анализируют возможность считывани из первого и второго блоков 7 и 8 пам ти без сбо записи. По сигналу считывани из первого блока 14 управлени производитс считывание из первого блока 7 пам ти по адресу считывани , вырабатываемому в формирователе 21 кода и проход щему через первый . селектор 16 кода. Код из первого блока 7 пам ти считываетс в первый блок 18 сравнени . При поступлении во второй блок 19 сравнени сигнала с инверсного выхода триггера 10 открываетс счетный вход первого блока 18 сравнени , на который поступают импульсы стабильной частоты с генератора 9. В момент совпадени числа, накопленного в первом блоке 18 сравнени , и числа с выхода первого блока 7 пам ти на выходе первого блока 18 сравнени формируетс импульс, который устанавливает триггер 10 в единичное состо ние, тем самым форми)у сигнал дл счета во втором блоке 19 сравнени и сигнал считывани в первом блоке 14 управлени , а также сбрасыва в ноль накопленную по счетному входу информацию в первом блоке 18 сравнени . Аналогично происходит считывание из второго блока ,8 пам ти. Выходной сигнал триггера 10, длительность которого определ етс кодом чисел , записанных в первом и втором блоках 7 и 8 пам ти, и кодом чисел, образованных в первом .и втором блоках 18 и 19 сравнени при счете импульсов с генератора 9, поступает на выходную шину 11. Так как при записи контрольного сигнала в процессе магнитной записи используетс генератор 9, то происходит компенсаци временных искажений, точность которой определ етс нестабильностью генератора 9 и разр дностью первого и второго преобразователей 12 и 13 кода. При этом быстродействие определ етс только быстродействием первого и второго преобразователей 12 и 13 кода и первого и второго блоков 18 и 19 сравнени .
Использование изобретени позвол ет значительно снизить погрещность воспроизведени вследствие существенного расширени динамического диапазона при записи методом частотной модул ции.