SU1070566A1 - Устройство дл адаптивной дискретизации - Google Patents
Устройство дл адаптивной дискретизации Download PDFInfo
- Publication number
- SU1070566A1 SU1070566A1 SU823526821A SU3526821A SU1070566A1 SU 1070566 A1 SU1070566 A1 SU 1070566A1 SU 823526821 A SU823526821 A SU 823526821A SU 3526821 A SU3526821 A SU 3526821A SU 1070566 A1 SU1070566 A1 SU 1070566A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- register
- output
- comparator
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
УСТРОЙСТВО ДЛЯ АДАПТИВНОЙ ДИСКРЕТИЗАЦИИ, содержащее ключ, через который вход устройства соединен с выходом, блок задани допустимой погрешности, запоминающий блок, компаратор и первый счетчик, счетный вход которого соединен с шиной тактовых импульсов устройства,. о тл ич а ющ ее с тем, что, с целью повышени достоверности вы работки интервала дискретизации случайной функции, оно содержит регистр задани времени наблюдени , регистр задани времени дискретизации , центрирующий блок, второй и третий счетчики, второй компаратор, элемент задержки и множительно-делительный блок устройства, при этом шина тактовых импульсов устройства соединена со счетным входом второго счетчика, выходы первого и второго счетчиков соединены с первьали входами соответственно первого и второго компараторов; второй вход первого компаратора соединен с выходом регистра задани временидискретизации , а выход первого компаратора соединен .с входом управлени записью регистра задани времени дискретизации , с обнул ющим входом первого счетчика и с управл ющим входом ключа, второй вход второго компаратора подключен к регистра задани времени наблюдени , а выход - к обнул ющему входу второго .счетчика, к считывающему входу третьего счетчика и к запускающему входу множительно-делительного блока , а также через элемент задержки соединен с обнул ющим входом треть (Л его сч.етчика и с входом управлени записью запоминающего блока, вход, устройства через центрирукиций блок соединен со счетным входом третьего счетчика, выходы .регистра задани времени наблюдени , блока задани допустимой погрешности и третьего счетчика соединены с соот ветствующими информационными входаЦи множительно-делительного блока, выход которого соединен с информаСП ционным входом запоминающего блока, выход которого соединен с информаOb ционным входом регистра задани о:) времени дискретизации, установочный вход которого соединен с шиной задани начального значени времени дискретизации устройства.
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в автоматизированных системах управлени технологическими процессами, в системах автоматизации научного эксперимента при восстановлении сигнала с допустимой погрешностью. Известен адаптивный временной дискретизатор, содержащий управл емый ключ, блок пам ти, измерительный элемент, блок сравнени и блок управлени 13. Наиболее близким по технической сущности к предлагаемому вл етс адаптивный временной дискретизатор, .содержащий ключ, через который вход соединен с выходом, блок задани погрешности, выходы которого соединены с входами первого делител напр жени и управл емого усилител счетчик, вход которого соединен с шиной тактовых импульсов, а выход с входами генератора логарифмическо функции и второго делител напр жени , выход которого через интегра- тор соединен с входом вычислительного блока, выход которого соединен с входами двух компараторов, выходы которых соединены через элементы ИЯИ с управл ющим входом ключа и с шиной обнулени счетчика С27. Однако известное устройство йырабахывает интервал квантовани входного сигнала с большой методи .ческой погрешностью. Цель изобретени - пбвглиение достоверности выработки интервала дискретизации случайной функции. Поставленна цель достигаетс тем, что устройство дл адаптивной дискретизации, содержащее ключ, через который вход устройства соединен с выходом, блок задани допустимой погрешн&сти, запоминающий блок, компаратор и первый счетчик, счетный вход которого соединен с шиной тактовых импульсов устройства содержит регистр задани времени наблюдени , регистр задани времени дискретизации, центрирующий блок, второй и третий счетчики, второй компа ратор, элемент згщержки и множительно-дёлительный блок, при зтом шина тактовых импульсов устройства соединена со счетным входом второго счетчика, выходы первого и второго счетчиков соединены с первыми входами соответственно первого и второго компараторов, второй вход первого компаратора соединен с выходом регистра задани времени дискретиза , ции, а выход первого компаратора соединен с Входом управлени запись регистра задани времени дискретизации , с обнул кщим входом первого счетчика и с управл ющим входом ключа, второй вход второго компаратора подключен к выходу регистра задани времени наблюдени , а выход - к обнул ющему входу второго счетчика, к считывающему входу трет1г его счетчика и к запускающему входу множительно-делительного блока, а также через элемент задержки соединен с обнул ющим входом третьего счетчика и с входом управлени записью запоминающего блока, вход устройства через центрирующий блок соединен со счетным входом третьего счетчика, выходы регистра задани времени наблюдени , блока задани допустюоой погрешности и третьего счетчика соединены с соответствующими информационными входами множительно-делительного блока, выход которого .соединен синформационным входом запоминающего блока, выход которого соединен с информационным входом регистра задани времени дискретизации, установочный вход которого, соединен с шиной начального значени времени дискретизации устройства. На чертеже представлена блоксхема устройства. Устройство содержит ключ 1, сигнальный вход которого соединен с входом 2 устройства, счетчик 3, компаратор 4, регистр 5 задани времени дискретизации, запоминающий блок б, счетчик 7, компаратор 8, множительно-делительный блок 9, злемент 10 задержки, регистр 11 задани времени наблюдени , блок 12 задани погрешности, центрирующий блок 13, счетчик 14, Кроме того, на чертеже обозначе- ны шина 15. тактовых импульсов и установочный вход 16 регистра 5.. Устройство работает cлeдs oщим образом, В блоки 5, 11 и 12 занос тс начальное значение времени дискретиза ции, значени времени адаптации и допустимой погрешности со.ответственно . На вход 2 устройства поступает реализаци случайной функции и через центрирующий блок 13, служащий дл центрировани входной реализации и Одновременно отметки пересечений функцией ее среднего уровн , подаетс на счетчик 14, который фиксирует число пересечений, Компаратором 8 сравниваетс содержимое счетчика 7 тактовых сигналов и регистра 11 задани времени наблюдени и при их совпадении вырабатываетс управл юаий сигнал, по которому обнул етс счетчик 7 и включаетс блок ,9, в котором вычисл етс произведение времени наблюдени и заданной погрешности, деленное на число пересечений. По управл ющему сигналу, поступающему через элемент ,10 задержки, результат записываетс
в запоминающий блок 6, а счетчик 14 обнул етс .
Компаратор 4 сравнивает значени счетчика 3 и регистра 5 задани вре мени дискретизации и при их совпадении Вырабатывает управл ющий сигнал/ по которому открываетс ключ 1, обнул етс счетчик 3 и значение времени дискретизации из запоминающего блока 6 переписываетс в регистр 5. ГГоложйтельный зффект от использовани изобретени определ етс значительным снижением объема информации дл последуницих вычислений.
Claims (1)
- УСТРОЙСТВО ДЛЯ АДАПТИВНОЙ ДИСКРЕТИЗАЦИИ, содержащее ключ, через который вход устройства соединен с выходом, блок задания допустимой погрешности, запоминающий блок, компаратор и первый счетчик, счетный вход которого соединен с шиной тактовых импульсов устройства, о т л и ч а ющ ее с я тем, что, с целью повышения достоверности выработки интервала дискретизации случайной функции, оно содержит регистр задания времени наблюдения, регистр задания времени дискретизации, центрирующий блок, второй и третий счетчики, второй компаратор, элемент задержки и множительно-делительный блок устройства, при этом шина тактовых импульсов устройства соединена со счетным входом второго счетчика, выходы первого и второго счетчиков соединены с первыми входами соответственно первого и второго компараторов; второй вход первого компаратора соединен с выходом регистра задания времени'дискретизации, а выход первого компаратора соединен с входом управления записью регистра задания времени дискретизации, с обнуляющим входом первого счетчика и с управляющим входом ключа, второй вход второго компаратора подключен к выходу регистра задания времени наблюдения, а выход - к обнуляющему входу второго счетчика, к считывающему входу третьего счетчика и к запускающему входу множительно-делительного блока, а также через элемент задержки соединен с обнуляющим входом третьего счетчика и с входом управления записью запоминающего блока, вход, устройства через центрирующий блок соединен со счетным входом третьего счетчика, выходы.регистра задания времени наблюдения, блока задания допустимой погрешности и третьего счетчика соединены с соответствующими информационными входами множительно-делительного блока, выход которого соединен с информационным входом запоминающего блока, выход которого соединен с информационным входом регистра задания времени дискретизации, установочный вход которого соединен с шиной задания начального значения времени дискретизации устройства.SU „1070566
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823526821A SU1070566A1 (ru) | 1982-12-21 | 1982-12-21 | Устройство дл адаптивной дискретизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823526821A SU1070566A1 (ru) | 1982-12-21 | 1982-12-21 | Устройство дл адаптивной дискретизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1070566A1 true SU1070566A1 (ru) | 1984-01-30 |
Family
ID=21040816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823526821A SU1070566A1 (ru) | 1982-12-21 | 1982-12-21 | Устройство дл адаптивной дискретизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1070566A1 (ru) |
-
1982
- 1982-12-21 SU SU823526821A patent/SU1070566A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство.СССР № 394800, кл. G 06 G 7/02, 1971 2. Авторское свидетельство СССР I 805341, кл. С 06 G 7/02, 1979 .(прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4414633A (en) | Data processing and recording apparatus | |
GB1456987A (en) | Monitoring process for combustion engines | |
SU1070566A1 (ru) | Устройство дл адаптивной дискретизации | |
JPS6255110B2 (ru) | ||
SU1238753A1 (ru) | Цифровой измеритель частоты случайной последовательности импульсов | |
US3706036A (en) | Elapsed time compiling system | |
SU455244A2 (ru) | Устройство дл обработки информации | |
SU1012230A1 (ru) | Устройство дл сбора и предварительной обработки информации | |
SU750496A1 (ru) | Многоканальна система дл анализа экстремумов | |
SU1275473A1 (ru) | Устройство дл вычислени скорости изменени параметра | |
JPS6128191B2 (ru) | ||
SU399868A1 (ru) | Статистический анализатор | |
RU1798901C (ru) | Однотактный умножитель частоты | |
SU1164549A1 (ru) | Цифровой регистратор | |
SU583469A1 (ru) | Устройство дл учета параметров транспортных потоков | |
SU1425834A1 (ru) | Устройство дл измерени отношений временных интервалов | |
SU1695286A1 (ru) | Устройство дл сопр жени с датчиками | |
SU1267433A1 (ru) | Статистический анализатор распределени временных интервалов | |
SU922876A1 (ru) | Устройство для контроля блоков памяти 1 | |
SU1725394A1 (ru) | Счетное устройство | |
SU470827A1 (ru) | Устройство дл считывани графической информации | |
SU1092460A1 (ru) | Устройство дл сравнени амплитуд гармонических колебаний одинаковой частоты | |
SU1510000A1 (ru) | Устройство дл измерени колебаний скорости перемещени магнитной ленты | |
SU949533A1 (ru) | Устройство дл измерени приращени частоты | |
SU1751713A1 (ru) | Измеритель временных интервалов импульсных последовательностей |