Ино01.етенпе относитс к вычислитель нон технике и может быть исполь зовано, например, в управл ющих сис темах и перестраиваемой структурой, работающих в реальном масштабе времени . Известно устройство.дл контрол времени вьшолнени программ, содержащее блок управлени , блок приорит тов, счетчики времени, номеров команд и сбоев, шифратрр и блок автоматического сброса, причем выход счетчика времени соединен с входами блока управлени и блока приоритетов , выход которого соединен с первым входом шифратора, выход которог соединен, с первым входом счетчика номеров команд, второй вход которог соединен с первым входом счетчика времени и первым выходом блока управлени , второй, третий и четверты выходы которого соединены соответственно со вторым входом счетчика времени, первым входом счетчика сбо ев и первым входом блока автоматического сброса, выход которого соединен с вторыми входами шифратора, счетчика сбоев и блока управлени , третий вход которого соединен с выходом счетчика сбоев, вторые входы блока приоритетов и блока автоматического сброса соединены с входом меток времени устройства tl3. Недостатком указанного устройства вл етс невозможность формировани временных интервалов и потер информации о текущем времени выполнени программы при сбо х. Наиболее близким к предлагаемому вл етс таймер приоритетного уровн устройства дл контрол времени выполнени программ, содержащий два элемента И, триггер и три счетчика, причем информационные входы счетчиков соединены с информационной шиной ЦВМ, информационные выходы счет чиков соединены с соответствующими входами регистра контрольного слова ЦВМ, управл ющие входы счетчиков соединены с шиной управлени ЦВМ, первый вход первого элемента И соединен со входом меток времени тайме ра, выход первого элемента И соединен со счетными входами первого и второго счетчиков и первым входом второго элемента И, выход которого соединен со счетным входом третьего счетчика, второй вход второго элеиента И соединен с единичным выходо триггера, входы которого соединены с шиной приоритета ЦВМ, выходы сигн лов переполнени счетчиков соедине ны с соответствующими входами регис ра контрол ЦВМ 2 . Недостатками известйого устройст ва вл ютс непроизводительные затр ты времени на программную перепись содержимого счетчикоп Р пам ть вычислительной маспины и потер и формаиии о времени обработки программы при отказах устройства. Цель изобретени - повышение достоверности и быстродействи устройства . Цоставленна цель достигаетс /тем, что в устройство дл контрол времени в:ьшолнени программ, содержащее два элемента Н, триггер управлени , рабочий и контрольный счетчики , причем первый вход первого элемента И соединен с входом меток времени устройства,, выход первого элемента И соединен со счетным входом рабочего счетчика, первый вход второго элемента И соединен с единичным выходом триггера управлени , информационные входы рабочего и контрольного счетчиков и нулевой вход триггера управлени соединены с установочньм входом устройства, информационные выходы рабочего .и контрольного счетчиков образуют первую информационную группу, выходов устройства , выходы сигналов переполнени рабочего и контрольного счетчиков образ;лот группу выходов прерывани устройства, введены третий и четвертый элементы И, триггер обращений , три группы информационных элементов И, группа адресных элементов И, синхронизатор и элемент ИЛИ, причем выход сигнала переполнени рабочего счетчика соединен с первым входом- третьего элемента И, вход меток времени устройства соединен с единичнЕлм входом триггера обращений и вторыми входами второго и третьего элементов И, выходы которых соединены с соответствующими входами элемента ИЛИ, выход которого соединен со счетным входом контрольного счетчика, установочный вход которого соединен с выходом четвертого элемента И и единичным входом триггера управлени , нулевой выход которого соединен с вторьтм входом первого элемента И и первым входом четвертого элемента И, нулевой выход триггера обращений соединен с разрешающим входом синхронизатора, вход запуска и тактовый вход которого соединены соответственно с входом синхронизации и входом тактовых импульсов устройства, единичный выход триггера обращ,ений вл етс выходом готовности устройства, нулевой вход триггера обращений и управл ющие входы трех групп информационных элементов И и группы адресных элементов И соединены с входом опроса устройства , выходы информационных элементов И групп и адресных элементов И группы образ т соответствунно вторую информационную и адресную Il..viiiibi ВЫХОДОН устрой-, тца, информационние входы информационных элемен тов И первой группы соединены с информационным выходом рабочего сче чика, информационные входы информационных элементов И второй .и третье групп соединены с информационным выходом контрольного счетчика, информационные входы адресных элементов И соединены соответственно с ну левым и единичным выходами триггера управлени и входом номера устройства , выход синхронизатора соединен с вторым входом четвертого элемента И. На чертеже -приведена структурна схема устройства дл контрол времени выполнени программ. Устройство содержит рабочий 1 и контрольный 2 счетчики, первый 3, второй 4, третий 5 и четвертый 6 элементы И, синхронизатор 7, триггер 8.управлени , триггер 9 обращений , группу адресных элементов И 10 три группы информационных элементов И 11-13, вход 14 тактовых импульсов вход 15 сигналов меток времени и элемент ИЛИ 16. Устройство св зано с процессором, его блоком 17 програ и блоком 18 приоритета. Информационные входы и. выходы счетчиков 1 и 2 соединены с информационными выходами и входами блока 17 программ процессора. Выходы сигналов переполнени счетчиков 1 и 2 соединены соответственно с входами прерывани По времени и По неисправности блока 17 программ процессора , выход сбо которого соединен с вторым входом запуска синхронизатора 7, третий вход которого подключен к входу 14 тактовых импул сов, а первый вход - к нулевому выходу триггера 9 обращений. Выход синхронизатора 7 через четвертый эл мент И 6, подключенный -первым входом к нулевому выходу триггера 8 уп равлени , соединен с единичньм входом этого же триггера 8 и установоч ным Входом контрольного счетчика 2. Единичный вход триггера 9 обращений , а также первый вход первого и вторые входы второго 4 и третьего 5 элементов И подключены к входу 15 меток времени устройства, второй вход первого элемента И 3 и первый вход второго элемента И 4 соединен соответственно с нyлeвы l и единичным выходами триггера 8 управлени . Выхо первого элемента И 3 и выход элемен та ИЛИ 16 соединены соответственно со счетными входами рабочего 1 и контрольного 2 счетчиков. Входы эле мента ИЛИ 16 соединены с выходами вто рого 4 и третьего 5 элементов И. Нулевой вход триггера 8 управлени подключен к информационному выходу блока 17 программ процессора, его единичный и нулевой выходы соединены с соответствующими входами группы адресных элементов И 10, первый вход которой подключен к выходу номера устройства блока 17 программ Информационные входы первой группы информационных элементов И 11 и соединенные между собой информационные входы„второй 12 и третьей 13 групп элементов И подключены соответственно к информационным выходам рабочего 1 и контрольного 2 счетчиков. Единичный выход триггера 9 обращений , а также его нулевой вход, соединенный с управл ющими входами групп 10-13 элементов И, подключены соответственно к входу готовности и выходу опроса блока 18 приоритета процессора. Выходы групп адресньах 10 и информационных 11-13 элементов И подключены к адресным и информационным входам блока 18 приоритета.. Устройство работает следующим образом. Разр дность счетчиков 1- и 2 выбираетс следующей: ч ксщтр сч Р такой разр дности максимально возможное врем организации рабочего интервала составл ет Т,,,с,. раб где тота следовани меток времени 1старший п-ый разр д в состав рабочего счетчика 1 входит условно, он отводитс дл выработки сигнала прерывани при фиксации переполнени h-l младших разр дов этого счетчика, а максимально возможное врем организации контрольного интервала составл ет контр При е 250 Гц, с, так контр 1 (Соответственно минимальное врем каждого из интервалов равно периоду сигналов MB, т.е. 4 мс ). Така разр дность счетчиков 1 и 2 соответствует широкому классу возможных задач и режимов, при этом она хорошо согласуетс с байтовым представлением информации и удачно реализуетс существующей и перспективной элементной базой. После пуска п хэцессора по установочному входу устройства в счетчики 1 и 2 устройства записываютс коды констант организуемого рабочего и контрольного интервалов. При этом рабочий счетчик 1 через открытый элемент И 3 заполн етс сигналами MB. Каждый из этих сигналов вызывает в устройстве запись TeKyuieго содержимого счетчиков 1 и 2 в общее поле оперативной пам ти системы . Данна запись запускаетс при единичном состо нии триггера 9 обращений , в которое он переключаетс каждым сигналом MB. Это состо ние триггера 9 инициирует выдачу готовности в блок 18 приоритета. Указанна запись производитс в фиксированную чейку ОЗУ, адрес которой жестким монтажом сформирова в группе 10 адресных элементов И 10 Причем дл простоты реализации выбираетс чейка ОЗУ с нулевым адресом . Однако дл дифференциации указанных чеек при -многопроцессор ной обработке информации в группе адресных элементов И 10 производитс префиксаци кода адреса: в соответствии с математическим номером устройства. Код номера поступает на первый вход группы 10 из блока 17 программ. Состо ние счетчиков 1 и 2 компонуетс в записываемое информационное слово при помощи групп информационных элементов И 11-13. Перва группа элементов И 11 производит передачу содержимого рабочего счетчика 1 в первый и второй байты запи сываемого слова. Аналогично втора 12 и треть 13 группы элементов И обеспечивают передачу состо ни контрольного счетчика 2 в третий и четвертый байты записываемого слова. Собственно запись информации осу ществл етс по сигналу опроса, noc пающему на управл ющие входы групп элементов И 10-13 с выхода разреше блока 18 приоритета. Одновременно этот же сигнал сбрасывает в О тр гер 9 обращений. Така работа продолжаетс до переполнени рабочего счетчика 1, сиг нал переполнени которого, свидетел ству об истечении заданного интервала времени, поступает на вход прерывани блока 17 программ. Одновременно этот же сигнал открывает третий элемент И 5, разреша прохож дение сигналов меток времени (MB) на счетный вход контрольного счетчи ка 2. При этом независимо от фазы работы счетчиков 1 и 2 каждый сигнал МБ вызывает вышерассмотренную запись их содержимого в приданную данному процессору чейку ОЗУ. Если по прерыванию включение дис петчерской программы (веду1;1ей временной график режима ) происходит нормально, то она обновл ет содержи мое счетчиков 1 и 2, записыва в ни рабочую и контрольную константы оче редного организуемого временного интервала. Далее устройство продолжает раб тать, как и при исходном состо нии Если же включение диспетчерской программы задерживаетс на врем более, чем заданное, или она за эт же врем не производит обновлени . содержимог.р счетчиков 1 и 2, то контрольный счетчик 2 переполн етс , вырабатыва сигнал неисправности. Этот сигн-ал поступает в блок 17 п эограмм процессора, откуда через отдельный ВЫХОД возвращаетс на вход запуска устройства и запускает синхронизатор 7. Последний при наличии разругчающего сигнала на выходе триггера 9 обращеннь й вырабатывает сигнал , который, пройд через открытый элемент И б, устанавливает в единичное состо ние триггер 8 управлени . Триггер 8 фиксирует факт перехода данного процессора на выполнение прог)эаммы анализа и нейтрализации неисправности, т.е. факт расхода времени на работу восстанавливающих программ. Причем сигнал с синхронизатора 7 одновременно с переключением триггера 8 сбрасывает контрольный счетчик 2, принудительно обновл его содержимое путем схемной записи в него константы, соответствующей максимально допустимому времени выполнени восстанавливающей программы. С этого момента устройство переходит в состо ние контрол времени обработки неисправности, в св зи с чем поступление сигналов МБ в рабочий счетчик 1 блокируетс (элемент И 3 закрываетс потенциалом с нулевого выхода триггера 8 ), а в контрольный счетчик 2 разрешаетс через второй элемент И 4 (он открываетс - потенциалом с единичного выхода триггера 8/. При этом необходимо отметить одну принципиальную особенность , св занную с записью информации счетчиков в этой ситуации. Наличие св зей выходов триггера 8 управлени с информационными входами группы адресных элементов И 10 обеспечивает передачу туда состо ни этого триггера, что позвол ет управл ть заданием номеров байтов операндного слова, которые должны быть выделены дл записи в накопитель ОЗУ. При сооответствующем признаке в адресном слове записываютс в накопитель только указанные байты информационного слова, при этом в незаданных байтах в данной чейке сохран етс их старое содержимое. При записи состо ни счетчиков 1 и 2 данный режим используетс следующим образом. Если триггер 8 управлени находитс в нулевом состо нии, то при записи зсЩаютс байты 1-3, т.е. через группу информационных элементов И 11 в байты 1 и 2 записываетс состо ние рабочего счетчика 1, а через группу элементов И 12 в байт 3 состо ние контрольного счетчика 2,