SU1049949A1 - Устройство дл разделени регул рных последовательностей импульсов - Google Patents
Устройство дл разделени регул рных последовательностей импульсов Download PDFInfo
- Publication number
- SU1049949A1 SU1049949A1 SU823471242A SU3471242A SU1049949A1 SU 1049949 A1 SU1049949 A1 SU 1049949A1 SU 823471242 A SU823471242 A SU 823471242A SU 3471242 A SU3471242 A SU 3471242A SU 1049949 A1 SU1049949 A1 SU 1049949A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- register
- inputs
- elements
- outputs
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
УСТРОЙСТВО ДЛЯ РАЗДЕЛЕНИЯ РЕГУЛЯРНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМ- i-,. ПУЛЬСОВ, содержащее генератор импульсов и элементы И, первые входфл элементов И объединены и подключены к входу устройства, отличаю-, щ е е с тем, что, с целью упрощени устройства, в него введены блок фазовой автоподстройки частоты и регистр, первые входы регистра и блока фазовой автоподстройки частоты объединены и подключены к входу устройства, выход блока фазовой автоподстройки частоты соединен с входом генератора импульсов, выход . которого соедшнен с вторыми входами блока фазовой автоподстройки частоты и регистра, выходы регистра соеди g нены с соответствующими вторыми входами элементов И, выходы которых : вл ютс выходами устройства.
Description
J Х
:о
Иг
4
:о
Изобретение относитс к области передачи информации в сети телеобработки данных и может найти применение при .организации цифровой св зи между двум и более объектами .
Известно устройство дл различени детерминированных сигналов, содержащее первый и второй согласованные фильтры, входы которых объединены и подключены к входу устройства , выходы .соединены соответственно с первым и вторым входами вычитател , выход которого через пороговый блок соединен с выходом устройства fl .
Избестно устройство дл разделени сигналов на выходе многоканальной системы св зи, содержащее генератор импульсов, элементы И, первые входы элементов И объединены и подключены к первому входу устройства , вторые входы соединены соотвественно с вторыми входами устройства, выходы элементов И соединены через соответствующие фильтры с выходами устройства .
Недостатком известных устройств вл етс сложность построени фильтров .
Цель изобретени - упрощение устройства дл реализации асинхронного декодировани на выходе уплотненного канала св зи при передаче пересекающихс во времени регул рных последовательностей импульсов.
Поставленна цель достигаетс тем, что в устройство дл разделени регул рных последовательностей импульсов, содержащее генератор импульсов , элементы И, первые входы элементов И объединены и подключены к входу устройства, введены блок фазовой автоподстройки частоты и регистр, первые входы регистра и блока фазовой автоподстройки частоты , объединены и подключены к входуустройства , выход блока фазовой автоподстройки частоты соединен с входом генератора импульсов, выход, которого соединен с вторыми входами блока фазовой автоподстройки частоты и регистра, выходы регистра соеднены с соответствующими вторыми входами элементов И, выходы которых вл ютс выходами устройства.
На фиг. 1 приведена структурна схема устройства дл выделени трех регул рных последовательностей импульсов; , на фиг. 2 - временные диаграммы входной суммарной последовательности импульсов, поступающей в устройство из канала св зи, последовательностей импульсов, сформированных сдвиговым регистром на сооветствующих выходах и последовательности импульсов на выходах элементов И.
Структурна схема устройство содержИт блок 1 фазовой автоподстройки Гвстоты, генератор 2 импульсов, регистр 3 сдвига и элементы И 4-6.
Работа устройства рассматриваетс на примере разделени трех регул рных последовательностей импульсов в уплотненном канале св зи.
Входна последовательность импульсов fO поступает на .вход регистра 3, где она сдвигаетс на врем , равное или кратное периоду следовани заданных последовательностей (в данном случае передаютс три последовательности с периодами 2Т, ЗТ и 5Т, где Т - период следовани импульсов), вырабатываемых генератором 2.
Дл выделени первой регул рной последовательности импульсов U с периодом 2Т необходимо сдвинуть на регистре 3 входную последовательность на врем 2Т и 4Т. Дл выделени второй регул рной последовательности импульсов и с периодом ЗТ производитс сдвиг на врем ЗТ, 6Т и 9Т, а дл выделени третьей последовательности УЗ с периодом 5Т на врем 5Т и ЮТ.
Сами последовательности и , U, и Oj получаютс путем логического перемножени входной суммарной последовательности f с сдвинутым f (фиг. 2). Логические уравнени дл получени регул рных последовательностей импульсов имеют следующий вид:
и 7
f fAfSf
.
и„
Генератор 2 импульсов вырабатывает тактовые импульсы, необходимые дл сдвига входной последовательности .
Блок 1 фазовой автоподстройки частоты выполн ет две функции. Первой функцией вл етс синхронизаци входной последовательности с импульсами , вырабатываемыми генератором 2 второй - обнаружение сигнала в канале и разрешение работы генератора 2 по первому входному импульсу. Сче чик в блоке 1 ведет подсчет нулей входной последовательности f на интервале N периодов работы генератора 2. После заполнени счетчика вырабатываетс импульс запрещени работы генератора 2 и блок 1 переходит в режим ожидани входной последовательности , при этом счетчик в блоке 1 сбрасываетс по каждому импульсу входной последовательности f°. Коэффициент пересчета счет ,чика равен максимальному сдвигу N входной последовательности.
6 78
Off 3
W 11 1Z n Щ 15 16
01 I 3
7 « 3 Й M 13 Щ IS 16
Claims (1)
- (5'4) УСТРОЙСТВО ДЛЯ РАЗДЕЛЕНИЯ РЕГУЛЯРНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМ-ПУЛЬСОВ, содержащее генератор импульсов и элементы И, первые входа ! элементов И объединены и подключены к входу устройства, отличаю-, щ е е с я тем, что, с целью упрощения устройства, в него введены блок фазовой автоподстройки частоты и регистр, первые входа регистра и блока фазовой автоподстройки частоты объединены и подключены к входу устройства, выход блока фазовой автоподстройки частоты соединен с входом генератора импульсов, выход . которого соединен с вторыми входами блока фазовой автоподстройки частоты и* регистра, выхода регистра соединены с соответствующими вторыми входами элементов И, выхода которых являются выходами устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823471242A SU1049949A1 (ru) | 1982-07-16 | 1982-07-16 | Устройство дл разделени регул рных последовательностей импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823471242A SU1049949A1 (ru) | 1982-07-16 | 1982-07-16 | Устройство дл разделени регул рных последовательностей импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1049949A1 true SU1049949A1 (ru) | 1983-10-23 |
Family
ID=21022659
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823471242A SU1049949A1 (ru) | 1982-07-16 | 1982-07-16 | Устройство дл разделени регул рных последовательностей импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1049949A1 (ru) |
-
1982
- 1982-07-16 SU SU823471242A patent/SU1049949A1/ru active
Non-Patent Citations (1)
Title |
---|
-1. Тихонов В.И. Статистическа радиотехника. М., Радио и св зь, 1966, с. 459, .рис. 11.8. 2. Д дюнов Н.Г., Сенин А.И. Ортогональные и квазиортогональные сигналы. М., Св зь, 1977, с. 154, рис. 5.13 (прототип). . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4151373A (en) | Data transmission system | |
US5353313A (en) | Transmission of a clock signal over an asynchronous data channel | |
IL36446A (en) | Time divison multiplex data transmission system | |
CN101310471B (zh) | 信号分离电路、信号分离方法、信号多路复用电路及信号多路复用方法 | |
SU1049949A1 (ru) | Устройство дл разделени регул рных последовательностей импульсов | |
JPH02260936A (ja) | クロック抽出回路 | |
US4910755A (en) | Regenerator/synchronizer method and apparatus for missing-clock timing messages | |
US4980884A (en) | Pulse duration digital multiplexing system with progressively incremented pulse lengths | |
US3491206A (en) | Tone-free multiplexing system using a delta modulator | |
SU1058084A1 (ru) | Демодул тор фазоманипулированных сигналов | |
RU2022476C1 (ru) | Цифровая система передачи с двусторонним согласованием скорости | |
JPH07131492A (ja) | 多段中継方式 | |
SU1665526A1 (ru) | Устройство дл приема дискретной информации | |
SU1506561A1 (ru) | Устройство приема пакетной информации системы спутниковой св зи | |
SU1119162A1 (ru) | Цифровой частотный дискриминатор | |
SU1027838A1 (ru) | Устройство дл передачи и приема дискретной информации | |
RU2033640C1 (ru) | Устройство для передачи и приема сигналов точного времени | |
SU1107321A1 (ru) | Система передачи сигналов тонального телеграфировани | |
SU1420670A1 (ru) | Система дл асинхронного сопр жени импульсных потоков | |
SU1522420A1 (ru) | Устройство синхронизации с М-последовательностью | |
SU1124438A1 (ru) | Устройство дл блочной синхронизации цифровой системы передачи | |
SU1732350A1 (ru) | Устройство дл сопр жени ЭВМ с линией св зи | |
SU1119184A1 (ru) | Система передачи и приема дискретной информации | |
SU758546A2 (ru) | Устройство дл генерировани тактовых импульсов | |
SU1432754A1 (ru) | Умножитель частоты следовани импульсов |