SU1049892A1 - Канал ввода-вывода информации - Google Patents

Канал ввода-вывода информации Download PDF

Info

Publication number
SU1049892A1
SU1049892A1 SU823409675A SU3409675A SU1049892A1 SU 1049892 A1 SU1049892 A1 SU 1049892A1 SU 823409675 A SU823409675 A SU 823409675A SU 3409675 A SU3409675 A SU 3409675A SU 1049892 A1 SU1049892 A1 SU 1049892A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
outputs
inputs
Prior art date
Application number
SU823409675A
Other languages
English (en)
Inventor
Владимир Васильевич Ильенко
Виктор Леонидович Мишняков
Original Assignee
Предприятие П/Я М-5769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5769 filed Critical Предприятие П/Я М-5769
Priority to SU823409675A priority Critical patent/SU1049892A1/ru
Application granted granted Critical
Publication of SU1049892A1 publication Critical patent/SU1049892A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

1.КАНАЛ ВВОДА-ВЫВОДА ИНФОРМАиИИ4 содержащий блок микропрограммного управлени , первый , второй и третий выходы которого подключены к входам первого и второ1Ч блоков соп1 жени  и к входу блока оперативной пам ти соответственно, первые входы - выходы первого и второго блоков сопр жени  подключены к первому и второму выходам входам блока оперативной пам ти, вто рые входь1-Быхбды  вл ютс  первым и вторым вховдми-выходам и устройства соответственно, о т л и чаю щ и и с   тем, что, с целью повышени  пропускнЫ способности канала, в него введены злемент И счетчик и блок сравнени , уп равл юший , первый и второй информационные входы которого соединены с выходами первотю и второго блоков сопр жени  и с выходом, элемента И соответственно, первый и второй входы которого подключены соответственно к четаертому и п тому выходам блока микропрограммного управлени , шестой выход которого соединен со счетным входом счетчика, которого подключен к первому входу блока микропрограммного управлени , а управл юишй вход соеданен с выход  «1 блока сравнени  и с вторьп л входом блока микропрограммного управлени . 2.Канал по п. 1, о т л и ч а ющ и и с   тем, что блок микропрограммного управлени  содерзкит генерат 4) импульсов , первый селектор, счетчик адреса , дешифратор, регистр микрокоманд и узел пам ти микропрограмм, выход которого  вл етс  вторым выходом, бшжа р соединен с входом регистра микропрограмм , выход которого подкл1о4ен к первому входу первого селектора, а выхода группы соединены с входами дешнфрат(фа и  вл ютс  первый третьим и шестым выходами блока, выходы дешифраторов  вл ютс  четвертым и п тым выходами блока, второй вход селектора,, третий вход (П селектора и вход генератора импульсов  вл ютс  соответственно первым к вторым С входами блока , выходы селектора и гене а ратора импульсов подключены соответстаюИ но к управл ющему и счетному входам счетчика адреса, выход котсфсхго соединен с входом узла пам ти микропрограмм. 3.Канал по п. 1, о t ли ч а ю сх щ и и с   тем, что первый блсж сет1р жени  содержит последовательно соеданенввив 0 1С первый элемент ИЛИ и регшзтр, первый выход которого  вл етс  выходом блока, второй выход регистра и пе1жый вход первого элемента ИЛИ ав;шютс  первым , и вторым входами нвыхо ами блока, второй вход первого элеменса ИЛИ  вл етс  входом блока. 4.Канал по п.1, отличаюш и й.с   тил, что второй блок cMipajKerrf : ни  содержит последоватетшно соединен ные второй элемент ИЛИ и регистр, первый выход которого  вл етс  выходом блока, второй выход регистра в первьб

Description

вход второго элемента ИЛИ  вл ютс  и вторым входами-выходами бло-i
ка, второй вход второго элемента ИЛИ  вл етс  входом блока.
i Изобретение относитс  к вычислительной технике , в частности к устройствам обмена данными между основной пам тью ЭВМ и периферийными вычислительными устройствами (ВУ). Известен канал ввода-вывода , содер жащий набор селвктрров и трактов передачи информации состо ни  канала в оперативную пам ть (ОП). Поиск неисправности в таком канале состоит в переводе его с помощью процессора в ре шм диагностики , причем все дальнейшие диахностические процедуры задаютс  извне, Т.е. со стороны процессора и его программного обеспечени . Функции диагностического оборудовани  канала (указанных селек торов и трактов передачи информации состо ни ) свод тс  к выво{9 в ОП информации состо ни , котора  впоследствии анализируетс  с специального программного обеспечени  fi 3 . Недостатком канала  вл етс  ограниченна  пропускна  спосо ость из-за не обходимости использовать все ресурсы ЭВМ в режиме диагностики и, как следствие , потери машинного на непроизводительную работу. Это обуславливает низкую производительность канала ввода-вывода при поиске неисправностей. Наиболее близким к предлагаемому по технической сущности  вл етс  канал ввода-вывода, содерисащий блок микропрограммного управлени , блок сопр жени  с интерфейсом ввода-вывода, блок хранени  (шформации, блок со)п р51жени  с ОП первые входы-еьгходы которс ч) соединены с пернюши выходамЕнвходами блока хранени  информации, а вторые входывыходы блока хранени  информации соединены с вервыми выходами-входами блока св зи с интерфейсом ввода-вывода, трети вход которого соединен с BTOjpbiM выхо- v дом блока микропрограммного управлени  а восьмой выход блока микропрограммного управлени  соединен с вторым входом блока св зи ОП , и первый выход блока микропрограммного утправлени  соединен с третьим входом блока хранени  информации , 2 . Недостаток такого канала -- низка  пропускна  способность из-за отсутстви  в нем. автономных средств диагностики. Диагностика проводитс  с помощью средств процессора, ОП , внешних уст- ройств и специального программного обеспечени . Кроме того, необходимо вмшштельство оператора. Целью изобретени   вл етс  повьпиение пропускной способности канала. Указанна  цель достигаетс  тем, что В канал ввода-вывода информации, содержащий блок микропрограммного управлени , первый второй и третий выходы которого подключены к входам первого и второго блоков сопр жени  и к входу оперативной пам ти соответственно, первые юсоды-выходы первого и второго блоков ссшр жещш подключены к первому к второму выходам-входам блока оперативной пам ти, вторые входы-выходьг  вл ютс  первым и вторым вхсдами- ыходами устройства соответственно, введены элемент И, счётчик и блок сравнени , управлвпощий, первый и второй информационные входы которого соединены с выходами первого и второго блоков сопр жени  и с выходом элемента И соответст венно, первый и второй входы которого подключены соответственно к четвертому . и п тому выходам блока микропрограммноп управлени , шестой которого соединен со счетным входом счетчика, выход которого подключен к первому входу блока микрспрограммного управлени , а управл ющий вход соединен с выходом блока сравнени  и с вторым входом блока микропрограммного управлени . При этом блок микропрограммного управлени  содержит генератор импульсов, первый селектор, счетчик адреса, дешифратор , регистр микрокоманд и узел пам 1ТИ микропрограмм, выход которого  вл етс  вторым выходом блока и соединен с входом регистра микрог рограмм, выход . которого подключен к первому входу пёр вого селектора, а выходы группы соедн рйены с входами дешифратора и 5тл ютсй первым, третьим и шесткш выходами .бпо ка, выходы дешифратора  вл ютс  четверта  и п тым вьрюдами бпока, второй вход селектора , третий вход селектора и вход генератора имт льсов  вл ютс  соответственно пёрвьш и вторым входами бло1ка| кдходы селекгбра и генератора импульсов подключены соответственно к управл ющему и счетному входам счетЧй jca адреса, выход которого соединен с. входом узоа пам ти микpoпpoгpaм 4. Кроме Toroi первый блок сопр жени  содержит последовательно соединенные первый элемент ИЛИ и регистр, первый выход которого  вл етс  выходом блока, второй выход регистра и первый вход .- рвого элемента ИЛИ  вл ютс  nepBbDvi .и вторым входами-выходами блока, второй вход первого элемента ИЛИ  вл етс  входом блока . Причем второй блок сопр жени  содерг жит последовательно роединенныё второй элемент ИЛИ и регистр, первый выход которого  вл етс  ш 1ходом блока, второй выход регистра и первый вход второго элемента ИЛИ 5юл ютс  первым и вторым входами-выходами блока, второй вход второго элемента ИЛИ  вл етс  входой блока , - ; ;,. . - .; , . . - ; 1Л& фиГф 1 показана блок-схема канала на фиг. 2 блок пам ти; на фиг. 3 - блок микропрограммного управлени ; на фиг. 4 - второй блок сопр жени ; на фиг. 5 третий блок сопр жени ; на фиг. 6 - тракт передачи информации, рас сматриваемый в примере работы предлагаемого устройтва. Канал ввода-вывода содержит блок 1 микропрограммного управлени  , первый блок 2 сопр жени . , блок 3 ОП, второй блок 4 сопр жений, блок 5 сравнени , счетчик 6, элемент И 7, узел 8 пам ти q первого по третий селекторы 9 - И, регистр 12 информации, регистр 13 упра лени , четаертый селектор 14, узел 15 пам ти микропрограмм , регистр 16 , микрокоманд, дешифратор 17, генера тор 18 импульсов, генератор 19 импуль сов, счетчик 20 адреса, регистр 2JL, второй элемент ИЛИ 22, регистр 23, первый элемент ИЛИ 24. Канал работает следующим образом. Блок 1 принимает сигнал начала заnycsai процедуры диагностики с пульта управлени  канала. Под управлением микропрограммы Диагностики из блока 1 . на счетчик 6 заноситс  двоичный код, соответствующий ширине провер емого тракта передачи информации, в данном примере выбран тракг шириной 8 байтов (1ООО в двоичном изображении). Из блока 1 в регистр 21 блока 4 заноситс  константа проверки из 8 байтов, после чего из блока 1 на вход элемента 7 поступает сигнал начала проверки. Далее по сигналам управ1юни  из блока 1 в соответствии с алгоритмом проверки константа последовательно передаету с  из регистра 21 блока 4 через, селектор 10, регистр 12 и селектор 9 в узел 8. Управл ющие сигналы селекто в и регистров  вл ютс  об дчн&о и сигналами микроопераций, которые нспош зуютс  каналом в рабочих режимах ввода-фывода. Послэ этого первый байт ксшстанты из узла 8 через селектор 14 поисупает в регистр 23 блока 2 через Элемент 24. На вход элемента 7 из блока 1 поступает сигнал завершени  первого такгга проверки , после чего на выходе элемента 7 по вл етс  сигнал разрешени  сравнени . Этот сигнал указывает на то, что первый байт константы распространилс  по всему провер емому трактуи разрешает сравнение первого байта константы, наход щейс  в регистре 21, с переданньш байтом в регистре 23. В случав сравнени  на выходе 2 блока 5 сравнени  по вл етс  сигнал сравнени , который поступает на вход счетчика 6, уменьша  его содержимое на единицу . Этот же сигнал поступает на вход счетчика 6, уменьша  его содержимое на единицу. Этот же скгаал поступлет на вход блока 1, заставл   его начать выполнение следующего такта проверки, т. е. передачу второго байта константы из регистра 21 в регистр 23. Прежде чем начать следующий такт проверки в блоке 1 на генераторе 18 п ювер етс  значение содержимого счепчи ка 6. Так как содержимое счетчика 6 не равно нулю, начинаетс  следуюпщй такт проверки. После передачи последнего (в данном примере - восьмого ) байта константы, т.е. после завершени  восьмого такта проверки содержимое счетчика 6 станет равным нулю. В этом случае блок 1 либо прекращает проверку, либо переходит к npOEJ pKO следующего тракта передачи информации. Если при наличии сигнала окончани  такта проверки на выходе элемента 7 сигнал сравнени  на выходе схемы 5 отсутствует , то блок 1 либо прекращает проверку, либо переходит it вьшолнеиию действий по сужению тракта передачи информации, т.е. локализации места искажени  константы на провер емом тракте. Выбор действий определ етс  алгоритмом проверки , заложенном в виде микропрограммы Э блоке 1, Таким образом, предлагаемый канал способен вьшолн ть автономные действи  по самодиагностике трактов передачи информации , обеспечива  при зтом локализазию места искажени  информации. Aroiapaimoe решение средств диагностики позвол ет сократить врем  на ее проведение , что повышает пропускную спос6&1ость канала.
b
II
-1 I
J7
1 Г
rV /1
/5
75
гт

Claims (4)

1.КАНАЛ ВВОДА-ВЫВОДА ИНФОРМАЦИИ, содержащий блок микропрограммного управления, первый , второй и третий выходы которого подключены к входам первого и второго блоков сопряжения и к входу блока оперативной памяти соответственно, первые входы - выходы первого и второго блоков сопряжения подключены к первому и второму выходам входам блока оперативной памяти, вторые входы-выходы являются первым и вторым входами-выходами устройства соответственно, от л и чаю щийся тем, что, с целью повышения пропускной способности канала, в него введены элемент И счетчик и блок сравнения, управляющий, первый и второй информационные входы которого соединены с выходами первого и второго блоков сопряжения и с выходом, элемента И соответственно, первый и второй входы которого подключены соответственно к четвертому и пятому выходам блока микропрограммного управления, шестой выход которого соединен со счетным входом счетчика , выход которого подключен к первому входу блока микропрограммного управления, а управляющий вход соединен с выходом блока сравнения и с вторым входом блока микропрограммного управления.
2. Канал по π. 1, о т л н чающийся тем, что блок микропрограммного управления содержит генератор импульсов, первый селектор, счетчик адреса, дешифратор, регистр микрокоманд и узел памяти микропрограмм, выход которого является вторым выходом , блока μ соединен с входом регистра микропро— '· грамм, выход которого подключен к первому входу первого селектора, а выходы группы соединены с входами дешифратора и являются первые третьим и шестым выходами блока, выходы дешифратора являются четвертым и пятым выходами блока, второй вход селектора, третий вход селектора и вход генератора импульсов являются соответственно первым и вторым входами блока , выходы селектора и генератора импульсов подключены соответственно к управляющему и счетному входам счетчика адреса, выход которого соединен с входом узла памяти микропрограмм.
3. Канал по п. 1, о т ли чаю- ’ щ и й с я тем, что первый блок сопряжения содержит последовательно соединенные первый элемент ИЛИ и регистр, первый выход которого является выходом блока, второй выход регистра и первый вход первого элемента ИЛИ являются первым / и вторым входами-выходами блока, второй вход первого элемента ИЛИ является входом блока.
4. Канал по п.1, отличаю- щ и й .с я тем, что второй блок сопряже-/ ; ния содержит последовательно соединен· ные второй элемент ИЛИ и регистр, первый выход которого является выходом блока, второй выход регистра к первьЙ »SU .,„1049892 вход второго элемента ИЛИ являются ха, второй вход второго элемента ИЛИ перпым и вторым входами-выходами бло-ι является входом блока.
SU823409675A 1982-03-18 1982-03-18 Канал ввода-вывода информации SU1049892A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823409675A SU1049892A1 (ru) 1982-03-18 1982-03-18 Канал ввода-вывода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823409675A SU1049892A1 (ru) 1982-03-18 1982-03-18 Канал ввода-вывода информации

Publications (1)

Publication Number Publication Date
SU1049892A1 true SU1049892A1 (ru) 1983-10-23

Family

ID=21001959

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823409675A SU1049892A1 (ru) 1982-03-18 1982-03-18 Канал ввода-вывода информации

Country Status (1)

Country Link
SU (1) SU1049892A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетепьсово ССЮР Ms 525095, кл. & 06 F 9/18. 1976. 2. Канал мультиплексный универсальный ЕС 4001. Тезшическое описание Ц53. р57.104 Т01, ТОЗ, Т04,Т05. М., 1980 (прототип). *

Similar Documents

Publication Publication Date Title
GB1448114A (en) Test set controlled by a remotely positioned digital computer
US3953717A (en) Test and diagnosis device
EP0068992A2 (en) Linked data systems
US3980839A (en) Maintenance monitor for telephone switching systems
SU1049892A1 (ru) Канал ввода-вывода информации
SU415662A1 (ru)
SU1658157A1 (ru) Устройство дл диагностики абонентов вычислительной сети
SU750748A1 (ru) Устройство дл контрол оконечных блоков системы передачи данных
SU1019454A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU556442A1 (ru) Устройство дл контрол мультиплексного канала
SU691846A1 (ru) Ячейка однородной вычислительной среды
SU960828A1 (ru) Устройство дл отладки программ
SU311271A1 (ru) СИСТЕМА МНОГОКАНАЛЬНЫХ АЛ\По1 ИТУДНЫХ
SU1084805A1 (ru) Устройство дл контрол блоков ввода-вывода
SU693365A1 (ru) Имитатор абонентов
SU526875A1 (ru) Устройство ввлда информации
SU857997A1 (ru) Устройство дл контрол канала ввода-вывода вычислительной машины
SU851391A1 (ru) Адаптер канал-канал
SU628490A2 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU809138A1 (ru) Система обмена
SU1124277A1 (ru) Устройство дл сопр жени
SU702374A1 (ru) Устройство дл ввода информации
SU1037235A1 (ru) Адаптер канал-канал
DE112022003469T5 (de) Einführung und erkennung von paritätsfehlern zum selbsttest eines universellen asynchronen empfänger-senders
SU1203506A1 (ru) Адаптивное вычислительное устройство