SU1124277A1 - Устройство дл сопр жени - Google Patents

Устройство дл сопр жени Download PDF

Info

Publication number
SU1124277A1
SU1124277A1 SU833615851A SU3615851A SU1124277A1 SU 1124277 A1 SU1124277 A1 SU 1124277A1 SU 833615851 A SU833615851 A SU 833615851A SU 3615851 A SU3615851 A SU 3615851A SU 1124277 A1 SU1124277 A1 SU 1124277A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
node
Prior art date
Application number
SU833615851A
Other languages
English (en)
Inventor
Сергей Федорович Михайлов
Юрий Вениаминович Малышенко
Виталий Иосифович Штейнберг
Александр Александрович Перешивкин
Original Assignee
Предприятие П/Я М-5769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5769 filed Critical Предприятие П/Я М-5769
Priority to SU833615851A priority Critical patent/SU1124277A1/ru
Application granted granted Critical
Publication of SU1124277A1 publication Critical patent/SU1124277A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ, содержащее блок коммутации сигналов абонентов, первые группы входов и выходов которого  вл ютс  абонентскими группами входов и. выходов устройства, а вторые группы входов и выходов подключены соответственно к первым группам выходов и входов блока св зи с абонентами, вторые группы входов и выходов которого .соединены соответственно с первыми группами выходов и входов блока св зи с каналом,и блок контрол , включающий узел задани  режима, узел управлени  и узел вьдачи результата, причем первый выход узла задани  режима соединен с первым входом узла управлени , первый выход которого подключен к первому входу блока коммутации сигналов абонентов, а вторые вход и выход - соответственно к первымвыходу и входу узла ввдачи- результата, первый вькод блока св зи с каналом соединен со входом блока св зи с абонентами и вторым входом блока коммутации сигналов абонентов, отличающеес  тем, что, с целью расширени  области применени  устройства, в него введен блок коммутации сигналов канала, а в блок контрол  введены узел пам ти и узел индикации, причем первые группы входов и выходов блока коммутации сигналов канала  вл ютс  соответственно канальными группами входов и выходов устройства, вторые группы входов и выходов подключены соответственно ко вторым группам выходов и ; входов блока св зи с каналом, группы входов и выходов - соответственно к первым группам выходов и входов узла пам ти, а вход - к первому входу блока св зи с каналом, первому выходу узла управлени  и первому входу узла задани  режима, вторым входом соединенного с третьим выходом узла управлени , а вторым выхо (А дом - с третьим входом узла управлени  и вторым входом узла выдачи ре- зультата, вторые группы входов и выходов узла пам ти подключены соответственно к третьим группам выходов и входов блока коммутации сигналов абонентов , вход узла пам ти подключен ко. N9 второму выходу узла управлени , iU а треть  и четверта  группы выходов соответственно к первой группе дов узла индикации и к группе входов узла вьщачи результата, перва  и втогра  группы выходов которого соединены соответственно со второй группой входов узла индикации и третьей группой входов блока св зи с каналом вторые вход и выход которого подключены соответственно к четвертым выходу и входу узла управлени , п тым входом и выходом соединенного соответственно с первыми выходом и входом узла индикации, вторым входом подключенного к первому выходу узла вьщачи результата, третий вход кото

Description

рого соединен с третьим входом узла индикации и шестым выходом узла управлени , причем блок св зи с каналом содержит два коммутатора, два регистра информации, дешифратор команд дешифратор адреса, триггер и генератор синхроимпульсов, причем первые группы входов первого коммутатора  вл ютс  соответственно вторыми группами входов и выходов блока, вто ра  группа входов соединена с первой группой входов блока, вторым входом блока, с первого по четвертый выхода ми генератора синхроимпульсов, выход ш первого регистра информации и триггера, первым выходом дешифратора адреса и первым и вторым выходами де шифратора команд, а втора  группа входов первого коммутатора соединена с информационными входами второго регистра информации, дешифратора команд и дешифратора адреса, управл ющие входы которых подключены к перво му выходу генератора синхроимпульсов управл ющему входу первого регистра информации и нулевому входу триггера единичным входом соединенного со вторым выходом дешифратора адреса, первый, третий, четвертый и п тый выходы которого соединены с группой управл ющих входов второго коммутатора , выход которого соединен с информационным входом первого регистра информации, а первый и второй входы  вл ютс  соответственно первым входом и третьей группой входов блока, с первого по четвертый выходы генера тора синхроимпульсов, выход первого коммутатора, выход второго регистра информации, первый и второй выходы дешифратора команд образуют группу выходов блока, третьи выходы дешифратора адреса и дешифратора команд образуют второй выход блока, а четвертый и п тый выходы дешифратора адреса образуют первьш выход блока |Кроме того, узел вьщачи результата содер мт счетчик шагов контрол , схему сравнени , первый и второй информационные входы которой образую группу входов узла, триггер и две группы элементов И, причем нулевой вход триггера, управл ющие входы счетчика шагов контрол  и схемы срав нени  образуют первый вход узла, группы выходов счетчика шагов контро л  и схемы сравнени  образуют первую группу выходов узла и соединены со11 ответственно с первыми входами элементов И первой и второй групп, вторые , третьи и четвертые входы которых соединены соответственно с единичным выходом триггера и вторым и третьим входами узла, а выходы образуют вторую группу выходов, узла, выход схемы сравнени  подключен к единичному входу триггера, единичный и нулевой выходы которого образуют первый выход узла, при этом узел управлени  содержит триггер, генератор синхроимпульсов , п ть элементов И и шесть элементов ИЛИ, причем выходы первого элемента ИЛИ и нулевой выход триггера образуют первьй выход узла, первый и второй входы второго элемента И образуют четвертый вход узла, а выход соединен с первым входом второго элемента ИЛИ, выход третьего элемента И соединен с первым входом третьего элемента ИЛИ, вькодом подключенного к нулевому входу триггера, единичные вход и выход которого соединены соответственно с выходом второго элемента ИЛИ и с первыми входами первого элемента ИЖ, первого и четвертого элементов И и шестым выходом узла, третий вход второго элемента И соединен с третьим входом узла и первым входом п того элемента И, второй вход которого  вл етс  п тым входом узла, а выход соединен с четвертым выходом узла, вторым входом третьего элемента ИЛИ и первыми входами четвертого , п того и шестого элементов ИЛИ, вторые входы которых соединены с третьим входом третьего элемента ИЛИ, четвертый вход которого и вторые входы первого и четвертого элементов И образуют второй вход узла, вторые входы первого и второго элементов ИЛИ, третьи входы второго и третьего элементов ИЖ и первый вход третьего элемента И образуют первый вход узла, первый и второй выходы генератора синхроимпульсов соединены соответственно с третьим выходом узла и третьим входом первого элемента И, а третий выход - с третьим входом четвертого элемента И и со вторым входом третьего элемента И, выход шестого элемента ИЛИ  вл етс  п тым выходом узла , а выходы первого и четвертого элемента И четвертого и п того элемента ИЛИ образуют второй выход узла. Изобретение относитс  к цифровой вычислительной технике и служит дл  организации обмена информацией между каналом ЦВМ с абонентами. Известно устройство дл  сопр жени  канала ЦВМ с абонентами, содержавшее коммутатор, блоки выработки строба, блоки контрольных сигналов, первый,второй и третий блоки блокировки , причем первый, второй входы, первый, второй выходы блока контроль ных сигналов соединены соответственн со вторым управл ющим входом устройства , с признаковым выходом дешифратора команд, с управл ющим входом третьего блока блокировки и с первы входом коммутатора, группа входов, перва  и втора  группа выходов коммутатора соединены соответственно с разр дными выходами первого регистра со второй группой информационных выходов устройства и с первой группо входов третьего блока блокировки, втора  группа входов и группа выходов третьего блока блокировки соединены соответственно со второй группо информационных входов устройства и с разр дными входами второго регистра первый, второй, третий входы блока выработки строба соединены соответственно с признаковыми выходами деши ратора команд и с третьим управл ющим входом устройства, группа выходо блока выработки строба соединена с группой входов первого блока блокировки и с первой группой входов второго блока блокировки, управл ющий вход и .группа выходов первого блока блокировки соединены соответственно с четвертым управл ющим входом устройства и с третьей группой входов блока управлени , втора  группа выходов которого соединена со второй группой входов второго блока блокировки , выход которого соединен со вторым управл юй51м выходом устройств а второй управл ющий вход коммутатор соединен с первым выходом блока контрольных сигналов til. Однако данному устройству сопр ж ни  присуща недостаточна  глубина контрол  его работоспособности. Отсутствует проверка правильности выработки ответных управл юощх сигнало от абонентов, невозможно проводить проверку в автономном режиме при отсутствии логической св зи с каналом ЦВМ, а также в случае нарушени  правильности передаваемой информации. Тем самым снижаетс  глубина контрол  работоспособности и диагностики не 1справностей устройства сопр жени , снижаетс  его гибкость. Наиболее близким к данному  вл етс  устройство дл  сопр жени , содержа:щее блок св зи с каналом, первые группы входов и выходов которого  вл ютс  соответственно канальными группами входов и выходов устройства, перва  и втора  группы выходов соединены соответственно с группами входов дешифраторов адреса и команд, а треть  группа выходов и втора  группа входов - соответственно с первыми группами входов и выходов блока св зи с внешними абонентами, вторые группы входов и выходов которого подключены соответственно к первым группам выходов и входов первого коммутатора , вторые группы входов и выходов которого  вл ютс  абонентскими группами входов и выходов устройства, треть  группа входов соединены через блок буферных регистров, а треть  группа входов непосредственно соединены с группой входов и выходов второго коммутатора, а четвертые группы входов и выходов первого коммутатора соединены соответственно с группами выходов и входов блока вЕлработки управл ющих сигналов, входы которого соединены с выходом переключател  режимов, выходом счетчика управлени  считыванием, управл ющие входы блока буферных регистров соединены с выходами счетчика управлени  записью .2 3. Недостаток этого устройства состоит в ограниченной области применени  и низкой производительности, так как устройство может работать только по информации,получаемой от ЦВМ. Это также ограничивает возможную глубину контрол  и требует дл  проведени  диагностических процедур исправных канала и ЦВМ. Цель изобретени  - расширение области применени  устройства. Поставленна  цель достигаетс  тем, что в устройство дл  сопр жени  содержащее блок коммутации сигналов абонентов, первые группы входов и выходов которого  вл ютс  абонентскими группами входов и выходов устройства , а вторые группы входов и выходов подключены соответственно к первым группам выходов и входов блока св зи с абонентами, вторые группы входов и выходов которого соединены соответственно с первыми группами выходов и входов блока св зи с каналом, и блок контрол , включающий узел задани  режима, узел управлени  и узел вьщачи результата, причем первый выход узла задани  режима соединен с первым входом узла управлени , первый выход которого |подключен к первому входу блока коммутации сигналов абонентов, а вторые вход и выход - соответственно к первым выходу и входу узла выдачи ре зультата, первый выход блока св зи с каналом соединен со входом блока св зи с абонентами и вторым входом блока коммутации сигналов абонентов, введен блок коммутации.сигналов кана ла, а в блок контрол  - узел пам ти и узел индикации, причем первые груп пы входов и выходов блока коммутации сигналов канала  вл ютс  соответственно канальными группами входов и выходов устройства, вторые входов и выходов подключены соответственно ко вторым группам выходов и входов блока св зи с каналом, третьи группы входов и выходов - соответственно к первым группам выходов и входов узла пам ти, а вход - к перво му входу блока св зи с каналом, первому вькоду узла управлени  и первом входу узла задани  режима,, вторым входом соединенного с третьим выходо узла управлени , а вторым выходом с третьим входом узла управлени  и вторым входом узла выдачи результата вторые группы входов и выходов узла пам ти подключены соответственно к третьим группам выходов и входов бло ка коммутации сигналов абонентов, вход - ко второму выходу узла управлени , а треть  и четверта  группы выходов - соответственно к первой группу входов узла индикации и к труппе входов узла вьщачи результата перва  и втора  группы выходов которого соединены соответственно со второй группой входов узла индикации и третьей группой входов блока св зи с каналом, вторые вход и выход которого подключены соответственно к четвертым выходу и входу узла управлени , п тыми входом и выходом соеди ненного соответственно с первыми выходом и входом узла индикации, вторьш входом подключенного к первому выходу узла выдачи результата, третий вход.которого соединен с третьим входом узла индикации и шестым выходом узла управлени , а также тем, что блок св зи с каналами содержит два коммутатора, два регистра информации, депшфратор команд, дешифратор адреса , триггер и генератор синхроимпульсов , причем первые группы входов первого коммутатора  вл ютс  соответственно вторыми группами входов и, выходов блока, втора  группа входов соединена с первой группой входов блока, вторым входом блока, с первого по четвертьй выходами генератора синхроимпульсов, выходами первого регистра информации и триггера, первым выходом дешифратора адреса и перВым и вторым выходами дешифратора команд, а втора  группа входов - с информационными входами второго регистра информации, дешифратора команд и дешифратора адреса, управл ющие вхады которых подключены к перво . му выходу генератора синхроимпульсов, управл ющему входу первого регистра информации и нулевому входу триггера, единичным входом соединенного со вторым выходом дешифратора адреса, первый, третий, четвертый и п тый выходы которого соединены с группой управл ющих входов коммутатора, выход которого соединен с информацион-ным входом первого регистра информации , а первый и второй входы  вл ютс  соответственно первым входом и третьей группой входов блока, с первого по четвертый выходы генератора синхроимпульсов , вькод первого коммутатора , выход второго регистра информации , первый и второй выходы дешифратора команд образуют второй выход блока, а четвертый и п тый выходы дешифратора адреса образуют первьш выход блока, и тем, что узел вьдачи результата содержит счетчик шагов контрол , схему сравнени , первый и второй информационные входы которой образуют группу входов узла, триггер и две группы элементов И, причем нулевой вход триггера, управл ющие входы счетчика шагов контрол  и схемы управлени  образуют первый вход узла, группы выходов счетчика шагов контро л  и схемы сравнени  образуют первую группу выходов узла и соединены соответственно с первыми входами элементов и первой и второй групп, вторые, третьи и четвертые входы которых сое динены соответственно с единичным выходом триггера и вторым и третьим входами узла, а выходы образуют вторую группу выходов узла, выход схемы сравнени  подключен к единичному входу триггера, единичный и нулевой выходы которого образуют первый выход узла, и тем, .что узел управлени  содержит триггер, генератор синх роимпульсов, п ть элементов И и шесть элементов ИЛИ, причем выходы первого элемента ИЛИ и нулевой выход триггера образуют первый выход узла, первый и второй входы второго элемента И образует четвертый вход узла а выход соединен с первым входом второго элемента ИЛИ, выход третьего элемента И соединен с первым входом третьего элемента ИЛИ, выходом подключенного к нулевому входу триггера единичные вход и выход которого соединены соответственно с выходом второго элемента ИЛИ и с первыми входами первого элемента ИЛИ, первого и четведтого элементов И и шестым выходом узла, третий вход второго элемента И соединен с третьим входом узла и первым входом п того элемента И, второй вход которого  вл етс  п тым входом узла, а выход соединен с четвертым выходом узла, вторым входом третьего элемента ИЛИ и первыми входами четвертого, п того и шестого элементов ИЛИ, вторые вход которых соединены с третьим входом третьего элемента ИЛИ, четвертый вхо которого и вторые входы первого и четвертого элементов И образуют второй вход узла, вторые входы первого и второго элементов ИЛИ, третьи вход второго и третьего элементов ИЛИ и первый вход третьего элемента И обра зуют первый вход узла, первый и второй выходы генератора синхроимпульсо соединены соответственно с третьим выходом узла и третьим входом первог элемента И, а третий выход - с треть входом четвертого элемента И и со вторым входом третьего элемента И, выход шестого элемента ИЛИ  вл етс  п тым выходом узла, а выходы первого и четвертого элементов И и четвертог и п того элементов ИЛИ образуют второй выход узла. На фиг.1 представлена блок-схема устройства; на фиг.2-10 - функционал ные схемы блока коммутации сигналов канала, блока коммутации сигналов абонентов, блока св зи с абонентами, блока св зи с каналом, узла задани  режима, узла индикации, узла управлени , узла сравнени  и вьщачи результата и узла пам ти; на фиг.11 пример кодировани  временной диаграммы работы устройства. Устройство содержит (фиг.1) блок I св зи с каналом, блок 2 контрол , блок 3 св зи с абонентами, блок 4 коммутации сигналов абонентов блок 5 коммутации сигналов канала. Блок 2 контрол  состоит из узла 6 управлени , узла 7 задани  режима, узла 8 индикации,узла 9 выдачи результата и узла 10 пам ти. Блок 5 коммутации сигналов канала содержит (фиг.2) группы элементов И 11-14 и группы элементов ШШ 15. Блок 4 коммутации сигналов абонентов состоит из групп элементов И 16-27 и групп элементов ИЛИ 28-31 (фиг.З). Блок 3 св зи с абонентами содержит (фиг.4) группу элементов И 32, элемент ИЛИ 33 с выходом 34, элементы И 35-40, триггеры 41-50 и информационный регистр 51. Блок 1 св зи с каналом содержит (фиг.5) группы элементов И 52-56, элементы И 57-63, группы элементов И 64 и 65, элемент И 66, элементы ИЛИ 67, группы элементов ИЛИ 68 и 69, элемент ИЛИ 70, триггеры 71-75, дешифратор 76 адреса, дешифратор 77 команд, второй 78 и первый 79 регистры информации и генератор ВО синхроимпульсов. В блоке 1 первый коммутатор состоит иэ групп элементов И 52-56, элементов И 57-63 и 66, группы элементов ИЛИ 69, элементов ШШ 67 и 70 и триггеров 72-75. Второй коммутатор блока 1 (фиг.5) организован на группах элементов И 64 и 65 и группе элементов ИЛИ 68. Узел 7 задани  режима блока 2 контрол  содержит (фиг.6) элемент НЕ 81, элементы И 82-84 и триггеры 85 и 86. Узел 8 информации блока 2 контрол  содержит (фиг.7) дешифратор 87, группу элементов И 88, элемент ИЛИ 89, триггер 90 и группу элементов индикации 91. Узел 6 управлени  блока 2 контрол  содержит (фиг.8) элементы И 92-96, элементы ШШ 97-102, триггер t03 и генератор 104 синхроимпульсов. Узел 9 вьщачи результата блока 2 контрол  содержит (фиг.9) счетчик 105 шагов контрол , схему сравнени  106, грзшпы элементов И 107 и 108 и триггер 109. Узел 10 пам ти блока 2 содержит (фиг.10) пам ть 110, счетчик 111 адреса пам ти, выходной регистр 112 пам ти, группу элементов И 113 и регистр 114 кода реализации. На чертежах обозначены также шины 115-201, посредством которых блоки и узлы устройства соедин ютс  между собой, а также шины 202 и 203 групп канальных входов и выходов и шины 20 и 205 групп абонентских входов и выходов . Блок 1 св зи с каналом (фиг.5) предназначен дл  организации св зи каналом ЦВМ и управлени  устройством сопр жени  (УС) в рабочем режиме.Бл 2 контрол  (фиг.1) служит дл  органи зации и вьтолнени  контрол  работоспособности устройства сопр жени . Процесс обмена информацией между ка налом ЦВМ и абонентами через устрой ство сопр жени  в режиме контрол  блокируетс . Блок 3 св зи с абонент ми (фиг.4) предназначен дл  управле ни  процессом обмена информацией между устройством сопр жени  и абонентом . Блок 4 (фиг.З) служит дл  коммутации потоков информации и управл ющих сигналов в абонент или в блок 2. Блок 5 коммутации сигналов канала (фиг.2) предназначен дл  ком мутации сигналов между каналом и устройством сопр жени  в рабочем ре . жиме, эти сигналы поступают из устройства сопр жени  в канал и соответственно из канала в устройство сопр жени . В режиме контрол  эти же сигналы коммутируютс  в блок 2, а в канал и из канала не постуцают. Узел 6 (фиг.8) под воздействием сигналов из блока 1 с дешифратора 76 и дешиф15атрра 77 переключает устройство сопр жени  в режим контрол  и затем управл ет работой блока 2. Узел 7 (фиг.6) обеспечивает ручное (Переключение устройства сопр жени  в режим контрол  и управление работой блока 2 при ручном контроле устройства сопр жени . Узел 8 (фиг, 7) обеспечивает индикацию результатов контрол . Узел 9 вьщачи результата (Фиг.9) предназначен дл  сравнени  реальной реакции устройства сопр же ни  на входные воздействи  с эталоном,. в случае несравнени  происходит останов , -а в автоматическом режиме контрол  и передача результатов сравнени  и номера шага контрол  в ЦВМ. Узел 10 пам ти (фиг.10) используетс  в качестве пам ти, где хран тс  коды входных воздействий и эталонные результаты. Дешифратор 76 адреса (фиг.5) преднааначен дл  дешифрации адреса устройства сопр жени , абонента и блока 2 и передачи их в соответствующие узлы. Дешифратор 77 команд (фиг.5) служит дл  дешифрации управл ющих слов-команд , выработки соответствующих управл ющих сигналов. Регистры 78 и 79 (фиг.5) используютс  дл  промежуточного хранени  информадаи. Генератор 80, установленный в блоке 1, служит дл  вьфаботки синхросигналов, управл ющих работой блоков 1 и 3. Элемент НЕ 81 используетс  в узле 7 (фиг.6) блока 2 дл  выработки управл ющего уровн  логической 1.. Дешифратор 87 узла 8 (фиг.7) предназначен дл  дешифрации состо ни  счетчика 111 адреса пам ти. Элемент ИЛИ 89 управл ет установкой в единичное состо ние триггера 90, который управл ет окончанием контрол  УС и расположен в узле 8 блока.2. Элементы индикации 91 (фиг.7) индицируют состо ние соответствующих элементов блока 2. Счетчик 105 шагов контрол  узла 9 (фиг.9) служит дл  подсчета шагов контрол , что позвол ет определить режим контрол  и оборудование , которое участвует в работе в данный отрезок времени; элементы И 107 и 108 узла 9 (фиг.9) используютс  дл  передачи информации о результатах контрол  (счетчик 105 и схема сравнени  106) в ЦВМ в автоматическом режиме контрол . Схема сравнени  106 служит дл  сравнени  эта- лона с кодом реакции устройства сопр жени  . Триггер 109 узла 9 предназначен дл  выработки сигнала останова процесса контрол  в случае несравнени  эталона с реакцией УС. Элементы пам ти 110 узла 10 (фиг.10) предназначены дл  непосредственного хранени  входных (контролирутощих) воздействий на устройство сопр жени  и эталонного кода. Счетчик 111 адреса пам ти узла 10 (фиг.10) служит дл  формировани  очередного адреса пам ти, где хранитс  код входного воздействи  и эталон очередного шага. Выходной регистр пам ти 112 узла 10 используетс  дл  промежуточного хра ,нени  входного воздействи  и эталона очередного шага, считанных из соответствующей  чейки пам ти. Элементы И 113 узла 10 предназначены дл  клапанировани  кода реакции устройства сопр жени  с регистра 114 и передачи его в схему сравнени  106 узла 9 (фиг.9). Регистр 114 кода реакции узла 10 служит дл  хранени  кода реакции .устройства сопр жени  на входное воздействие. Триггер 103 узла 6 (фиг.8)  вл етс  управл ющим триггером , установка его в единичное соето ние означает начало режима контро л  устройства сопр жени  и блокировку передачи и приема сигналов между устройством сопр жени , каналом и абонентом. Генератор 104 синхросигна лов узла 6 вырабатьшает синхросигналы , управл ющие работой блока 2 конт рол ; генератор 104 синхронизирован с генератором 80 блока 1. Устройство работает следующим образом .Устройство может функционировать в двух режимах - в рабочем режиме, когда идет обмен информацией между каналом ЦВМ и абонентами через устройство сопр жени , и в режиме контрол  . Суть режима контрол  заключаетс  в следующем. Устройство сопр жени  представл ет собой устройство, имеющее некоторую входную и выходную функцию, определ емые алгоритмом работы канала ЦВМ и абонентом. Чаще всего эта функци  п зедставл етс  вре менной диаграммой функционировани , описывающей входные и выходные сигналы устройства сопр жени . Така  временна  диаграмма может быть записана в виде булевой функции или в виде набора кода в каждый дискретный момент вр емени. В этом случае времен на  диаграмма разрабатываетс  дл  каждого режима в отдельности, причем по вертикали располагаютс  все виды внешних сигналов, участвующих в реал зации данного режима, а по горизонтали - изменение этих сигналов во времени. Така  диаграмма разрабатываетс  не только дл  каждого из режи мов, но и пл  каждого абонента (дл  каждого адреса) с различными кодами информации. Эти временные диаграммы разбиваютс ., во времени на элементарные шаги, длительность такого шага выбираетс  кратной синхросерии, от которой работает устройство. После разбиени  временной диаграммы на шаги производитс  ее кодировка. Здесь код входов будет в дальнейшем входным воздействием, а код выхода - эталоном , с которым будет сравниватьс  реапьньй выходной код устройства. Именно закодированна  временна  диаграмма записываетс  в узел 10 пам ти блока 2. Пример кодировани  временной диаграммы приведен на фиг.11. Здесь вс  временна  диаграмма (на фиг. 11 приведен в качестве примера; один из режимов) разбиваетс  на шаги , соответствующие дискретным МОментам времени от Ц до t . В зави-, симости от состо ни  сигнала в даннь й момент времени в соответствующий разр д кода записываетс  1 или О. Вертикальный код временной диаграммы дл  данного момента времени записываетс  горизонтально в  чейку пам ти . Устройство сопр жени  распознает свой адрес, посылаемый каналом ЦВМ по шинам 202. Затем получает и дешифрирует команду и начинает собственно обмен с абонентом. Код адреса абонента поступает с дешифратора 76 в блок 3 и блок 4, обеспечива  вьфаботку и передачу управл ющих сигналов и информации в определенный абонент. В случае реализации команды Запись в АБ в блоке 3 вырабаты-. ваетс  управл ющий сигнал на триггере 42 и по шинам 205 направл етс  в абонент. В ответ на этот сигнал вырабатываетс  сигнал абонентом, который поступает по шинам 204 на триг- . гер 43 и управл ет работой триггера 41 через элемент И 35, при поступлении определенного синхросигнала триггер 41 устанавливаетс  в единичное состо ние, вырабатыва  тем самым необходимый управл ющийсигнал. После передачи каналом информации дл  абонента по шинам 202, 115, 185, 205 канал вьфабатывает сигнал Окончани  обмена, который записываетс  в блок 3 на триггер 44 через элемент И 37 по третьему синхросигналу из блока 1 с элемента И 66 по шине 129 (фиг. 4, 5). К этому времени информаци  с регистра 78 (фиг. 5) через элементы И 32 (фиг.4) переписана в соответствующий абонент. Аналогично происходит работа устройства сопр жени  при выполнении команды Чтение с АБ. В этом случае сигнал окончани  обмена передаетс  абонен .Том, формируетс  определенным образом и направл етс  в канал ЦВМ.
Рассмотрим работу устройства сопр жени  в режиме контрол . Здесь возможны два варианта работы - автоматический и ручной (взаимоисключающие варианты). При автоматическом варианте режим контрол  задает ЦВМ и по его окончании получает информацию о результатах контрол . В этом случае канал (как и в рассмотренном рабочем режиме) направл ет по шинам 202 адрес устройства сопр жени , затем команду Контроль. Указанна  команда дешифрируетс  дешифратором 77 и сигнал с его выхода поступает ,через шину 136 (фиг.5) на вход элемента И 93 (фиг.8),на другой вход элемента И 93 поступает сигнал с дешифратора 76, т.е. фактически блок 2 рассматриваетс  каналом как еще один абонент, наход пщйс  конструктивно и функционально в составе устройства сопр жени  и имеющий свой адрес. На третий вход элемента И 93 по шине 159 приходит, сигнал из узла 7 с нулевого плеча триггера 85 (фиг.6), что указывает на отсутствие ручного варианта работы блока 2 контрол . Сигнал с выхода элемента И 93 через элемент ИЛИ 98 (фиг.8) устанавливает в единичное состо ние триггер 103, тем самым устанавливаетс  и начинаетс  режим контрол . Сигналы с нулевог плеча триггера 103 по шине 144 и с единичного плеча через элемент ИЛИ 97 по шине 145 настраивают блоки 4, 5 (фиг. 2, 3), а также элементы И 64, 65 блока 1 (фиг.5) на определенный режим работы, а именно блокируют обмен информацией между устройством сопр жени  и каналом и между устройством сопр жени  и абонентом. Вс  входна  информаци  поступает из регистра 112, а выходна  информаци  приходит на регистр 114 (фиг.10). Далее сигнал с единичного плеча триггера 103 открывает элементы И 92 и 95 узла 6 (фиг.8), поступает в узел 8 на элементы И 88 (фиг.7), разреша  тем самым индикацию элементов блока 2 в том числе и самого триггера 104, и в узел 9 на элементы И 107, 108 (фиг.9), подготавлива  их к работе. На вторые входы элементов И 92, 95
поступает сигнал с нулевого выхода триггера 109 узла 9, т.е. работа схемы возможна, если триггер 109 (фиг.9) (триггер ошибки) находитс  в нулевом состо нии. На третий вход элемента И 92 поступает сигнал с генератора 104 и по шине 189 записывает в счетчик 111 единицу адреса пам ти. Из пам ти 110 выбираетс  первое входное воздействие-и эталон, которые записываютс  на регистр 112 (фиг.10), а с него с соответствующих разр дов входные воздействи  поступаю по шинам 165-170 и 151-155 через блоки 4 и 5 в блок 3 и 1. Втора  часть регистра 112 содержит код эталона, который подаетс  -на вход схемы сравнени  106 (фиг.9) и ожидает кода реакции устройства сопр жени , который поступает на схему сравнени  106 с регистра 114 через элементы И 113 по щине 200. Перепись кода реакции устройства сопр жени  разрешает сигнал с выхода элемента И 95, которьй вьфабатываетс  под воздействием
сигнала с выхода генератора 104 (фиг. Одновременно сигнал с выхода элемента И 95 поступают в счетчик
105 узла 9 (фиг.9). Таким образом, счетчик 105 зафиксирует номер шага контрол . Если эталон полностью сравнилс  с реакцией устройства сопр жени  схемы и, в частности, триггер 109 останетс  в исходном состо нии, то можно выполн ть следующий шаг контрол . Вновь сигнал с выхода генератора 104 пройдет через элемент И 92 и сформирует новый адрес пам ти в счетчике 111. Из новой  чейки пам ти считаетс  слово на регистр 112, и процесс повторитс . Состо ние счетчика 111 дешифрируетс  дешифратором 87 и на элементах индикации 91 (фиг.7) высвечиваетс  провер ема  команда. Если устройство сопр жени  работает исправно, то произойдет нормальное сравнение всех эталонов и реакций устройства сопр жени . Проверка всех возможньк или предусмотренных режимов пройдет без сбоев. В этом случае, когда на счетчике сформируетс  последний адрес, соответствующий сигнал с выхода дешифратора 87 через элемент ИЛИ 89 (фиг.7) установит в единичное состо ние триггер 90 - триггер конца проверки (контрол ). Сигнал с выхода триггера 90 поступает через элементы И 88 на 1124 индикацию и в узел 6 на элемент И 96 (фиг.8). С выхода элемента И 96 соответствующий сигнал через элементы ИЛИ 100, 101, 102 производит уста новку в исходное состо ние триггера 90, счетчика 111, регистров 112, 114, триггера 109, счетчика 105, схемы С1)авнени  106. С выхода элемен та И 96 сигнал через элемент ИЛИ 99 устанавливает в нулевое состо ние и триггер 103 (фиг.8), а также поступает по шине 138 в блок 1 на элемент ИЛИ 70. С выхода элемента ИЛИ 70 устанавливаетс  в единичное состо ние триггер 74, который формирует тем самым и передает в канал ЭВМ через теперь уже открытые элементы И 13 блока 5 по шинам 203 соответствзпощий сигнал запроса обмена. Канал ЦВМ в ответ на этот сигнал вырабатывает команду Уточнить состо ние, команда дешифрируетс  дешифратором 77 и устанавливаетс  в единичное состо ние триггер 71, который открывает элементы И 57, 59 (фиг.5). Элемент И 57 своим выходным сигналом вьщает информацию о состо нии устройства сопр жени  с регистра 79 через элементы И 55 и элементы ИЛИ 69 в блок 5 и далее на шины 203, поступающие в канал. Сигнал с вьшода элемента И 59 устанавливает в единич ное состо ние триггер 72, который формирует управл ющий сигнал, сопровождающий информацию. Этот сигнал поступает в блок 5 на элементы И 13 и далее на шину 203. Если во врем  контрол  на какомлибо его шаге сравнение эталона и реакции устройства сопр жени  не произошло, по сигналу со схемы сравнени  106 устанавливаетс  в единичное состо ние триггер 109 (фиг.9), который сразу же блокирует прохождение сигналов с генератора 104 через элементы И 92, 95 (фиг.8) дальнейшее продвижение шагов контрол  прекращаетс . Далее сигнал с единичного плеча триггера 109 разрешает перепис содержимого счетчика 105 и схемы сравнени  106 через элементы И 107, 108 в блок 1,через элементы И 65, элементы ИЛИ 68 в регистр 79 (фиг.5) откуда при выполнении команды Уточнитй состо ние содержимое счетчика 105 и результата сравнени  на сх-еме сравнени  106 будут переписаны в канал ЦВМ. Элементы И 107, 108 по двум другим входам уже были открыты триггером 103 (фиг.8). После этого (задним фронтом) сигнал с выхода триггера 109 через элемент ИЛИ 99 узла 6 (фиг.8) сбрасывает в исходное состо ние триггер 103 (триггер контрол ) . Одновременно через элемент ИЛИ 89 узла 8 триггер 103 устанавливает в единичное состо ние триггер 90 (триггер конца контрол ). Сигнал с выхода триггера 90 поступает на индикацию и в узел 6 на элемент И 96 с выхода элемента И 96 через элементы ИЛИ 100, 101, 102 происходит уста- новка в исходное состо ние элементов блока 2 (описано выше) и установка триггера 74 блока 1 в единичное состо ние через элементы И 63, ИЛИ 70. Триггер 74 формирует и передает в канал ЦВМ сигнал запроса обмена,, в ответ на который канал ЦВМ по команде Уточнить состо ние считает содержимое регистра 79 (код счетчика 105 и схемы сравнени  106). Ручной режим работы устройства сопр жени  в режиме контрол  реализуетс  следующим образом. При ручном режиме работы возможны два подрежима работы - автоматический и циклический . Автоматический подрежим исполн етс  фактически так же, как и автоматический режим по команде Контроль от канала ЦВМ с той лишь разницей , что в ручном режиме содержимое счетчика 105 и схемы сравнени  106 в случае останова по несравнению в ЦВМ не передаетс . С включением переключател  МАШ-руч с выхода элемента НЕ 81 логическа  1 устанавливает триггер 85 (фиг.6) в единичное состо ние. Выход с нулевого плеча триггера 85 блокирует прохождение сигналов через элементы И 93, 96 узла 6 (фиг.8) и через элементы И 107, 108 узла (фиг.9), блокиру  перепись содержимого счетчика 105 и схемы сравнени  106 в канал ЦВМ. Единичный выход триггера 85 подготавливает к работе элементы И 83, 84 (фиг.6) и через элемент ИЛИ 97 узла. 6 (фиг.8) вырабатывает сигнал переключени  блоков 4, 5 на режим контрол . Элементы И 83, 84 управл ютс  также триггером 86 (триггер цикла). В ручном режиме на (автоматический подрежим ) входы элементов И 3, 84 по шине 144 поступает сигнал с первого плеча триггера 103, который в исходном состо нии находитс  в нулевом положении. Триггер 86 в этом подрежиме находитс  в нулевом состо нии, поэтому открыт только элемент И 83 (фиг.6). На другой вход элемента И 83 по шине 193 приходит сигнал с первого выхода генератора сигналов 104 узла 6. Этот сигнал проходит че|рез элемент И 83 (так как рассматриваем автоматический подрежим) и через элемент ИЛИ 98 устанавливает в единичное состо ние триггер 103 (фиг.8), который тут же закрывает элементы И 83, 84. Далее контроль проходит аналогично режиму работы с ЦВМ. Однако сброс элементов блока 2 в сл чае окончани  контрол  или вы влени  ошибки не происходит, так как элемент И 96, управл ющий сбросом, закрыт триггером 85. Таким образом, оператор может визуально наблюдать по индикации за ходом и результатом контрол . Сброс элементов блока 2 осуществл етс  оператором нажатием кнопки Сброс узла 7, при этом сигнал от элемента НЕ 81 через кноп ку и открытый триггером 85 элемент И 82 проходит в схемы блока 2 дл  установки их в исходное состо ние. При работе в циклическом подрежиме включаетс  переключатель АВТОМАТЦИКЛ и триггер 86 узла 7 устанавли ваетс  в единичное состо ние, при этом элемент И 83 закрываетс , а эл мент И 84 открываетс , кроме того, открываетс  И 94 в узле 6 (фиг.8). Далее работа производитс  )рледующим образом. С нажатием кнопк ПУСК-ЦИКЛ, сигнал от кнопки через элемент И 84 узла 7 (фиг.6), элемен ИЛИ 98 узла 6 (фиг.8) устанавливает в единичное состо ние триггер 103. Начинаетс  процесс контрол  стандартным образом, описанным вьше. Однако сигнал с генератора 104, осуществл ющий сравнение эталона с реакцией, поступает одновременно на элемент И 95 и 94. Элемент И 94, ка:к уже от-: мечалось, открыт триггером 86, сигнал с выхода элемента И 94 через элемент ИЛИ 99 устанавливает в исходное состо ние триггер 103. Таким образом. оканчиваетс  один цикл (шаг) контрол . Дл  осуществлени  следующего цикла (шага) необходимо вновь нажать кнопку Луск узла 7, процесс повторитс . После окончани  контрол  производитс  установка схем контрол  в исходное состо ние нажатием кнопки Сброс и переключение УС в рабочий режим. Таким образом, устройство за счет введени  режима автономного контрол , не требующего участи  вспомогательных устройств и ЦВМ, полностью обеспечивает возможность проведени  контрол  как в автоматическом режиме с участием ЦВМ (причем возможно проведение контрол  в фоновом режиме), так и в режиме ручной проверки. В режиме ручной проверки устройство обеспечивает возможность проведени  наладки, так как работа может вестгь-.-ь в цикле (по шагам) с индикацией результата . Контроль независим от работы других устройств, что обеспечивает возможность контрол  поведени  устройства и при некорректных ситуаЦИЯХ .
20520it
w«./
fput.2
§ . ltH-193
5 S 555 5§ 9 SB В 3 S 5
s § 1 a 8 g i& g 9
. ptf«.j g
S
. vi c
191
Фиг.7
fe
Фи1,$
S «О -Ч00 3во
Is 5 I S
fpat.S
Ч 4 .c
S § § . i -;hji
Y.4.% t..
&o о соЬчч I)
$ S§Sic.gg
;« vi
4 «4 §
18 i «
о.У. « fe fc a
Illl § I

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ, содержащее блок коммутации сигналов абонентов, первые группы входов й выходов которого являются абонентскими группами входов и. выходов устройства, а вторые группы входов и выходов подключены соответственно к первым группам выходов и входов блока связи с абонентами, вторые группы входов и выходов которого соединены соответственно с первыми группами выходов и входов блока связи с каналом,и блок контроля, включающий узел задания режима, узел управления и узел выдачи результата, причем первый выход узла задания режима соединен с первым входом узла управления, первый выход которого подключен к первому входу блока коммутации сигналов абонентов, а вторые вход и выход - соответственно к первым’выходу и входу узла выдачи- результата, первый выход блока связи с каналом соединен со входом блока связи с абонентами и вторым входом блока коммутации сигналов абонентов, отличающееся тем, что, с целью расширения области применения устройства, в него введен блок коммутации сигналов канала, а в блок контроля введены узел памяти и узел индикации, причем первые группы входов и выходов блока коммутации сигналов канала являются соответст венно канальными группами входов и выходов устройства, вторые группы входов и выходов подключены соответ-’ ственно ко вторым группам выходов и входов блока связи с каналом, третьи группы входов и выходов - соответственно к первым группам выходов и вхо дов узла памяти, а вход - к первому входу блока связи с каналом, первому выходу узла управления и первому входу узла задания режима, вторым входом соединенного с третьим выхо дом узла управления, а вторым выходом - с третьим входом узла управления и вторым входом узла выдачи ре- i зультата, вторые группы входов и выходов узла памяти подключены соответственно к третьим группам выходов и входов блока коммутации сигналов абонентов, вход узла памяти подключен ко. второму выходу узла управления, а третья и четвертая группы выходов соответственно к первой группе входов узла индикации и к группе входов узла выдачи результата, первая и втог- рая группы выходов которого соединены соответственно со второй группой входов узла индикации и третьей группой входов блока связи с каналом, вторые вход и выход которого подключены соответственно к четвертым вы ходу и входу узла управления, пятым входом и выходом соединенного соответственно с первыми выходом и вхо дом узла индикации, вторым входом подключенного к первому выходу узла выдачи результата, третий вход кото рого соединен с третьим входом узла индикации и шестым выходом узла управления, причем блок связи с каналом содержит два коммутатора, два регистра информации, дешифратор команд, дешифратор адреса, триггер и генератор синхроимпульсов, причем первые группы входов первого коммутатора являются соответственно вторыми группами входов и выходов блока, вторая группа входов соединена с первой группой входов блока, вторым входом блока, с первого по четвертый выходами генератора синхроимпульсов, выходами первого регистра информации и триггера, первым выходом дешифратора адреса и первым и вторым выходами дешифратора команд, а вторая группа входов первого коммутатора соединена с информационными входами второго регистра информации, дешифратора команд и дешифратора адреса, управляющие входы которых подключены к первому выходу генератора синхроимпульсов, управляющему входу первого регистра информации и нулевому входу триггера, единичным входом соединенного со вторым выходом дешифратора адреса, первый, третий, четвертый и пятый выходы которого соединены с группой управляющих входов второго коммутатора, выход которого соединен с информационным входом первого регистра информации, а первый и второй входы являются соответственно первым входом и третьей группой входов блока, с первого по четвертый выходы генератора синхроимпульсов, выход первого коммутатора, выход второго регистра информации, первый и второй выходы дешифратора команд образуют группу выходов блока, третьи выходы дешифратора адреса и дешифратора команд образуют второй выход блока, а четвертый и пятый выходы дешифратора адреса образуют первый выход блока, |Кроме того, узел выдачи результата содержит счетчик шагов контроля, схему сравнения, первый и второй информационные входы которой образуют группу входов узла, триггер и две группы элементов И, причем нулевой вход триггера, управляющие входы счетчика шагов контроля и схемы сравнения образуют первый вход узла, группы выходов счетчика шагов контроля и схемы сравнения образуют первую группу выходов узла и соединены со ответственно с первыми входами элементов И первой и второй групп, вторые, третьи и четвертые входы которых соединены соответственно с единичным выходом триггера и вторым и третьим входами узла, а выходы образуют вторую группу выходов, узла, выход схемы сравнения подключен к единичному входу триггера, единичный и нулевой выходы которого образуют первый выход узла, при этом узел управления содержит триггер, генератор синхроимпульсов, пять элементов И и шесть элементов ИЛИ, причем выходы первого элемента ИЛИ и нулевой выход триггера образуют первый выход узла, первый и второй входы второго элемента И образуют четвертый вход узла, а выход соединен с первым входом второго элемента ИЛИ, выход третьего элемента И соединен с первым входом третьего элемента ИЛИ, выходом подключенного к нулевому входу триггера, единичные вход и выход которого соединены соответственно с выходом второго элемента ИЛИ и с первыми входами первого элемента ИЛИ, первого и четвертого элементов И и шестым выходом узла, третий вход второго элемента И соединен с третьим входом узла и первым входом пятого элемента И, второй вхоД которого является пятым входом узла, а выход соединен с четвертым выходом узла, вторым входом третьего элемента ИЛИ и первыми входами четвертого, пятого и шестого элементов ИЛИ, вторые входы которых соединены с третьим входом третьего элемента ИЛИ, четвертый вход которого и вторые входы первого и четвертого элементов И образуют второй вход узла, вторые входы первого и второго элементов ИЛИ, третьи входы второго и третьего элементов ИЛИ и первый вход третьего элемента И образуют первый вход узла, первый и второй выходы генератора синхроимпульсов соединены соответственно с третьим выходом узла и третьим входом первого элемента И, а третий выход - с третьим входом четвертого элемента И и со вторым входом третьего элемента И, выход шестого элемента ИЛИ является пятым выходом узла , а выходы первого и четвертого элемента И четвертого и пятого элемента ИЛИ образуют второй выход узла.
    1124277 2
SU833615851A 1983-05-06 1983-05-06 Устройство дл сопр жени SU1124277A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833615851A SU1124277A1 (ru) 1983-05-06 1983-05-06 Устройство дл сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833615851A SU1124277A1 (ru) 1983-05-06 1983-05-06 Устройство дл сопр жени

Publications (1)

Publication Number Publication Date
SU1124277A1 true SU1124277A1 (ru) 1984-11-15

Family

ID=21072280

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833615851A SU1124277A1 (ru) 1983-05-06 1983-05-06 Устройство дл сопр жени

Country Status (1)

Country Link
SU (1) SU1124277A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 661554, кл. G 06 F 3/04, 1976. 2. Авторское свидетельство СССР 1043619 по за вке № 3394380/18-24, кл. G 06 F 3/04, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
US4057847A (en) Remote controlled test interface unit
US5297277A (en) Apparatus for monitoring data transfers of an oemi channel interface
US5126956A (en) Method and apparatus for displaying segments of a ladder diagram which turn on an operator specified relay
SU1124277A1 (ru) Устройство дл сопр жени
SU1596330A1 (ru) Многоканальное устройство дл проверки контроллеров внешних устройств
SU1312591A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1145337A1 (ru) Устройство дл ввода информации
SU526876A1 (ru) Устройство дл управлени диагностикой каналов
SU968798A1 (ru) Устройство дл сопр жени
JPH06119280A (ja) データ処理装置
SU1179353A1 (ru) Устройство дл сопр жени диспле с цифровой вычислительной машиной (цвм)
SU890442A1 (ru) Устройство дл контрол оперативных запоминающих блоков
SU1249488A1 (ru) Автоматизированна система контрол и диагностики цифровых узлов
SU851391A1 (ru) Адаптер канал-канал
SU662928A1 (ru) Устройство дл сопр жени каналов св зи с цифровой вычислительной машиной
SU584323A1 (ru) Устройство дл контрол блоков передачи информации
SU1520531A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1444684A1 (ru) Устройство контрол цифровых узлов
SU1539787A1 (ru) Микропрограммное устройство дл сопр жени процессора с абонентами
SU1282146A2 (ru) Устройство дл сопр жени вычислительной машины с магистралью
SU964620A1 (ru) Мультиплексный канал
SU1288701A1 (ru) Устройство дл отладки программ систем с числовым программным управлением
SU1254498A2 (ru) Устройство дл сопр жени двух электронных вычислительных машин
RU6251U1 (ru) Имитатор ир-60 для отладки корабельных цифровых управляющих систем
SU1001075A1 (ru) Интерфейсный блок дл управл ющей системы