SU1042018A1 - Устройство управлени - Google Patents

Устройство управлени Download PDF

Info

Publication number
SU1042018A1
SU1042018A1 SU823427193A SU3427193A SU1042018A1 SU 1042018 A1 SU1042018 A1 SU 1042018A1 SU 823427193 A SU823427193 A SU 823427193A SU 3427193 A SU3427193 A SU 3427193A SU 1042018 A1 SU1042018 A1 SU 1042018A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
group
outputs
Prior art date
Application number
SU823427193A
Other languages
English (en)
Inventor
Игорь Степанович Гудз
Збышек Иванович Домбровский
Original Assignee
Тернопольский Финансово-Экономический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тернопольский Финансово-Экономический Институт filed Critical Тернопольский Финансово-Экономический Институт
Priority to SU823427193A priority Critical patent/SU1042018A1/ru
Application granted granted Critical
Publication of SU1042018A1 publication Critical patent/SU1042018A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Control Of Eletrric Generators (AREA)
  • Particle Accelerators (AREA)

Abstract

УСТРОЙСТВО УПРАВЛЕНИЯ, содержащее блок формировани  сигналов возбуждени , дешифратор, генератор синхроимпульсов, регистр, информационный вход которого подключен к , выходу блока формировани  сигналов возбуждени , а перва  и втора  груп пы выходов - к входг1М дешифратора, выходы которого соединены с первыми входами выходных элементов И ГРУППЫ и входами первой группы входов блока формировани  сигналов возбуждени , втора  группа входов которого  вл етс  входами устройства;,., выход генератора синхроимпульсов соединен с входом элемента задержки выходы выходных элементов И группы,  вл ютс  выходами устройства, отличающеес  тем, что, с целью повышени  быстродействи , в , него введенЬ три элемента И, элемент ИЛИ, триггер, счетчик и муль.-/ типлехсор, при этом перва  группа ,выходов регистра соединена с группой информационных входов счетчика, втора  группа выходов регистра - с группой управл ющих входов ;мульти плексорё1, группа информационных входов которого соединена с группой выходов счетчика и группой входов элемента ИЛИ, выход которого соединен с соответствующим информационным входом группы информационных входов мультиплексора и с информационным входо1М триггера, вход синхронизации которого соединен с выхо дом элемента задержки, с первыми входами первого и второго элементов И и с соответствующим информационным входом группы ннформацион (Л ных входов мультиплексора, выход мультиплексора подключен к вторым с входам выходных элементов И группы , стробирующий вход мультиплексора соединен с инверсным выходом триггера и с вторым входом перво-, го элемента И, выход которого соединен с вычитающим входом счетчика, о пр мой йыход триггера подключен первому .входу третьего элемента И.. 42 и к второму входу второго элемен 0 та И, выход которого соединен с входом установки триггера и. управл ющим входсм счетчика, второй вход третьего элемента И соединен с вьгX ) ходом генератора синхроимпульсов, а выход третьего элемента И подключен к входу синхронизации регистра.

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  управлени  специализированным вычислительным устройством, работающим в реальном масштабе времени . Известно устройство управлени , содержащее блок формировани  сигналов возбуждени , регистр, дешифратор 1 . Недостатками этого устройства  вл ютс  низка  надежность функционировани , а также узкий класс решаемых задач, обусловленные пр мой зависимостью длительности выходных управл ющих сигналов от поступлени  синхроимпульсов на вход синхронизации регистра. Наиболее близким к изобретению , по технической сущности  вл етс  устройство управлени , содержащее блок формировани  сигналов в.озбуждени , а выходы - к входам дешифрато ра, выходы которого соединены с первыми входами выходных элементов И и первой группой входов блока формировани  сигналов возбуждени , втора  группа входов которого  вл етс  входами ус тройства, выход генератора синхроимпульсов соединен с входом элемента задержки 2 . НедоЬтатком данного устройства  вл етс  невозможность функциониро:вани  с переменной длительностью так та, что уменьшает быстродействие. Цель изобретени  - повышение быстродействи  путем организации фун кционировани  с переменной длительностью такта и расширение класса решаемых задач за счет получени  выход ных управл ющих сигналов в виде сери импульсов, синхронизированных с сиихроимпульсами генератора. Поставленна  цель достигаетс  тем что в устройство управлени , содержа щее блок формировани  сигналов возбуждени . Дешифратор, генератор синхроимпульсов , регистр, информационный вход которого подключен к выходу блока формировани  сигналов воэбужде содержащее блок формировани  сигналов возбуждени , регистр,, дешифрарого соединены с первыми входами выходных элементов И группы и с первой группой входов блокаформировани  сигналов возбуждени , втора  группа входов которого  вл етс  входами устройстваj выход генератора синхроимпульсов соединен с входом элемента задержки, выходы выходных элементов И группы  вл ютс  выходами устройства , введеЛл три элемента И, элемент ИЛИ, триггер, счетчик и муль типлексор., при этом перва  группа выходов регистра соединена с группой инфоЕ 1ационныХ входов .счетчика, втора  группа вькодов регистра - с груп пой управл ющих входов мультиплексрipa , группа информационных входов которого соединена с группой выходов счетчика и группой входов элемента ИЛИ, выход которого срединен с соответствующим информационным входом группы информационных входов (Мультиплексора и с информационным входом триггера, вход синхронизации которого соединен с выходом элемента задержки, с первыми входс1МИ первого и второго элементов И и с соответствующим информационным входом группы информационных входов мультиплексора, выход мультиплексора подключен к вторым входам выходных элементов И группы, причем стро бирующий вход мультиплексора соединен с инверсным выходом триггера и с вторым входом первого элемента И, выход которого соединен с вычитающим входом счетчика, пр мой выход триггера подключен к первому входу третьего элемента И и к второму вхр- ду второго элемента И, выход которого соединен с входом установки триггера и управл ющим входом счетчика, второй вход третьего элемента И соединен с выходом генератора синхроимпульсов , а выход третьего элеменг та И подключен к входу синхронизации регистра.. На чертеже представлена блок-схема предлагаемого устройства. . Устройство состоит из блока 1 . формировани  сигналов возбуждени , регистра 2, дешифратора Э, выходных элементов И 4 группы, генератора 5 синхроимпульсов, элемента задержки б , первого 7, второго 8, третьего 9 элементов И, элемента ИЛИ 10, триггера 11, дифференцирующей цепи 12, счетчика 13, мультиплексора 14. Блок 1 формировани  сигналов возбуждени  и дешифратор 3 могут быть, выполнены, например, как в ЦГ . Устройство управлени  работает следующим образом. . При включении питани  осуществл етс  сброс триггера 11 в нуль (цепь сброса не показана). С выходов триггера 11 на второй вход второго элемента И 8, первый вход третьего элемента И 9 Поступает разрешающий сигнал прохождени  синхроимпульсов, а на второй вход первого элемента И 7 и стробирующий вход мультиплексора 14 - запрещающий сигнал. Пзрвый синхроимпульс с выхода генератора 5, проходит через третий элемент И 9 и осуществл ет запись в регистр 2 информации , подготовленной блоком 1 формировани  сигналов возбуждени . Информаци  с выходов регистра 2 поступает на входы дешифратора 3, определ ющего выходные управл5зющие сигналы , и на управл ющие входы лульти- , .плексора 14 и информационные ходы счетчика 13. Задержанный на врем 
установлени  выходов регистра 2 элементом задержки 6 первый синхроимпульс через открытый второй элемент И 8, дифференцирующую цепь 12 измен ет состр ние триггера 11 по входу установки и осуществл ет по управл ющему входу запись в счет,-. . чик 13 кода определ ющего длительность такта. Изменение состо ний выходов триггера 11 приводит к запрету прохождени  последующих синхрормпульсов через второй 8 и третий 9 элементы И и разрешает стробирование мультиплексора 14, а также разрешает по второму входу прохождение синхроимпульсов через первый элемент И на вычитающий вход счетчика 13. Синхроимпульсы производ т вычитание кода, записанного в счет чик . 13, до нул , при на выходе элемента ИЛИ 10, а следовательно , и на информационном входе триггера 11 поддерживаетс  состо ние ло гической М . Задним фронтом каждого синхроимпульса по входу cKri хронизации осуществл етс утодтверждение состо ни  триггера 11, При этом на выходе мультиплексора 14 по вл етс  сигнал, выбранный коддм на управл ющих входах мультиплексора 14 и первоначальным подключени ,ем соответствующих йнформационньвс: входов мультиплексора 14 k вызерт дам счетчика 13, к выходу эле-, мента ИЛИ 10, к выходу элемента задержки б. Сигнал с выхода мультиплексора 14 модулирует по BTQPKM вхо дам выходных элементов И 4 выходные управл ющие сиш1алы. Когда синхро-. ;импульсы произведут вычитание KOJIA, записанного в счетчик 13, до нул , ,на выходе элемента ИЛИ 10 и, соответ ственно, на информационном входе триггера 11 по вл етс  сигнал ло имеского О , который задним.фронтом синхроимпульса записываетс  в триггер 11, разреша  начало нового «такта.
Если в счетчик 13 записать код, представленный лишь нул ми, то зад ,ним афронтом того же синхроимпульса осуществл етс  запись нул  в триггер 11. Очередной синхроимпульс через открытый третий элемент И 9 п«реводит регистр 2 в состо ние, соответствующее второму такту и подготовленное блоком 1 по входным сигналам устройства и сигналам с выходов дешифратора 3. Выполнение последующих- тактов устройства осуществл етс  по закону функционировани .
Таким образом, путем записи кода В счетчик на. выходах выходных элементов И получить выходные управ 7 л ющие сигналы переменной длительности , а также серию импульсов. Если в очередном такте в счетчик записан код, представленный лишь. нул ми а к соответствующий коду на управл ющих входах мультиплексора информационный вход подключен к выходу элемента задержки, то на соотве.тствзпощем выходе выходных элементов И получим Управл ющий сигнал, по длительности равный периоду синхроимпульсов гене;ратора . Однако если в счетчик эаписан не нулевой код, TQ управл юпше. {Сигналы могут быть получены л.ибо в виде серии импульсов, либо равные по длительности времени вычитани  кода в счетчике до нул  синхроимпульсами . Функционирование устройства с пё ременной длительностью такта, кратной минимально необходимому времени выполнени  любого такта (именно из этого услови  и выбираетс  частота синхроимпульсов генератора ) , позвол ет оптимально повысить быстродействие устройства, а получение выходных управл ющих.сигналов в виде .серии импульсов, синхронизированных с синхроимпульсами гене- ратора, значительно расшир ет класс .решаемых им згщач.

Claims (1)

  1. УСТРОЙСТВО УПРАВЛЕНИЯ, содержащее блок формирования сигналов возбуждения, дешифратор, генератор синхроимпульсов, регистр, информационный вход которого подключен к выходу блока формирования сигналов / возбуждения, а первая и’ вторая группы выходов - к входам дешифратора, выходы которого соединены с первыми входами выходных элементов И группы и входами первой группы входов блока формирования сигналов возбуждения, вторая группа входов которого является входами устройства’,., выход генератора синхроимпульсов ' соединен с входом элемента задержки, выходы выходных элементов И группы, являются выходами устройства, отличающееся тем, что, с целью повышения быстродействия, в него введены три элемента И, элемент ИЛИ, триггер, счетчик и нуль.-.
    |типлексор,*при этом первая группа ‘выходов регистра соединена с группой информационных входов счетчика, вторая группа выходов регистра - с группой управляющих входов ,мульти~ плексора, группа информационных входов которого соединена с группой выходов счетчика и группой входов элемента ИЛИ, выход которого соединен с соответствующим информационным входом группы информационных входов мультиплексора и с информационным входСм триггера, вход синхронизации которого соединен с выходом элемента задержки, с первыми входами первого и второго элементов И и с соответствующим информационным входом группы информационных входов мультиплексора, выход мультиплексора подключен к вторым входам выходных элементов И группы, стробирующий вход мультиплексора соединен с инверсным выходом триггера и с вторым входом перво-, го элемента И, выход которого соединен с вычитающим входом счетчика, прямой Выход - триггера подключен к первому .входу третьего элемента И . и к второму входу второго элемента И, выход которого соединен с входом установки триггера и. управляющим входом счетчика, второй вход третьего элемента И соединен с выводом генератора синхроимпульсов, а выход третьего элемента И подключен к входу синхронизации регистра,stwoi,га
SU823427193A 1982-04-14 1982-04-14 Устройство управлени SU1042018A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823427193A SU1042018A1 (ru) 1982-04-14 1982-04-14 Устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823427193A SU1042018A1 (ru) 1982-04-14 1982-04-14 Устройство управлени

Publications (1)

Publication Number Publication Date
SU1042018A1 true SU1042018A1 (ru) 1983-09-15

Family

ID=21008013

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823427193A SU1042018A1 (ru) 1982-04-14 1982-04-14 Устройство управлени

Country Status (1)

Country Link
SU (1) SU1042018A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Майоров С.А./ Новиков . Принципы организации цифровых машин. Л.,Машиностроение, 1974, рис. 7.17, с. 263. 2. Авторское свидетельство СССР I 675424, кл. Q 06 F 9/00, 1976 (прототип).. *

Similar Documents

Publication Publication Date Title
SU1042018A1 (ru) Устройство управлени
SU1160550A1 (ru) Формирователь одиночного импульса
SU1406748A1 (ru) Дискретное фазосдвигающее устройство
SU1547050A1 (ru) Умножитель частоты следовани импульсов
SU1109803A1 (ru) Блок формировани тактирующих сигналов дл доменного запоминающего устройства
SU1603361A1 (ru) Генератор кодового слова
SU1140233A1 (ru) Генератор импульсной последовательности
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1405105A1 (ru) Распределитель импульсов
SU949786A1 (ru) Генератор последовательности импульсов
RU1797115C (ru) Устройство дл умножени частоты
SU1091159A1 (ru) Устройство управлени
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU1376089A1 (ru) Устройство дл управлени доступом к пам ти
SU869004A1 (ru) Устройство дл задержки импульсов
SU1104667A1 (ru) Делитель частоты следовани импульсов
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU1656520A2 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1113845A1 (ru) Устройство дл цифровой магнитной записи
SU1034159A1 (ru) Устройство дл формировани импульсных последовательностей
SU1485387A1 (ru) Устройство для измерения экстремумов временных интервалов
RU1800595C (ru) Многоканальный генератор серии задержанных импульсов
SU1193656A1 (ru) Устройство дл ввода информации
RU1793543C (ru) Управл емый делитель частоты следовани импульсов
SU1499448A1 (ru) Генератор импульсов