SU1039028A1 - Преобразователь двоичного кода во временной интервал - Google Patents

Преобразователь двоичного кода во временной интервал Download PDF

Info

Publication number
SU1039028A1
SU1039028A1 SU813370718A SU3370718A SU1039028A1 SU 1039028 A1 SU1039028 A1 SU 1039028A1 SU 813370718 A SU813370718 A SU 813370718A SU 3370718 A SU3370718 A SU 3370718A SU 1039028 A1 SU1039028 A1 SU 1039028A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
inputs
shift register
output
Prior art date
Application number
SU813370718A
Other languages
English (en)
Inventor
Владимир Дмитриевич Лукьянов
Сергей Петрович Иванов
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU813370718A priority Critical patent/SU1039028A1/ru
Application granted granted Critical
Publication of SU1039028A1 publication Critical patent/SU1039028A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

ПРЕОБРАЗЬВАТЕЛЬ ДВОИЧНОГО КОДА ВО ВРЕМЕННОЙ ИНТЕРВАЛ, содер- j жащий. триггер, генератор тактовых ; импульсов и счетчик,о т л и ч а ю-А ttt и и С  тем, что, с целью повы- тени  надежности, в него введены кодирующий блок на двухпоэиционных коммутаторах и регистр сдвига,- выход которого через триггер подключен к входу генератора Тактовых импульсов , выход которого соединен с входом счетчика и с первыми входами нечетных двухпоэиционных комму .таторов кодирующего блока, первые входы- четных двухпоэиционных коммутаторов кодирующего блока соединены с выходом, первого ра:эр да счетчика и с предпоследнего разр да регистра сдвига, вход последнего разр да которого соединен с вторым входом первого двухпозиционного коьо утатора кодирующего блока, причем выходы двухпоаиционных коммутаторов кодирующего блока подключены к остальным входам разр дов регистра сдвига а вторые входы двухпозициоиньк коно утаторов кодирующего блока соединены с разр дными выхода (Л ми счетчика.

Description

оо
|СО
О
ю
00 Изобретение относитс  :с импульс ной технике и может быть использов но в устройствах, преимущественно на феррит-транзисторных  чейках, обеспечивающих программное управление . Известны преобразователи кода во временной интервал, содержащие генератор импульсов эталонной частоты , счетчик импульсов, кодирухвде устройство, схему совпадени  и дру гие элементы Cl. Однако нестабильность положени  заднего фронта счетного импульса приводит к увеличению погрешности преобразовани . Наиболее близким по технической сущности к предлагаемому  вл етс  преобразователь, содержащий генерйтор импульсов, счетчик импульсов, кодирующее устройство, блок совпадени , делитель частоты, блок управ лени , элемент задержки, элементы И. Временной интервал задаетс  кодом, который ввод т подключением соответствующих разр дов двоичного счетчика к блоку совпадени  2. Недостатками известного устройст ва  вл ютс  ошибка преобразовани , котора  возникает вследствие задерж ки сигналов в счетчике, и рассогла совани  во времени сигналов на входе элемента И, поступающих от блока совпадени  и генератора импульсов. Цель изобретени  - повыщение надежности работы, преобразовател . Поставленна  цель достигаетс  те что в преобразователь двоичного кода во временной интервал, содержащи триггер, генератор тактовых шотуль сов и счетчик, введены кодирующий блок на двухпозиционных коммутатора и регистр сдвига, выход которого че рез триггер подключен к входу генератора тактовых импульсов, выход которого соединен с входом счетчика и с первыми входами нечетных двухпо зиционных коммутаторов кодирующего блока,первые входы четных двухпозиционных коммутаторов кодирующего блока соединены с вцходом первого разр да счетчика и с входом предпос леднего разр да регистра сдвига, вход последнего разр да которого соединен с вторым входом первого двухпозиционного коммутатора кодиру ющего блока, причем выходы двухпози ционных коммутаторов кодирующего блока подключены к остальным входам разр дов регистра сдвига, а вторые входы двухпозиционных коммутаторов кодирукхцего блока соединены с разр дными выходами счетчика. На фиг. 1 приведена блок-схема преобразовател  двоичного кода во временной интервал; на фиг. 2 график работы. Преобразователь содержит генератор 1 импульсов, счетчик 2 на феррит-транзисторных  чейках двоичного счета T21-T2N, кодирующий блок 3 на двухпозиционных коммутаторах , регистр 4 сдвига на ферритовых  чейках, триггер 5, входна  шина б, шина 7.двоичного кода. Устройство работает следующим образом. В исходном состо нии все разр ды счетчика 2 и регистра 4 сдвига, за исключением первой  чейки, наход тв первую  чейс  в состо нии ку записана 1. Состо ние коммутаторов кодирующего блока 3 соответствует поданным на их вхо.цы кодовым сигналом, поступающим по- шине 7. Момент подачи сигнала на шйну б триггера 5 совпадает с началом преобразовани . При этом генератор 1 импульсов начинает вырабатывать импульсы тактовой частоты. -. Во работы счетчика 2 на выходах его разр дЬв образуютс  тактовые импульсы с периодами, кратными вёJiЙчинe :- и сдвинутые по фазе между сЪбой на , равное длительности импульса на выходе разр да счетчика 2. На комглутаторы кодируквдего блока 3 поступают тактовые сигналы с разр дов счетчика 2, участвующих в дешифрации кода, и вспомогательные тактовые сигналы с младших разр дов счетчика 2, До окончаний формировани  интервала р- , т.е. до момента выхода сигнала со старшего разр да счетчика 2, все разр ды регистра 4 сдвига , кроме первого, опрашиваютс  по тактовым входам на считывание 1. Изменение состо ни  регистра сдвига 4 при этом не происходит. В момент выхода сигнала на первый разр д регистра 4 сдвига происходит перенос .1 из первого разр да во второй разр д регистра . Через интервал 1 происходит считывание 1 с второго и запись ее в третий разр д регистра 4- сдвига , фиксиру  тем самым момент сложеll и Url. ни  двух интервалов Р Frt Перенос 1 из третьего в п тый разр д регистра 4 сдвига производитс  сигналами вспомогательных такто-tlfl . во врем  формивых частот РЯ 2 -N-4 :- . В момент ровани  интервала окончани  указанного интервала на выходе п того регистра 4 сдвига по вл етс  сигнал, соответствующий трем слагаемым в преобразованном коде 10011. Далее сигнал поступает на триггер 5 дл  его остановки через два последних разр да эегистра 4 сдвига. Дл  устранени  ошибки преобраз вани , котора  может возникать вслед ствие задержки сигнала при переносе 1 в счетчике 2 и переносе 1 в регистре 4 сдвига, последний разр д регистра 4 сдвига через тактовый вход подключен непосредственно к счетчику, мину  кодирующий блок Э. С его помощью производитс  суммирование дополнительного отрезка времени , весомость которого равна дискретности установки временного интервала, т.е. эквивалентно единице младшего разр да кода. При этом вне зависикюсти от того, какой код будет установлен, сигнал нд.выходе устройства всегда будет совпадать с сигналом на входе, разр да счетчика 2, поскольку сигнал, поступающий на их входы, снимаетс  из одной точки. Предлагаемое устройство обладает высокой точностью преобразовани  и надежностью, позвол ет использовать генератор эталонной частоты, длительность выходного импульса которого может варьироватьс  в широких пределах и не требует больших аппаратурных затрат --.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА ВО ВРЕМЕННОЙ ИНТЕРВАЛ, содер- ; жадна триггер, генератор тактовых импульсов и счетчик,о т л и ч а ющий с-я тем, что, с целью повышения надежности, в него введены кодирующий блок на двухпоэиционных коммутаторах и регистр сдвига,· выход которого через триггер подключен к входу генератора тактовых им пульсов, выход которого соединен’ с входом счетчика и с первыми входами нечетных двухпозиционных комму.таторов кодирующего блока, первые входы- четных двухпоэиционных коммутаторов кодирующего блока соединены с выходом, первого разряда счетчика и с входом предпоследнего разряда регистра сдвига, вход последнего разряда которого соединен с вторым входом первого двухпозиционного коммутатора кодирующего блока, причем выходы двухпоэиционных коммутаторов кодирующего блока подключены к остальным входам разрядов регистра сдвига * а вторые входы двухпозиционных коммутаторов кодирующего блока соединены с разрядными выходами счетчика.
    и „„1039028 >
SU813370718A 1981-12-23 1981-12-23 Преобразователь двоичного кода во временной интервал SU1039028A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813370718A SU1039028A1 (ru) 1981-12-23 1981-12-23 Преобразователь двоичного кода во временной интервал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813370718A SU1039028A1 (ru) 1981-12-23 1981-12-23 Преобразователь двоичного кода во временной интервал

Publications (1)

Publication Number Publication Date
SU1039028A1 true SU1039028A1 (ru) 1983-08-30

Family

ID=20988353

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813370718A SU1039028A1 (ru) 1981-12-23 1981-12-23 Преобразователь двоичного кода во временной интервал

Country Status (1)

Country Link
SU (1) SU1039028A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 567204, Н 03 К 1,3/02, 1,977. 2, Авторское свидетельство СССР №363207, кл. Н 03 К 13/20, 1973. V *

Similar Documents

Publication Publication Date Title
US4189713A (en) Remote control systems
SU1039028A1 (ru) Преобразователь двоичного кода во временной интервал
JPS61140215A (ja) パルス発生回路
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1029100A1 (ru) Цифровой фазометр
SU1314447A1 (ru) Устройство дл формировани пачек импульсов
SU1115225A1 (ru) Преобразователь код-временной интервал
SU1695507A1 (ru) Преобразователь код-временной интервал
SU1379939A1 (ru) Цифровой демодул тор сигналов с фазово-импульсной модул цией
SU1287287A1 (ru) Преобразователь перемещени в код
SU1059695A1 (ru) Регистр электронной и квазиэлектронной автоматической телефонной станции
SU1285602A1 (ru) Устройство формировани блочного балансного троичного кода
SU1376244A1 (ru) Преобразователь последовательного кода в параллельный
SU1476470A1 (ru) Устройство дл формировани свертки по модулю три
SU1075431A1 (ru) Устройство фазировани бинарного сигнала
SU1524178A1 (ru) Аналого-цифровой преобразователь
SU1012451A1 (ru) Устройство дл обнаружени ошибок цифрового сигнала
SU1008905A1 (ru) Преобразователь цифрового кода в частоту следовани импульсов
SU959289A1 (ru) Устройство дл обнаружени ошибок цифрового сигнала в контролируемых кодах
SU906011A1 (ru) Устройство дл контрол достоверности передачи информации квазитроичным кодом
SU1225002A1 (ru) Устройство дл синхронизации @ -последовательности
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU892712A1 (ru) Устройство дл преобразовани серий импульсов во временные интервалы
SU1427552A1 (ru) Умножитель частоты
JPS5595155A (en) Operation check system for counter