Изобретение относитс к вычислительной и измерительной технике и может быть использовано дл анализа распределений случайных велич и процессов. Известно устройство дл определ ни плотности веро тности, содержа щее блок накоплени и регистрации, сугиг4аторы, источник регулируемого напр жени , источник вспомогательно го пр моугольного напр жени , гене ратор пилообразного напр жени , ге нератор импульсов, опроса, двухсторо ние ограничители, блок вычитани , синхронный детектор, элементы И, модул тор и аналого-цифровой преоб разователь ij . Недостатками данного устройства вл ютс его низкое быстродействие обусловленное крутизной пилообразного напр жени , и широка номенкла тура э;.гментов устройства.. Наиболее близким к предлагаемому по технической сущности вл етс устройство дл определени положени числа на числовой оси, содержащее регистры, схемы сравнени , элементы И и ИЛИ, причем перва , втора и треть информационные шины устройства соединены с входами первого второго и третьего регистров соотве ственно, выходы первого регистра подключены к первой группе входов первой схемы сравнени , выходы втор го регистра соединены с первой груп пой входов второй схемы сравнени , выходы третьего регистра подключены к вторым группам входов первой и второй схем сравнени , первый выход первой схемы сравнени соединен с первыми входами первого и второго элементов И, второй выход первой схемы сравнени подключен к первым входам третьего и четвертого элемен тов и, первый вход второй схемы сра нени соединен с вторыми входами первого и третьего элементов И, вто рой выход второй схемы сравнени подключен к вторьлм входам второго и четвертого элементов И, выходы второго и третьего элементов И соединены с входами элемента ИЛИ, выхо которого подключен к выходной шине устройства, выходы первого и четвеп того элементов И и третьи выходы схем сравнени соединены с соответствующими выходными шинами устрой ства 2J . Недостатком известного устройства вл етс то, что оно позвол ет определить положение числа на числовой оси, разделенной только на три интервала; -(, a,b3 ;Ъ,ооС и не позвол ет формировать и .-нормировать гистограммы. Цель изобретени - повьииение быстродействи и расширение функциональных возможностей путем определени положени числа на числовой оси, разделенной на N+1 интервал , формирование и нормирование гистограммы, имеющей N+1интервал. Поставленна цель достигаете. тем, что в устройство дл формировани гистограммы, содержащее блок элементов ИЛИ, N регистров границ интервалов, N схем сравнени , первую группу блоков элементов и и реГистр приема числа, группа входов которого вл етс первым информационным входом устройства, а выход подключен к первым входам N схем сравнени , первый выход каждой из которых подключен к первому входу соответствующего блока элементов И первой группы, дополнительно содержит группу элементов И, счетчик чис.ла формирований гистограммы, вторую группу блоков элементов И, элемент задержки, триггер, элемент И, блок делени , счетчик им .пульсов опроса, дешифратор, N4-1 счетчиков и блок пам ти, входы которого подключены к выходам соответствующих блоков элементов И второй группы, информационные входы которых соединены соответственно с выходамн блока делени , разр дные входы которого подключены соответственно к выходам блока элементов ИЛИ, входы которого соединены соответственно с выходами блока элементов И второй группы, управл ющие входы которых объединены с управл ющими входами группы элементов И и подключены соответственно к выходам дешифратора, последний выход которого , кроме того, через элемент задержки соединен с информационным входом триггера, управл ющий вход которого вл етс входом нормировани устройства, а выход триггера соединен с управл ющим входом элемента И, информационный вход которого вл етс вторым информационным входом устройства, а выход элемента И соединен с входом разрешени счетчика импульсов опроса, выходы которого подключены соответственно к входам дешифратора, при этом вторые входы N схем сравнени соединены соответственно с выходами N регистров границ интервалов, а второй выход каждой i-й из N схем сравнений (, 2, ..., N) подключен к второму входу (i+l)-ro блока элементов И первой группы, управл ющие входы которых объединены с входом счетчика числа формирований гистограммы и вл ютс тактовым входом устройства выход счетчика числа формирований гистограммы соединен с управл юим входом блока делени , а выходы блоков элементов И первой группы подключены к входам соответствующих четчиков, выходы которых подключены соответственно к информационным входам блоков элементов И второй группы. На чертеже приведена схема устройства дл формировани гистограммы . Устройство содержит регистр 1 приема числа, N регистров 2 границ интервалов, N схем 3 сравнени , группу N+1 элементов И 4, группу N+1 счетчиков 5, счетчик 6 числа формирований гистограммы, N+1 груп . пу NH-1 .элементов И 7, элемент 8 задержки , триггер 9; элемент И 10, счетчик 11 импульсов опроса, дешифратор 12, блок 13 элементов.ИЛИ, группу элементов И 14, блок 15 делени , блок 16 пам ти и соответству щие входы 17-19 устройства. Первый информационный вход IV соединен с входом регистра 1 приема числа, выходы которого соединены с первыми входами схем 3 сравнени , вторые входы каждой j-й схемы 3 сравнени (, 2, ..., N) соединены с j-ым регистром 2 границ интервалов , первый выход j-й схемы 3 сра нени соединен с входом j-ro элемента И 4 группы, а второй выход с входом (j + 1)-го элемента И 4 гру пы, выход j-ro элемента и 4 группы соединен с j-ым счетчиком 5 группы. Один иэ входов всех элементов И 4, как и вход счетчика б, соединен с тактовым входом 18 устройства/ выхо каждого счетчика 5 группы подключены к информационным входам соответс вующих элементов И 7 группы, управл ющие входы которых подключенык выходам дешифратора 12, а выходы к соответствующим входам блока 13 элементов ИЛИ, выходы которых соедннены с входами блока 15, вторые входы которого подключены к выходам счетчика б числа формирований гисто раммы, а выходы - к информационным входам элементов И 14 группы, управ л ющие входы которых соединены с выходами дешифратора 12, выходы каж дого элемента И 14 группы соединены с соответствующим выходом блока 16 пам ти, последний выход Дешифратора 12 подключен к входу элемента 3 задержки, выход которого соединен с информационным входом триггера 9, выход которого подключен к управл ю щему входу элемента И 10, информаци ный вход которого подключен к источ нику импульсов (в качестве последнего может быть использован источни синхроимпульсов ЭВМ), выход элемент И 10 подключен к входу разрешени счетчика 11 импульсов опроса, выход которого соединены с входами дешифратора 12, вход 19 нормировани под ключен к другому входу триггера 9. Устройство работает следующим образом. 3 исходном состо нии в регистрах 2 записаны значени границ интерваов гистограммы а, а, ... Зц, счет.чики 5, б и 11 установлены в состо ние О, триггер 9 установлен в состо ние О, импульс через элемент И 10 не поступает на вход счетчика 11. Пусть на информационный вход 17 последовательно поступают три числа Х|, х их.}, соответственно принадлежащих интервалам числовой оси 1-00, ,1а, а,, и ац,со L. При поступлении первого числа Х( вследствие выполнени услови х af с первого выхода первой схемы 3 сравнени разрешающий потенциал подаетс на вход первого элемейта И 4. Сигнал, поданный на клемму (вход) 18, пройдет на вход счетчика 6 и через открытый элемент И 4 на вход первого счетчика 5. При по влении на информационном входе числа х найдутс две смежные схемы 3 сравнени с номерами j-1 и j (, 3, ..., N), устанавливающие факт истинности неравенств Xj i и этом случае с второго входа первой н первого входа второй из них подаютс на два входа j-re элемента И 4 разрешающие потенциалы . Поданный на клемму (вход) 18 сигнал пройдет на вход счетчика 6 и через открытый j-ый элемент И 4 на вход j-ro счетчика 5, увеличив на единицу содержимое этих счетчиков . При поступлении на вход 17 числа х- вследствие выполнени услови х. на втором входе N-й схемы 3.сравнени подаетс разрешающий потенциал на (М-И)-й элемент И 4. Поданный на вход 18 сигнал пройдет на вход счетчика б и через открытый элемент И 4 на вход (N+l)-ro счетчика 5, увеличив на единиц содержимое этих счетчиков. Таким образом, при приходе любоiro очередного случайного чис.ла осуще;ствл етс увеличение на- единицу содержимого регистра б и содержимо:го соответствующего интервалу регистра 5. Так осуществл етс формирование гистограммы случайных чисел. При формировании гистограммы случайных процессов значение измер емой величины в цифровом коде подаетс на информационный вход 17, а на вход 18 подаютс сигналы в необходимые дл съема информации моменты . Сигнал нормировани гистограммы поступает на вход 19, перевод триг;гер 9 в состо ние 1 и разреша поступление импульсов от входа 20 через элемент И 10 на вход счетчиThe invention relates to computing and measuring technology and can be used to analyze the distribution of random quantities and processes. A device for determining the probability density, containing an accumulation and recording unit, sugigators, an adjustable voltage source, an auxiliary rectangular voltage source, a sawtooth voltage generator, a pulse generator, a survey, a double sided limiters, a subtraction unit, synchronous detector, AND elements, modulator, and analog-to-digital converter ij. The disadvantages of this device are its low speed due to the steepness of the sawtooth voltage, and the wide range of device data. The closest to the proposed technical essence is a device for determining the position of a number on a number axis, containing registers, comparison circuits, elements And and OR, with the first, second and third device information buses connected to the inputs of the first second and third registers, respectively, the outputs of the first register are connected to the first group of inputs in the first comparison circuit, the outputs of the second register are connected to the first group of inputs of the second comparison circuit, the outputs of the third register are connected to the second input groups of the first and second comparison circuits, the first output of the first comparison circuit is connected to the first inputs of the first and second elements, and the second output the first comparison circuit is connected to the first inputs of the third and fourth elements, and the first input of the second circuit is connected to the second inputs of the first and third elements AND, the second output of the second comparison circuit is connected to the second the inputs of the second and fourth elements AND, the outputs of the second and third elements AND are connected to the inputs of the OR element whose output is connected to the output bus of the device, the outputs of the first and fourth AND elements and the third outputs of the comparison circuit are connected to the corresponding output buses of the 2J device. A disadvantage of the known device is that it allows determining the position of a number on a number axis divided only into three intervals; - (, a, b3; b, ooC and does not allow to form and.-normalize histograms. The purpose of the invention is to increase speed and enhance functionality by determining the position of a number on a number axis, divided by N + 1 interval, forming and normalizing a histogram, having an N + 1 interval. The goal is achieved by the fact that a device for forming a histogram containing a block of OR elements, N registers of interval boundaries, N comparison circuits, the first group of element blocks and a number reception register, whose input group is The first information input of the device is ts, and the output is connected to the first inputs of N comparison circuits, the first output of each of which is connected to the first input of the corresponding block of elements AND of the first group, additionally contains a group of elements AND, a counter of the number of histogram formations, , delay element, trigger, AND element, dividing unit, polling pulses counter, descrambler, N4-1 counters and memory block whose inputs are connected to the outputs of the corresponding And element blocks of the second group, informational Its inputs are connected respectively to the outputs of the dividing unit, the bit inputs of which are connected respectively to the outputs of the OR element block, whose inputs are connected respectively to the outputs of the AND block of the second group, the control inputs of which are combined with the control inputs of the group of AND elements and connected respectively to the outputs of the decoder, the last output of which, in addition, through the delay element is connected to the information input of the trigger, the control input of which is the normalization input of the device, and the trigger output is connected to the control input of the AND element, whose information input is the second information input of the device, and the output of the AND element is connected to the enable input of the polling pulse counter, whose outputs are connected respectively to the inputs of the decoder, while the second inputs of the N comparison circuits are connected respectively with outputs N of the registers of the interval boundaries, and the second output of each i-th of the N comparison circuits (, 2, ..., N) is connected to the second input (i + l) -ro of the AND block of the first group of elements whose control inputs are combined with stroke count number histogram units and are a clock input of the output device of histogram units counter coupled to the control yuim input dividing unit, and outputs element blocks and the first group are connected to the inputs of respective Meters withstand, the outputs of which are respectively connected to the data inputs of element blocks and the second group. The drawing shows a diagram of a device for forming a histogram. The device contains a number 1 reception register 1, N registers 2 interval boundaries, N comparison circuits 3, a group of N + 1 AND 4 elements, a group of N + 1 counters 5, a counter 6 of the number of histogram formations, N + 1 groups. pu nh-1. elements and 7, element 8 delay, trigger 9; the element 10, the counter 11 of the polling pulses, the decoder 12, the block 13 elements. OR, the group of elements 14, the division 15, the memory 16 and the corresponding inputs 17-19 of the device. The first information input IV is connected to the input of the number reception register 1, the outputs of which are connected to the first inputs of the comparison circuits 3, the second inputs of each j-th comparison circuit 3 (, 2, ..., N) are connected to the j-th register of the 2 interval limits , the first output of the j-th circuit 3 is connected to the input of the j-ro element of the 4th group, and the second output to the input of the (j + 1) -th element of the 4th group, the output of the j-ro element and 4 group of the j 5th group counter. One of the inputs of all elements AND 4, as well as the input of counter b, is connected to the clock input 18 of the device / output of each counter 5 groups connected to the information inputs of the corresponding elements AND 7 of the group, the control inputs of which are connected to the outputs of the decoder 12, and the outputs to the corresponding the block inputs 13 elements OR, the outputs of which are connected to the inputs of block 15, the second inputs of which are connected to the outputs of the counter 6 of the number of histogram formations, and the outputs to the information inputs of the elements AND 14 of the group, the control inputs of which are connected to the outputs of the decoder 12, the outputs of each element And group 14 are connected to the corresponding output of the memory block 16, the last output of the decoder 12 is connected to the input of the delay element 3, the output of which is connected to the information input of the trigger 9, the output of which is connected to the control input of the element 10, the information input of which is connected to a pulse source (as the latter can be used sources of computer clock pulses), the output element AND 10 is connected to the resolution input of the counter 11 of the polling pulses, the output of which is connected to odes decoder 12, the input 19 by normalizing the key to the other input of the flip-flop 9. The device operates as follows. 3 of the initial state in registers 2 the values of the limits of the histogram intervals a, a, ... Zz, counts 5, b and 11 are set to the state O, the trigger 9 is set to the state O, the pulse through the element And 10 is not received to the input of the counter 11. Let three numbers X |, x of them.} respectively, each corresponding to the intervals of the numerical axis 1-00,, 1a, a ,, and ats, ω L, be sent to the information input 17 successively. meeting the conditions af from the first output of the first comparison circuit 3, the resolving potential is fed to the input of the first element a AND 4. The signal applied to terminal (input) 18 will pass to the input of counter 6 and through the open element I 4 to the input of the first counter 5. When the number x appears on the information input, there will be two adjacent diagrams 3 compared with the numbers j-1 and j (, 3, ..., N), which establish the fact of the inequality Xj i, and in this case, from the second input of the first n of the first input of the second of them, the resolving potentials are fed to the two inputs of the j-re element AND 4. The signal fed to the terminal (input) 18 will pass to the input of counter 6 and through the open j-th element AND 4 to the input of j-ro counter 5, increasing by one the contents of these counters. Upon admission to the input number 17 x- due to the conditions. at the second input of the Nth circuit 3. a comparison is given to the resolving potential of the (M-I) -th element AND 4. The signal fed to input 18 will pass to the input of counter b and through the open element AND 4 to the input (N + l) -ro counter 5, increasing by units the contents of these counters. Thus, when any new random number arrives, the number of contents of register b increases and contains: the corresponding interval of register 5. This is how the histogram of random numbers is formed. When forming a histogram of random processes, the value of the measured value in a digital code is fed to information input 17, and to input 18 signals are sent to the moments necessary for retrieving information. The histogram normalization signal is fed to input 19, transferring trig; ger 9 to state 1 and permitting the arrival of pulses from input 20 through AND 10 to the input of the counter