SU1020863A1 - Устройство управлени дл доменной пам ти - Google Patents

Устройство управлени дл доменной пам ти Download PDF

Info

Publication number
SU1020863A1
SU1020863A1 SU823392843A SU3392843A SU1020863A1 SU 1020863 A1 SU1020863 A1 SU 1020863A1 SU 823392843 A SU823392843 A SU 823392843A SU 3392843 A SU3392843 A SU 3392843A SU 1020863 A1 SU1020863 A1 SU 1020863A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
address
trigger
register
Prior art date
Application number
SU823392843A
Other languages
English (en)
Inventor
Владислав Иванович Косов
Александр Михайлович Иванов
Константин Васильевич Милованов
Владимир Иванович Мхатришвили
Анатолий Иванович Савельев
Юрий Иванович Фокин
Original Assignee
Предприятие П/Я А-1586
Московский Ордена Трудового Красного Знамени Текстильный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586, Московский Ордена Трудового Красного Знамени Текстильный Институт filed Critical Предприятие П/Я А-1586
Priority to SU823392843A priority Critical patent/SU1020863A1/ru
Application granted granted Critical
Publication of SU1020863A1 publication Critical patent/SU1020863A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении устройств хранени  дискретной информации на цилин дрических магнитных доменах (ЦМД). Известно устройство управлени  дл  запоминающего устройства, содержащее генератор тактовых импульсов, счетчик, блок записи-считывани  информации , соединенный с разр дными и адресными шинами накопител , дешифра тор, сумматор и элементы И t lНедостатком данного устройства  в л етс  невозможность разделени .исправных и неисправных  чеек пам ти на копител . Наиболее близким к предлагаемому  вл етс  устройство управлени  дл . запоминающего устройства, содержащее генератор тактовых импульсов, элемен запроса, формирователь импульсов запроса приоритетной информации, выход ной регистр, соединенный через элементы ИЛИ с каналом передачи данных, и блок буферной пам ти приоритетной информации t21. Недостатками известного устройств  вл ютс  низка  надежность записи и считывани  информации, а также пониженное быстродействие, св занное с большим временем различи  .дефектных  чеек и нахождением выбранных страни пам ти. Отсутствие, приоритета исключени  дефектных  чеек пам ти (регист ров хранени  ) в процессе работы (так тового перебора )  чеек и тактового определени  нужного адреса страницы значительно снижает быстродействие записи и считывани  информации, а следовательно, и надежность устройст ва в целом. Цель изобретени  - повышение быст родействи  и надежности устройства управлени  дл  доменной пам ти. Поставленна  цель достигаетс  тем что устройство управлени  дл  доменной пам ти, содержащее генератор так товых импульсов, первый выхол которо го  вл етс  выходом устройства, а второй выход подключен к блоку полупосто нной пам ти, регистр адреса, подключенный к кодовым шинам адреса и Установка О, и регистр .числа, подключенный к кодовым шинам числа и Установка О, содержит три триггера , первые входы которых соединены с кодовой шиной Установка О, второй вход второго триггера соединен с кодовой шиной Запись адреса, второй вход TpieTbero триггера соединен с ко . довой шиной Счет, второй и третий входы первого триггера соединены соответственно с третьим выходом генератора тактовых импульсов и выходом блока полупосто нной пам ти, счетчик адреса, блок:сравнени , первый вход которого подключен к выходу счетчика {адреса, а второй вход - к первому выходу регистра адреса, элементы И и ИЛИ, причем первые входы первого и второго элементов И соединены с кодовой шиной Запись, вторые входы с выходом первого триггера, третий вход первого элемента И подключен к выходу регистра числа, а выход первого элемента И - к первому в-ходу первого элемента ИЛИ, выход которого  вл етс  выходом устройства, третий вход второго элемента И подключен к второму выходу регистра адреса, а выход второго элемента И - к второму входу первого элемента ИЛИ, первый вход третьего элемента И соединен с выходом второго триггера, второй вход - с первым входом четвертого элемента и, выход которого подключен к третьему входу регистра числа, третий вход - с выходом первого триггера и вторым входом четвертого элемента И, а выход - с первым входом второго элемента ИЛИ, выход которого подключен к входу счетчика адреса, причем первый вход п того элемента И св зан с выходом третьего триггера, второй вход - с первым выходом генератора тактовых импульсов, а выход с вторым входом второго элемента ИЛИ, третий вход четвертого элемента И соединен с выходом блока сравнени , а четвертый вход - с кодовой шиной Считывание. На чертеже приведена блок-схема устройства управлени  дл  доменной пам ти. Устройство содержит генератор 1 тактовых импульсов, первый и второй, выходы-которого подключены соответственно к входам блока 2 полупосто нной, пам ти и накопител  3 на ЦМД, регистр 4адреса, подключенный к кодовым шинам адреса и Установка О, регистр 5числа, подключенный к кодовым шинам числа и Установка О, первый, второй и третий триггеры .6-8, счетчик 9 адреса, блок сравнени  10, первый 11, второй 12, третий 13, четвертый 14 и п тый 15 элементы И, а также первый 16 и второй 17 элементы.ИЛИ. Устройство управлени  дл  доменной пам ти работает в двух режимах: запит си и считывани  информации, причем считывание может -быть без разр ушени  хранимой информации - считывание .с репликацией, и считывание с разрушением информации - считывание с аннигил цией . При эапиеи информации в накопитель 3 на ЦМД генератор 1 тактовых импульсов выдает сигналы,. запускающие вращающеес  магнитное поле в накопителе 3 и опрашивающие, блок 2 полупосто нной пам ти. Перед началом работы первый, второй и третий триггеры 6-8, регистр 5 числа и регистр 4 адреса устанавливаютс , в исходное положение с кодовой шины Установка О. На кодовую шину Запись подаетс  разрешающий потенциал, а на регистр 4 адреса - код адреса той страницы , в которую необходимо записать число. В блок 2 полупосто нной пам ти перед началом работы записываютс  адреса исправных страниц и первый же такт опроса заставл ет блок 2 ПОлупосто нной пам ти выдать сигнал 1 или О в зависимости от того, производитс  запись в исправную страницу или нет. Если страница исправна , то первый триггер б устанавливаетс  в состо ние 1 и первый разр д из регистра 4 адреса по разрешающему потенциалу с первого триггера б через второй элемент И 12 и первый эле мент ИЛИ 16 записываетс  в накЬпител 3 на ЦМД. При неисправной странице первый триггер б остаетс  в состо нии Ь и запись кода адреса страницы в накопитель 3 не производитс . Первый триггер б после окончани  каждого такта сбрасываетс  в состо ние О. Таким образом, последовательно осуществл етс  запись адреса из регистра 4 адреса в накопитель 3 в исправные страницы пам ти. После записи адреса производитс  перезапис кода числа из регистра 5 числа через первый элемент И 11 и первый элемент ИЛИ .16.также в исправные страницы на копител  3 по. разрешающему потенциалу с первого триггера б. После записи в исправные странищл их кодов адреса и кодов записываемлх чисел .доменна  пам ть готова к работе в режиме считывани  (с аннигил цией или репликацией - разрушением информации при считывании или без разрушени  }. Перед считыванием информации все блоки также устанавливаютс  в исходное состо ние сигналом Установка О. Затем начинает работать генератор 1 тактовых импульсов, который запускает вращающеес  магнитное поле в накопителе 3, устанавливает в каждом такте первый триггер 6 и опрашивает блок 2 полупосто нной пам ти. Одновременно по кодовой шине Запись адреса устанавливаетс  в .состо ние 1 второй триггер 7. В течение тактов код адреса страницыиз накопител  3 по разрушак щему потенциалу с второго,триггера 7 и первого триггера 6 (в случае исправных страниц ) записываетс  через третий элемент И 13 и второй элемент ИЛИ 17 в счетчик 9 адреса. Этот код адреса сравниваетс  в блоке 10 сравнени  с записанным перед началом работы а есрм выбранной страницы в регистр 4 адреса. При несовпадении кодов адресов начинает работать третий триггер 8, устанавливаемый в состо ние 1 сигналов с кодовой шиной Счет. Импульсы с генератора 1 тактовых импуль сов через п тый элемент И 15 и второй элемент ИЛИ 17 проход т на счетчик 9 адреса, увеличива  его содержимое с приходом каждого такта на единицу. Одновременно в каждом такте производитс  сравнение содержимого счетчика 9 адреса и регистра 4 адреса на блоке 10 сравнени . При равенстве кодов блок 10 сравнени  выдает, сигнал разрешени  на четвертый элемент И 14 и код числа с исправных страниц с нако пител  3. фиксируетс  в регистре 5 числа в случае наличи  разрешающего потенциала с кодовой шины Считывание .
Таким образом, использование предлагаемого устройства управлени  дл  доменной пам ти позвол ет производить запись кодов адреса страниц и кодов чисел в исправшле страницы доменной пам ти, а при считывании информации производить надежное различие исправных страниц, быстро и надежно огчэедел ть адреса считанной страницы и затем последовательным счетом дово .дить до нужного адреса и считывать код числа из требуемой стрсшищл,значительно повысить алстродействие при считывании информации из доменной пам ти и надежность работы. .

Claims (1)

  1. (57 ) УСТРОЙСТВО УПРАВЛЕНИЯ ДЛЯ ДОМЕННОЙ ПАМЯТИ, содержащее генератор тактовых импульсов, первый выход которого является выходом устройства, · а второй выход подключен к блоку полу постоя иной памяти, регистр адреса, подключенный к кодовым шинам адреса и Установка”0, и регистр числа, подключенный к кодовым шинам числа и Установка О, о т л и чаю щ е е с я тем, что, с целью повышения быстродействия и надёжности устройства, оно содержит три триггера, первые входы которых соединены с кодовой . шиной Установка ”0, второй вход второго триггера соединен с кодовой шиной Запись адреса, второй вход третьего триггера соединен с кодовой шиной Счет, второй и третий входы первого триггера соединены соответственно с третьим выходом генератора тактовых импульсов и выходом блока полупостойнной памяти, счётчик адре-<
    са, блок сравнения, первый вход ко** . торого подключен к выходу счетчика ;· адреса, а второй вход - к первому выходу регистра адреса, элементы И и ИЛИ, причем первые входа первого и второго элементов И соединены с кодовой шиной Запись, вторые входа с выходом первого триггера, третий вход первого элемента Й подключен к выходу регистра числа, а выход первого элемента И - к первому входу первого элемента ИЛИ, выход которого является выходом устройства, третий вход второго элемента И подключен к второму выходу регистра адреса, а выход второго элемента И — к второму входу первого элемента ИЛИ, первый вход третьего элемента И соединен с выходом второго триггера,’второй вход - с первым входом четвертого элемента И, выход которого подключен к третьему входу регистра числа, третий вход - с выходом первого триггера и вторым входом четвертого элемента И, а выход - с первым входом второго элемента ИЛИ, выход которого подключен к входу счетчика адреса, причем первый вход пятого элемента И связан с выходом третьего триггера, второй вход - с первым выходом гене- . ратора тактовых импульсов, а выход с вторым входом второго элемента ИЛИ, третий вход четвертого элемента И соединен с выходом блока сравнения, а четвертый вход - с кодовой шиной Считывание.
SU823392843A 1982-02-03 1982-02-03 Устройство управлени дл доменной пам ти SU1020863A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823392843A SU1020863A1 (ru) 1982-02-03 1982-02-03 Устройство управлени дл доменной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823392843A SU1020863A1 (ru) 1982-02-03 1982-02-03 Устройство управлени дл доменной пам ти

Publications (1)

Publication Number Publication Date
SU1020863A1 true SU1020863A1 (ru) 1983-05-30

Family

ID=20996181

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823392843A SU1020863A1 (ru) 1982-02-03 1982-02-03 Устройство управлени дл доменной пам ти

Country Status (1)

Country Link
SU (1) SU1020863A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР W 519761, кл.е 11 С 19/00, 1976. 2. Авторское свидетельство СССР 754480, кл.С; 11 С 19/00, 1980 (прототип ). *

Similar Documents

Publication Publication Date Title
EP0361743B1 (en) Serial input/output semiconductor memory
SU1020863A1 (ru) Устройство управлени дл доменной пам ти
SU1644226A1 (ru) Устройство управлени дл пам ти на цилиндрических магнитных доменах
SU487417A1 (ru) Запоминающее устройство
SU1273936A2 (ru) Многоканальное устройство ввода информации
SU1367045A1 (ru) Устройство дл контрол пам ти
SU1367042A1 (ru) Посто нное запоминающее устройство
SU1095242A1 (ru) Устройство поиска и контрол адреса страницы дл доменной пам ти
SU1550585A1 (ru) Буферное запоминающее устройство
SU1481856A1 (ru) Устройство управлени дл доменной пам ти
SU1022216A1 (ru) Устройство дл контрол доменной пам ти
SU429466A1 (ru) Запоминающее устройствофшд
SU1249594A1 (ru) Запоминающее устройство
SU824319A1 (ru) Запоминающее устройство с самоконтролем
SU1509871A1 (ru) Устройство дл сортировки информации
SU1524094A1 (ru) Буферное запоминающее устройство
SU1265856A1 (ru) Устройство управлени дл доменной пам ти
SU1282141A1 (ru) Буферное запоминающее устройство
SU826419A1 (ru) Оперативное запоминающее устройство
SU1410053A1 (ru) Устройство дл асинхронной ассоциативной загрузки многопроцессорной вычислительной системы
SU1075311A1 (ru) Устройство управлени дл доменной пам ти
SU1264239A1 (ru) Буферное запоминающее устройство
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1295447A1 (ru) Запоминающее устройство
SU1215137A1 (ru) Запоминающее устройство с коррекцией информации