SU1003319A1 - Устройство дл синхронизации импульсов - Google Patents
Устройство дл синхронизации импульсов Download PDFInfo
- Publication number
- SU1003319A1 SU1003319A1 SU802862649A SU2862649A SU1003319A1 SU 1003319 A1 SU1003319 A1 SU 1003319A1 SU 802862649 A SU802862649 A SU 802862649A SU 2862649 A SU2862649 A SU 2862649A SU 1003319 A1 SU1003319 A1 SU 1003319A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- pulses
- output
- pulse
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретениеотноситс к импульсной технике и может быть использовано в контрольно-измерительных комплексах .
Известно устройство дл синхронизации , содержащее два синхровхода, вход запуска и логические элементы И-НЕ 1.
Недостатком устройства вл етс искажение длительности последнего импульса в серии.
Наиболее близким к предлагаемому техническим решением вл етс устройствЬ дл синхронизации импульсов, содержащее два канала формировани последовательностей импульсов,каждый из которых состоит из последова- тельно соединенных первого и второго триггеров, выход второго триггера каждого канала формировани последовательностей импульсов подключен к первому и второму входам элемента ИЛИ соответственно 2.
Недостатком известного устройства вл етс невозможность работы с выходными сигналами переменной скважности .
Цель изобретени - расширение функциональных возможностей.
Поставленна цель достигаетс тем, что в устройство дл синхронизации импульсов, содержащее два канала формировани последовательностей импульсов , каждый из которых состоит из прследов.этельно соединенных первого и второго триггеров, выход .второго триггера каждого канала формировани последовательностей импульсов под10 ключен к первому и -второму входам элемента ИЛИ соответственно, дополнительно в каждый канал формировани последовательностей икшульсов введен триггер, причем в каждом канале
15 формировани последовательностей
импульсов первый выход дополнительного триггера соединен с первым входом первого триггера и вторым входом второго триггера, второй выход допол20 нительного триггера подключен к второму и третьему входам первого триггера , выход которого соединен с первым входом дополнительного, второй вход которого подключен к четвертому входу первого триггера своего канала
25 формировани последовательностей импульсов и четвертому входу первого триггера другого канала формировани последовательностей импульсов, тре30 тий вход дополнительного триггера
подключен к п тому и шестому входам первого триггера и к третьему входу второго триггера, причем первый вход элемента ИЛИ подключен к третьему входу- дополнительного триггерй своего канала формировани последовательностей импульсов, а второй вход элемента ИЛИ соединен с третьим входом дополнительного триггера канала формировани последовательностей импуль1СОВ .
На чертеже представлена блок-схема устройства дл синхронизации импульсов .
Устройство дл синхронизации импульсов содержит каналы 1 и 2 формировани последовательностей импульсов , канал 1 состоит из триггеров .3-5. Канал 2 состоит из триггеров 6-8. Триггеры 3-5 выполнены на логических элементах ИЛИ-НЕ 9-14,триггеры 6-8 выполнены на логических элементах ИЛИ-ВЕ 15-20, элемент ИЛИ-: НЕ 21.
На чертеже также показаны шины 22 и 23 синхронизирующих импульсов, шина 24 управл ющих импульсов, шина 25 выходна .
Устройство работает следующим образом .
Начина с момента времени t,входные синхроимпульсы по шинам 22 и 23 проход т через элемент ИЛИ-НЕ 17 и постуйают на элементы ИЛИ-НЕ 14 и 20 в каналах 1 и 2 формировани последовательностей импульсов,но на выход элемента ИЛИ-НЕ 21 не поступают, так как управл ющий импульс на шине 24, равный логической единице, блокирует элементы ИЛИ-НЕ 10, 12, .16 и 18 В момент времени 12 управл ющий импульс становитс равным логическому нулю. При распределении (фиг. 2) во времени управл ющего импульса и синхроимпульсов после момента времени t2. начинаютс одновременные изме нени состо ний выходов элементов ИЛИ-НЕ 10 и 13 в канале 1 и элементов . 16 и 19 в канале 2 формировани последовательностей импульсов.
Элементы ИЛИ-НЕ 14 и 20 не будут реагировать на изменение состо ни 50 выходов элементов Ш1И-НЕ 13 и 19 до окончани действи синхроимпульса, действующего на шине 22 и равного значению логической единицы на выходе элемента ИЛИ-НЕ 11. 3 момент вре- 55 мани t выходной элемент ИЛИ-НЕ 20 канала 2 изменит состо ние нул на единицу, что вызовет, в свою очередь, изменение состо ний выходов элементов ИЛИ-НЕ 11 и 10 ,а также дальнейшую 60 блокировку элементов ИЛИ-НЕ 9-11 и 14 канала 1. Длительность синхроимпульса на выходе элемента ИЛЙ-НЕ 11 канала 1 при этом сократитс , а по вление логической единицы на выходе элемента ИЛИ-НЕ 12 блокирует изменение состо ний элементов ИЛИ-НЕ 9, 10, I3f и 14 на врем действи управл ющего импульса. Таким образом, на шину 25 поступ т синхроимпульсы, которые про5 ход т от шины 23 через элементы ИЛИНЕ 17, 20 и 21 без сокращени дли-. J тельности первого импульса серии. Сокращение длительности первого импульса серии не происходит при любом 10 распределении во времени управл ющего импульса и синхроимпульсов.
Работа устройства синхронизации |После окончани управл ющего импульса происходит следующим образом. В
5 момент t управл ющий импульс изменит свое состо ние на логический ноль, что вызовет одновременное изменение состо ний элементов ИЛИ-НЕ 12 и 16, а затем и элемента ИЛИ-НЕ 15. Измене ние состо ни элемента ИЛИ-НЕ 16 на вызовет изменени состо ни выхода элемента ИЛИ-НЕ 17, который может блокировать элемент ИЛИ-НЕ 20, сократить длительность последнего имj . пульса серии, так как до момента времени t сигнал на выходе элемента ИЛИ-НЕ 14 равен логической единице, т.е. входной синхроимпульс с шины 23 через элемент ИЛИ-НЕ 17 и элемент ИЛИ-НЕ 21 полностью пройдет на шину
0 25. После момента времени t элемент ИЛИ-НЕ 19 изменит состо ние выхода на логическую единицу, блокирует элемент ИЛИ-НЕ 20, изменив состо ние его выхода на логический ноль, и тем са,5 мым снимает блокировку с элементов ШИ-НЕ 11, 9, 10 и 14. Любое распределение во времени синхроимпульсов запуска не приведет к сокращению длительности последнего импульса
0 серии.
Таким образом, предлагаемое устройство по сравнению с известными обеспечивает сохранение длительности первого и последнего импульса серии
при любом распределении во времени моментов начала и окончани запуска и синхроимпульсов.
Claims (1)
- Формула изобретениУстройство дл синхронизации импульсов , содержащее два канала формировани последовалельностей импульсов , каждый из которых состоит из последовательно соединенных первого и второго триггеров, выход второго триггера каждого канала формировани последовательностей импульсов подключен к первому и второму входам элемента ИЛИ соответственно, отличающеес тем, что, с целью расширени функциональных возможностей , в каждый канал формировани последовательностей импульсов дополни
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802862649A SU1003319A1 (ru) | 1980-01-04 | 1980-01-04 | Устройство дл синхронизации импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802862649A SU1003319A1 (ru) | 1980-01-04 | 1980-01-04 | Устройство дл синхронизации импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1003319A1 true SU1003319A1 (ru) | 1983-03-07 |
Family
ID=20869242
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802862649A SU1003319A1 (ru) | 1980-01-04 | 1980-01-04 | Устройство дл синхронизации импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1003319A1 (ru) |
-
1980
- 1980-01-04 SU SU802862649A patent/SU1003319A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1003319A1 (ru) | Устройство дл синхронизации импульсов | |
US3996523A (en) | Data word start detector | |
SU1356251A1 (ru) | Устройство выделени циклового синхросигнала | |
SU563736A1 (ru) | Устройство дл синхронизации равнодоступных многоканальных систем св зи | |
SU748838A1 (ru) | Устройство дл синхронизации импульсных последовательностей | |
SU851757A1 (ru) | Синхронизатор импульсов | |
SU658718A1 (ru) | Синхронный счетный триггер | |
SU1651374A1 (ru) | Синхронный делитель частоты | |
SU511715A1 (ru) | Устройство дл синхронизации сигналов | |
SU1370783A1 (ru) | Перестраиваемый делитель частоты следовани импульсов | |
SU604167A1 (ru) | Устройство дл разделени асинхронных каналов | |
SU1226638A1 (ru) | Селектор импульсов | |
SU790120A1 (ru) | Устройство дл синхронизации импульсов | |
SU1734199A1 (ru) | Устройство синхронизации импульсов | |
SU1431038A1 (ru) | Многоканальный программируемый генератор импульсов | |
SU1158968A1 (ru) | Устройство дл коррекции сигналов времени | |
SU1081804A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1721809A1 (ru) | Устройство преобразовани последовательности пр моугольных импульсов напр жени | |
SU1361527A1 (ru) | Распределитель импульсов | |
SU1160550A1 (ru) | Формирователь одиночного импульса | |
SU1163469A2 (ru) | Устройство формировани одиночного импульса | |
SU788409A1 (ru) | Устройство фазировани | |
SU731604A2 (ru) | Устройство тактовой синхронизации с пропорциональным регулированием | |
SU900458A1 (ru) | Регистр | |
SU606200A1 (ru) | Устройство дл синхронизации импульсов |