SE503702C2 - Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet - Google Patents

Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet

Info

Publication number
SE503702C2
SE503702C2 SE9303338A SE9303338A SE503702C2 SE 503702 C2 SE503702 C2 SE 503702C2 SE 9303338 A SE9303338 A SE 9303338A SE 9303338 A SE9303338 A SE 9303338A SE 503702 C2 SE503702 C2 SE 503702C2
Authority
SE
Sweden
Prior art keywords
signal
transmission
transmission rate
available
signals
Prior art date
Application number
SE9303338A
Other languages
English (en)
Other versions
SE9303338L (sv
SE9303338D0 (sv
Inventor
Karl Sven Magnus Buhrgard
Johan Uno Tingsborg
Mats Lars Birger Lindblom
Hao Jiang
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Priority to SE9303338A priority Critical patent/SE503702C2/sv
Publication of SE9303338D0 publication Critical patent/SE9303338D0/sv
Priority to AU79515/94A priority patent/AU680695B2/en
Priority to CA002173949A priority patent/CA2173949C/en
Priority to FI961592A priority patent/FI961592A0/sv
Priority to DE69433707T priority patent/DE69433707D1/de
Priority to JP07511660A priority patent/JP3097921B2/ja
Priority to BR9407801A priority patent/BR9407801A/pt
Priority to CN94193764A priority patent/CN1086885C/zh
Priority to KR1019960701876A priority patent/KR100299013B1/ko
Priority to EP94930377A priority patent/EP0723723B1/en
Priority to PCT/SE1994/000909 priority patent/WO1995010900A1/en
Priority to US08/320,660 priority patent/US5604739A/en
Priority to TW083109498A priority patent/TW296514B/zh
Publication of SE9303338L publication Critical patent/SE9303338L/sv
Priority to NO961412A priority patent/NO961412L/no
Publication of SE503702C2 publication Critical patent/SE503702C2/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/22Time-division multiplex systems in which the sources have different rates or codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/24Time-division multiplex systems in which the allocation is indicated by an address the different channels being transmitted sequentially
    • H04J3/247ATM or packet multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Selective Calling Equipment (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)
  • Burglar Alarm Systems (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

503 702 En sådan ytterligare överföringshastighet kan vara 2,5 Gb/s. _ 2 _ Till teknikens tidigare ståndpunkt hör också signalmottagande och signalsändande enheter av multiplexerande typ, där mot- tagna signaler, på en förbindning, uppträder med en hastighet av 155 Mb/s, och omvandlas till en sänd signal, på en för- bindning, på vilken då uppträder en signal med en hastighet av 622 Mb/s.
Liknande enheter är tidigare kända där omvandlingen kan ske från 155 Mb/s till 2,5 Gb/s.
Enheter av demultiplexerande typ är även kända, och dessa kan då omvandla signaler med en hastighet av 622 Mb/s till signa- ler med en hastighet av 155 Mb/s., o.s.v..
Enheten för omvandling av andra hastigheter av hithörande slag är även kända.
Normalt är varje sådan enhet anpassad för ett enda omvand- lingstal och för varje önskad hastighetsomvandling krävs en mot den valda hastighetsomvandlingen svarande enhet.
Ett flertal sådana enheter krävs därmed för olika ändamål inom en väljarutrustning eller annan elektronisk utrustning.
Beaktas förutsättningarna för föreliggande uppfinning och dess speciella tillämpning kan nämnas att det är tidigare känt ett signaleringsmönster, där det på var och en av ett antal tillgängliga förbindelser sändes informationsbärande datapaket, som ATM-celler, seriellt eller parallellt.
Det är även känt ett signaleringsmönster, där ett antal tillgängliga ledningar är anpassade till antalet bitpositio- ner ingående i ett ord inom ett datapaket, såsom en ATM-cell, och låta signalen på var och en av dessa ledningar samtidigt bära resp. bitpositions innehåll, varigenom ett antal momen- 3 sus 702 tana bitpositioner uppträdande på dessa ledningar tillsammans representerar signalinformationen hos ett dataord.
Ett system där föreliggande uppfinning med fördel kan komma till användning är översiktigt beskrivet i Ericsson Review No. 1. 1993, i artiklarna "The ATM Switch Concept and The ATM Pipe Switch" av Mikael Larsson, et al och "The Telecom Evolu- tion in the Broadband Era" av Peter Staxèn, et al. nznosönsnss rön Fönsniccmmz UPPFINNING TEKNISK!! PROBLEM Under beaktande av teknikens tidigare ståndpunkt, såsom den beskrivits ovan, torde det framstå såsom ett tekniskt problem att kunna anvisa en ny signalmottagande och en signalsändande enhet, som inte bara kan omvandla en enda mottagen informa- tionsbärande signal till en enda annan sänd informations- bärande signal med ett enda bestämt förhållande mellan över- föringshastigheterna utan dessutom skall enheten kunna erbju- da en möjlighet att välja en av ett flertal inbyggda över- föringshastigheter för de mottagna informationsbärande signa- lerna och möjliggöra en omvandling av en sådan mottagen signal till en sänd signal, som i sin tur valbart kan till- delas en, bland ett flertal tillgängliga, annan överförings- hastighet.
Det måste då få anses vara ett tekniskt problem att kunna inse att ett utnyttjande utav en sådan enhet, med ett flera tillgängliga ingångar för mottagande av signaler, där varje ingång är anpassad till ett mottagande av informationsbärande signaler, såsom datapaket, med en överföringshastighet skild från övriga ingångars överföringshastigheter, inom ett tele- kommunikationssystem med olika krav på överföringshastigheter kräver att varje ingång skall kunna vara sammankopplingsbar med en utvald, av flera tillgängliga, utgång för sändande av informationsbärande signaler, såsom datapaket, där varje utgång är anpassad till en överföringshastighet skild från övriga utgångars överföringshastigheter. 503 702 _ 4 _ Det blir därmed ett tekniskt problem att kunna inse och realisera på ett enkelt sätt ett val av en bland flera till- gängliga omvandlingsmoder, för multiplexering eller demulti- plexering.
Det är ävenledes ett tekniskt problem att kunna inse att vald omvandlingsmod kan ske i beroende av styrsignaler, uppträdan- de på en eller flera styrledningar, och där en vald styrled- ning och/eller en styrsignals signalinformation initierar och väljer omvandlingsmod, med ett valt, till överföringshastig- heterna relaterat, omvandlingstal.
Det måste också få anses vara ett tekniskt problem att kunna inse att en signalmottagande och en signalsändande enhet, som lyckats lösa ett eller flera av de ovan angivna tekniska pro- blemen, får en alldeles speciellt lämplig tillämpning när en mottagen informationsbärande signal och en sänd informations- bärande signal utgöres utav paket av data, där varje paket innefattar i vart fall en adressbärande del och en informa- tionsbärande del och kan därför med fördel ingå i ett ATM- system.
Det máste också få anses vara ett tekniskt problem att kunna inse betydelsen utav och konsekvenserna förknippade med att låta tillgängliga ingångar och tillgängliga utgångar vara anpassade för en bestämd omvandlingsrelation mellan valda överföringshastigheter, så att den ändras, ökas eller min- skas, med en faktor "fyra", och därigenom inse och utnyttja fördelarna med att kunna minska eller öka antalet ledningar med en faktor "fyra".
Det måste också få anses vara ett tekniskt problem att kunna inse betydelsen utav och flexibiliteten i att konstruera en enhet, där tillgängliga ingångar och tillgängliga utgångar är strukturerade för tre olika överföringshastigheter.
Det är även en teknisk fördel att låta resp. ingång och resp. 503 702 utgång, vid en sàdan enhet vara anpassad för signalöverföring eller trafik i endera av två riktningar. ..5- Det är därvid ett tekniskt problem att kunna inse de fördelar som är förknippade med att utnyttja en signalmottagande och en signalsändande enhet, av hithörande slag, som ett för digitala signaler anpassat multiplexerande/demultiplexerande block, som dà skall vara anordnat och samordnat att omvandla ett emottaget, làg hastighet uppvisande, datapaket till en fyrfaldigt ökad hastighet, eller vice versa.
Det blir därvid ett tekniskt problem att kunna inse de för- delar som ligger i att låta omvandlingen utav signalerna eller datapaketen ske i ett första steg, i en serie-paral- lell-omvandling, och att därefter lagra signalerna eller datapaketen i ett minne, vars innehåll är utmatningsbart, via en eller flera buffertkretsar, till en paral1ell-serie-om- vandlare med klockpulsomvandling.
Det är även ett tekniskt problem att kunna inse behovet av och fördelarna med att erforderligt minne och nyttjade buf- fertkretsar skall vara gemensamt utnyttjade för varje signal- överföring av datapaket, oavsett en vald överföringsriktning.
Det torde därtill vara ett tekniskt problem att kunna inse betydelsen utav att, vid en mottagning av datapaket eller da- taceller, uppträdande samtidigt på ett antal inkommande led- ningar, enligt ett av de tvà tidigare kända signaleringsmön- stren, omvandla datacellernas informationsinnehàll till ett enhetsinternt utnyttjningsbart parallellformat.
Det är ävenledes ett tekniskt problem att kunna inse de förenklingar som är att förvänta om den interna klockpulsens frekvens och/eller hastighet väljes med ett bestämt värde lägre än de som föreligger vid datacellsmottagning och sänd- ning vid enhetens ingångar och utgångar. 503 702 _ 6 _ Det ligger ett tekniskt problem i att kunna förutse de för- delar som är förknippade med förekomsten av signalinformation i form av datapaket i ett internt parallellformat, med de förutsättningar som ovan angivits, då samma synkroniserings- logik, minnen, buffertkretsar, m.m., kan utnyttjs för en god- tycklig sammankoppling av en, av ett flertal tillgängliga, ingång med en, av ett flertal tillgängliga, utgång.
Det är ävenledes ett tekniskt problem att kunna skapa en signalmottagande och en signalsändande enhet av datapaket med ett antal ingångar, för mottagande av datapaket med olika överföringshastigheter, och ett antal utgångar, för sändande av datapaket med olika överföringshastigheter, där en in- gångsenhet kan utnyttjas som utgångsenhet och en utgång kan utnyttjas som ingång.
Det är också ett tekniskt problem att, vid en enhet av in- ledningsvis angivet slag, med enkla medel kunna skapa sådana förutsättningar att den totala signalbandbredden för sända signaler anpassar sig till den totala signalbandbredden för mottagna signaler.
Lösnnzczn För att kunna lösa ett eller flera av ovan angivna tekniska problem utgår nu föreliggande uppfinning ifrån en datasigna- ler, i form av datapaket, mottagande och sändande enhet, som är anpassad för att kunna omvandla en, en första överförings- hastighet tilldelad, mottagen informationsbärande digital signal till en, från den första överföringshastigheten skild, en andra överföringshastighet tilldelad, sänd informations- bärande digital signal och som är speciellt anpassad för att kunna komma till användning i ett ATM-system, där informatio- nen i överförda signaler med fördel utgöres av ett antal datapaket, vart och ett tilldelat ett standardformat.
Föreliggande uppfinning anvisar en enhet, en integrerad krets, en ASIC-krets, med ett flertal tillgängliga ingångar 503 702 _ 7 _ för mottagande av digitala signaler, där varje ingång är an- passad till en överföringshastighet skild från övriga in- gångars överföringshastigheter. Varje ingång är sammankopp- lingsbar med en, av flera tillgängliga, för digitala signaler anpassade, utgång för sändande av signaler, där varje utgång är anpassad till en överföringshastighet, skild från övriga utgångars överföringshastigheter. Valet utav en ingång och en utgång sker i beroende av signaler uppträdande på en eller flera styrledningar, där vald styrledning och/eller vald signalinformation initierar och väljer en av flera tillgäng- liga omvandlingsmoder, med ett valt omvandlingstal för has- tigheterna.
Såsom föreslagna utföringsformer anvisas att mottagna in- formationsbärande signaler och sända informationsbärande signaler skall utgöras utav paket eller celler av data, såsom med ett signalinnehåll anpassat till ett ATM-system, där varje paket innefattar i vart fall en adressbärande del och en informationsbärande del.
Vidare anvisas att tillgängliga ingångar och tillgängliga utgångar är anpassade för att sinsemellan kunna transformera överföringshastigheterna entydigt, såsom ökande eller min- skande med en faktor "fyra", och med antalet ledningar på in- gångar och utgångar därvid minskande eller ökande med en faktor "fyra".
Tillgängliga ingångar och tillgängliga utgångar är inom enheten valda till "tre", strukturerade för tre olika över- föringshastigheter.
Uppfinningen anvisar att resp. ingångsenhet och resp. ut- gångsenhet skall vara anpassad för separerad trafik i båda riktningarna.
Speciellt anvisas att ett antal multiplexerande/demultiplexe- rande block är anordnade att omvandla emottagna låg hastighet 503 702 uppvisande digitala signaler till en fyrfaldigt ökad hastig- het och med bibehållen signalbandbredd. _ 3 _ Vidare anvisas att aktuell omvandling av datasignalerna skall ske i ett första steg i en serie-parallell-omvandling, varvid signalerna lagras i ett minne, och som via en uppsättning buffertkretsar är matningsbara till en parallell-serie-om- vandlare med en klockpulsomvandlare för sändning.
Det erforderliga minnet och buffertkretsarna är utnyttjbara för signalöverföring i endera av två riktningar.
Vidare anvisas att efter ett mottagande av dataceller, vilka uppträder på ett antal ledningar, sker en omvandling av dessa dataceller till ett till enheten anpassat internt parallell- format, vilket i sin tur är valt gemensamt för alla tillgäng- liga ingångar och alla tillgängliga utgångar, varjämte den interna klockpulshastigheten är vald lägre, vid en erforder- lig signalbehandling via det interna parallellformatet, än klockpuls- och överföringshastigheten gällande för signaler uppträdande vid ingångarna och/eller utgångarna.
Speciellt anvisas att en och samma synkroniseringslogik, såsom minnen, buffertkretsar, styrlogik, är användbar vid en sammankoppling av en av flera tillgängliga ingångar med en av flera tillgängliga utgångar.
FÖRDELAR De fördelar som främst kan få anses vara förknippade med en signalmottagande och signalsändande enhet, i enlighet med föreliggande uppfinning, är att en och samma enhet, en in- tegrerad krets, såsom ASIC-krets, konstruerats att uppvisa ett flertal tillgängliga ingångar för mottagande av digitala signaler, där varje ingång är anpassad till en överförings- hastighet, skild från övriga ingångars överföringshastigheter och ett flertal tillgängliga utgångar, för sändande av digi- tala signaler, där varje utgång är anpassad till en över- 505 702 _ 9 _ föringshastighet skild från övriga utgàngars överföringshas- tigheter.
Var och en utav dessa ingångar kan sammankopplas med en av nämnda utgångar för sändande av digitala signaler. Det blir då möjligt att i olika telekommuniktionsutrustningar kunna utnyttja en och samma enhet, en integrerad krets. speciellt en ASIC-krets. En mot tillämpningen önskad omvandlingsmod, med ett valt omvandlingstal, väljes med hjälp av att aktivera en eller flera styrledningar. En vald styrledning och/eller en vald signalinformation initierar utvald omvandlingsmod.
Det som främst kan få anses vara kännetecknande för en sig- nalmottagande och signalsändande enhet, i enlighet med före- liggande uppfinning, anges i det efterföljande patentkravets l kännetecknande del.
KORT FIGURBESKRIVNING En för närvarande föreslagen utföringsform utav en enhet, uppvisande de med föreliggande uppfinning förknippade egen- heterna och som är anpassad för att utnyttjas i ett tele- kommunikationssystem, speciellt ett ATM-system, skall nu närmare beskrivas med hänvisning till bifogad ritning, där: figur 1 visar den principiella uppbyggnaden utav ett, ATM-teknik utnyttjande, telekommuni- kationssystem, figur 2 visar schematiskt seriellt uppträdande da- tapaket eller -celler, utnyttjade i ATM- systemet enligt figur 1, figur 3 visar schematiskt den fysiska orientering- 503 702 figur 4 figur 5 figur 6 figur 7 figur 8 figur 9 _ 10 _ en utav kort för kopplingskärnans två kopplingsplan och kort för anslutningsor- ganen insorterade i ett magasin, visar orienteringen utav motsvarande kort i ett utökat telekommunikationssystem, en- lig figur 1, där redundanta kort för kopp- lingskärnan är samordnade i två magasin medan korten för anslutningsorganen är samordnade i fyra magasin, illustrerar den principiella sammankopp- ling som krävs mellan tvà redundanta kopp- lingsplan, tillordnade var sitt magasin, och fyra magasin för kort gällande för anslutningsorganen, avser att illustrera en, av ett flertal tillgängliga, optisk förbindelse mellan ett utav växelns kopplingsplan och ett ma- gasin för kort, representativa för anslut- ningsorgan, visar den principiella uppbyggnaden utav en signalmottagande och signalsändande enhet, i enlighet med föreliggande uppfin- ning, visar i blockschemaform en Bi-CMOS in- tegrerad krets för vissa delar i enheten, 'med bl.a. fem multiplexerande/demultiplex- erande block och visar i blockschemaform ett sådant, med CMOS-transistorer konstruerat, block.
BESKRIVNING övzn Nu Fönnsmcnn uwröluucsronn 503 702 _ 11 _ Med hänvisning till figur l visas således där i stark för- enkling ett telekommunikationssystem, som går under beteck- ningen ATM-system, och som för sin funktion och sitt signal- utbyte utnyttjar data, samordnade i paket eller celler.
Det är uppenbart för fackmän inom området att signalutbytet är normalt dubbelriktat, men i förenklande syften skall den efterföljande beskrivningen endast illustrera uppkopplingen och signalutbytet mellan en, en sändande terminalapparat 1 tillhörig, sändare 3, och en, en mottagande terminalapparat 2 tillhörig, mottagare 3a.
Informationsutbytet mellan apparaterna 1 och 2 sker med hjälp av datapaket eller dataceller (20) med dataord strukturerade enligt ett ATM-system.
Sändaren 3 samverkar, över en linje eller förbindelse 4, med en linjerelaterad mottagande enhet 5, som står, via en linje eller förbindelse 6, i förbindelse med en ingångskrets 7 och som, via en linje eller förbindelse 8, är i samverkan med ett antal kopplingsportar 9, tillhörande en ATM-väljare 10, för- sedd med två redundanta kopplingsplan eller kopplingskärnor ll, 12 och som via, ej visade, kretsar, motsvarande kretsarna 9, 7 och 5, samverkar med den signalmottagande enheten 3a.
Var och en av linjerna 4, 6, 8 kan bestå av en eller ett flertal fysikaliska ledningar.
ATM-väljare kräver för sin funktion att signalöverföringen sker med paket eller celler av data, där figur 2 illustrerar ett sådant paket 20, som kan ha ett, fem bytes (8 bitars ord) adressinformerande avsnitt 21 (Header), och ett, fyrtioåtta bytes (8 bitars ord), informationsbärande avsnitt 22 (Pay- load). Även andra informationer kan samordnas till datacellen .
Noteras bör vidare att vid en signalsändning på en enda 503 702 fysikalisk ledning kommer en datacell 20 att föregås utav en datacell 20' och efterföljas utav en datacell 20" och sålunda kommer en seriell ström av datapaket eller -celler att passe- _ 12 _ ra linjen 4.
Det antages vidare att linjen 4, med dess ledningar, är dimensionerad och anpassad för en seriell bithastighet av 155 Mb/sek.
Den efterföljande beskrivningen benämner en sådan seriell signalöverföring av dataceller som "serieöverföring".
Sker en liknande "serieöverföring", samtidigt på ett flertal ledningar, samordnade till en linje, benämnes en sådan över- föring "serieöverföring via grupperad länk".
Emellertid kan en signalsåndning av varje ord i en datacell ske samtidigt över ett antal ledningar, med antalet ledningar motsvarande antalet bitpositioner i varje utnyttjat ord, så att bitinformationen för ett helt ord mottages samtidigt av ett antal mottagare.
Den efterföljande beskrivningen benämner en sådan parallell signalöverföring av dataceller som "parallellöverföring".
Med hänvisning till figur 3 illustreras den principiella fysikaliska uppbyggnaden utav kort i ett magasin 30, för en växelenhet 10 eller ATM-väljare med relativt låg kapacitet.
I ett magasin 30 appliceras där sidoordnat ett kort 31 och ett kort 32, båda lika och försedda med ledningsdragning och komponenter motsvarande väljarplanen ll och 12. Mellan dessa kort 31 och 32 förefinns ett antal organ-kort, anpassade för att bilda anslutningsorgan, av vilka sex visade kort endast två har tilldelats hänvisningsbeteckningar, såsom 33 och 34.
Organkorten 33, 34 är anpassade för att omfatta kretsstruktu- 503 702 _ 13 _ ren tillhörig ingàngskretsen 7 och kopplingsporten 9. Erfor- derlig sammankoppling medelst ledningar och bussar mellan korten 33 och 34 samt 31 och 32 sker via kontaktstift. Resp. kort samverkar via sina kontaktstift med en ledningsdragning, ej visad men inlagd i en ram 35 eller ett bakplan.
Det är nu uppenbart att önskar man utöka kapaciteten för en väljare 10 avsevärt, vad avser antalet samtidiga telekommuni- kationsförbindelser, så krävs ävenledes att öka hastigheten för signalöverföringen inom växeln.
En sådan tänkt utökning av kapaciteten illustreras genom att välja två magasin 40, 40a, där samtliga kort, insorterade i magasinet 40, kan anses representera väljarplanet ll medan samtliga kort, insorterade i magasinet 40a, kan anses repre- sentera väljarplanet 12.
Vidare förefinns fyra andra magasin 41, 42, 43, 44, vilka samverkar med magasinen 40, 40a pà det sätt som figur 5 visar, det vill säga att varje magasin 41, 42, 43, 44 sam- verkar, via en förbindelse, med de båda väljarplanen 40, 40a.
Det är uppenbart att vid en sådan utbyggnad krävs en omfat- tande signalöverföring med hög hastighet.
Signalöverföringen på varje linje och varje ledning sker med hög hastighet av datapulser, typiska pulsfrekvenser är de standardiserade överföringshastigheterna 155 Mb/s och 622 Mb/s.
Enär signalöverföringen principiellt kan få anses vara den- samma på samtliga de i figur 5 angivna förbindelserna kommer den efterföljande beskrivningen att enbart omfatta signalsän- dande och -mottagande kretsar för digitala pulser pà en led- ning eller förbindelse 50, som utgöres av en optisk fiber och som skall ombesörja en signalöverföring mellan magasinet 41 och magasinet 40, enligt figur 6. 505 702 _14- I magasinet 41 förefinns ett antal integrerade kretsar, på vilka är applicerat ett antal signalmultiplexerande/demulti- plexerande block, av vilka ett givits hänvisningsbeteckningen 61, och som står i förbindelse med en sändare 62, anpassad att sända ljuspulser ut på den optiska länken eller ledningen 50 i beroende av utsignaler från blocket eller organet 61.
Nämnda ljuspulser på ledningen 50 mottages av en mottagare 63, anpassad att kunna mottaga och omvandla ljuspulserna till elektriska signaler eller pulser.
Dessa elektriska pulser matas till ett av flera tillgängliga multiplexerande/demultiplexerande block 64.
Föreliggande uppfinning omfattar speciellt utformningen utav ett sådant block 61 eller 64.
Blocket 61 och blocket 64 är identiskt lika varför den efter- följande beskrivningen omfattar enbart blocket 61, med en sändning av datasignalen med en högre hastighet än den gäl- lande för de mottagna datasignalerna.
Den principiella uppbyggnaden, som en integrerad krets, utav ett sådant multiplexerande/demultiplexerande block 61, skall nu närmare beskrivas med hänvisning till figurerna 7, 8 och 9 och därefter skall ett sådant blocks utnyttjande, i kretsen enligt figur 6, närmare åskådliggöras.
I figur 7 visas den principiella uppbyggnaden utav ett sådant multiplexerande/demultiplexerande block 61 eller en enhet enligt uppfinningen.
Figur 7 illustrerar att till blocket 61 införes på en ledning 70a synkroniseringssignaler och på en ledning 70b inkommer klockpulser, vars verkan icke beskrives enär de är väl kända för fackmän på området. 503 702 _15- Här kan omnämnas att blocket 61 mycket väl skulle kunna vara utrustat med medel för ett alstrande av interna synkronise- ringssignaler.
Blocket 61 är konstruerat att uppvisa tre olika ingångar, betecknade 70c, 70d och 70e, och tre olika utgångar, beteck- nade 70c', 70d' och 70e'.
Var och en av ingångarna är anpassad för att kunna mottaga informationsbärande digitala signaler i dataceller med olika överföringshastigheter.
Var och en av utgångarna är anpassad för att kunna sända in- formationsbärande digitala signaler i dataceller med olika överföringshastigheter.
Mera speciellt anvisas att ingången 70c och utgången 70c' är båda anpassade för en överföringshastighet av 155 Mb/s.
Såväl ingången 70c som utgången 70c' består av sexton led- ningar, där datapaketen uppträder på var och en av dessa led- ningar seriellt och tillsammans bildar de en serieöverföring via grupperad länk.
Ingången 70d och utgången 70d' är båda anpassade för en överföringshastighet av 622 Mb/s., där var och en av dessa består av fyra ledningar, där datapaketen uppträder på var och en av dessa ledningar seriellt och tillsammans bildar de en serieöverföring via grupperad länk.
Ingången 70e och utgången 70e' är båda anpassade för en överföringshastighet av 2,5 Gb/s och består av en enda led- ning, anpassad för att överföra datapaket eller -celler seriellt efter varandra.
Enligt uppfinningen erbjudes en möjlighet att för en sådan enhet, via en styrsignal, fritt kunna välja omvandlingsmod så 503 702 att var och en av de tre tillgängliga ingångarna 70c, 70d och _16- 70e är sammankopplingsbar med en, bland de tre tillgängliga utgångarna, utvald utgång 70c', 70d' eller 70e'.
Valet av en bestämd ingång och en bestämd utgång, den s.k. omvandlingsmoden, sker i beroende av signaler uppträdande på en eller flera styrledningar 71, där en vald styrledning och/eller en buren signalinformation initierar en krets 72, som via ett styrblock 93 väljer aktuell omvandlingsmod, med ett valt omvandlingstal anpassat för en specifik tillämpning.
Placeringen utav en sådan enhet eller block 61 i växelutrust- ningen eller annorstädes blir alltså mer eller mindre be- stämmande för vilken omvandlingsmod som skall väljas och vara gällande för vald tillämpning.
Med hänvisning till figur 8 visas ett mera översiktligt blockschema över det multiplexerande/demultiplexerande block- et 61 i figur 7.
Blocket 61 är uppbyggt på en digital Bi-CMOS-krets och ut- nyttjar ett på denna inlagt CMOS-avsnitt 80 med fyra identis- ka delblock, betecknade 81, 8la, 81b och 81c.
Ingången 70c består av fyra ingångsledningar för delblocket 81, fyra ingångsledningar för delblocket 8la, o.s.v. till- sammans sexton ledningar.
Delblocken 81, Bla, 8lb och 81c är ävenledes försedda med fyra gånger fyra utgående ledningar 70c".
Varje delblock 81, 8la, 8lb och 81c har var sin utgångsled- ning, såsom ledningen 83 för delblocket 81.
Samtliga fyra utgångsledningar 83, 83a, 83b och 83c utgör ingångsledningar till ett femte delblock 84, som är konstrue- rat på samma principiella sätt som delblocket 81. 503 702 _17- Delblocket 84 uppvisar fyra ingangsledningar 70d och fyra utgàngsledningar 70d' samt en utgàngsledning 70e'.
Figur 8 illustrerar att blocket 61 är anpassat för en mul- tilplexerande och en demultiplexerande funktion, varvid för den multiplexerande funktionen gäller att datasignaler upp- trädande på ingången 70c med en hastighet av 155 Mb/s upp- träder på utgàngarna 83, 83a, 83b och 83c med en hastighet av 622 Mb/s.
Pà utgången 70e' för delblocket 84 uppträder signaler med en hastighet av 2,5 Gb/s.
För en demultiplexerande funktion löper signalflödet i mot- satt riktning.
Med hänvisning till figur 9 skall i det efterföljande ett blockschema över delblocket 81 närmare beskrivas.
Ingángsledningarna 70c representeras i figur 9 av de fyra in- kommande ledningarna 82a ... 82d.
Ledningarna 82a ... 82d är var och en anpassad för en maxime- rad överföringshastighet av 155 Mb/s, för här utnyttjade datapaket i form av ATM-celler.
Med hjälp utav bl.a. en serie-parallell-omvandlare 91 samt ett minne 94 kommer kretsen 95 att kunna mata utsignaler med data med en frekvens av 622 MHz över ledningen 83.
Det har tidigare i beskrivningen klarlagts att var och en av ingàngarna 70c, 70d och 70e och var och en av utgàngarna 70c', 70d' och 70e' kan sammankopplas godtyckligt för att önskad hastighetsomvandling skall erhållas och en aktuell omvandlingsmod aktiveras genom en aktiveringssignal på en eller flera av ledningarna 71 (figur 8). 503 702 På ledningen 87 uppträder systemrelaterade klockpulser. _18- Med förnyad hänvisning till figur 9 visas där att för del- blocket 81, med ingángsledningar 82a ... 82d, så är var och en anslutna till en serie-parallell-omvandlare 91. De in- kommande digitala signalerna på ledningarna 82a ... 82d om- vandlas sàledes av en fyra-kanalig serie-parallell-omvandlare till 20 bitars parallellöverföring, varvid signalerna kommer, över en ledning 99 till en styrlogik 93 att behandlas med en intern hastighet.
Erforderlig synkronisering sker via en synkroniserande enhet 98.
Till parallellformat omvandlade datasignaler matas till ett styrblock eller -logik 93 och vidare till ett minne 94, ett RAM-minne. Däri lagrad information utmatas från RAM-minne eller ett ROM-minne, via styrlogiken 93, till en buffertkrets 95, som i sin tur utmatar informationen till en enkelkanalig parallell-serie-omvandlare och klockpulsomvandlare 96.
Vid en omvandling i motsatt riktning inkommer signaler på ledningen 83' till en enkel-kanalig serie-parallell-omvand- lare och klockpulsomvandlare 97, varefter datasignaler i parallellform övergår till styrblocket 93, lagras i minnet 94 och matas i parallellform sedan till buffertkretsen 95, för att därefter överföras till en parallell-serie-omvandlare 92 och matas ut pà ledningarna 82'.
Utföringsexemplet illustrerar uppfinningen i form av funk- tionsblock och då dessa är tidigare kända eller med enkla åt- gärder kan konstrueras av fackmän på området utan uppfin- narinsats och med ledning av allmän teknik pá området och nära till hands liggande lämplighetsàtgärder har vissa delar icke beskrivits i detalj.
När det gäller signalerna pá ledningarna 71 antages att 503 702 _19- parallellt överförda bitpositioner pà de tre ledningarna av aktuell bitkonfiguration utpekar aktuell omvandlingsmod.
Denna bitkonfiguration överföres till var och en av styrlo- gikkretsarna, såsom 93, som därmed beräknar och väljer erfor- deligt signalflöde och omvandlingsmod.
Noteras bör vidare att klockpulshastigheten för det interna signalbehandlingen är vald till ca 30 MHz.
En kretsuppsättning av hithörande slag kan med fördel komma till användning vid en enhet som är visad och beskriven i en samtidigt med denna ansökan inlämnad ansökan benämnd "En signalmottagande och signalsändande enhet" eller vid en enhet som är visad och beskriven i en samtidigt med denna ansökan inlämnad ansökan benämnd "Multliplexerande/demultiplexerande enhet" eller vid ett arrangemang som är visat och beskrivet i en samtidigt med denna ansökan inlämnad ansökan benämnd "Synkroniserande kretsarrangemang".
Hävisning till nämnda ansökningar göres för att därav få en djupare insikt om uppfinningens tillämpning och innehållet i nämnda ansökningar skall betraktas som en del av denna an- sökan.
Uppfinningen är givetvis inte begränsad till den ovan såsom exempel angivna utföringsformen utan kan genomgå modifikatio- ner inom ramen för uppfinningstanken illustrerad i efter- följande patentkrav.

Claims (12)

503 702 _2Q_ PATENTKRAV
1. En signalmottagande och signalsändande enhet, anpassad för att kunna omvandla en, en första överföringshastighet tilldelad, mottagen informationsbärande signal till en, från den första överföringshastigheten skild, andra överföringsha- stighet tilldelad, sänd informationsbärande signal, k ä n - n e t e c k n a d därav, att en, av flera tillgängliga, in- gång (70c) för mottagande av signaler, där varje ingång är anpassad till en överföringshastighet skild från övriga in- gångars överföringshastigheter, är sammankopplingsbar med en, av flera tillgängliga, utgång (70d', 70e') för sändande av signaler, där varje utgång (70d',70e') är anpassad till en överföringshastighet skild från övriga utgångars överförings- hastigheter, i beroende av signaler uppträdande på en eller flera styrledningar (71), där vald styrledning och/eller vald signalinformation initierar och väljer en omvandlingsmod med ett valt omvandlingstal.
2. Enhet enligt patentkravet 1, k ä n n e t e c k n a d därav, att en mottagen informationsbärande signal och en sänd informationsbärande signal utgöres utav paket (20) eller celler av data, där varje paket innefattar bl.a. en adress- bärande del och en informationsbärande del.
3. Enhet enligt patentkravet 1 eller 2, k ä n n e t e c k - n a d därav, att tillgängliga ingångar (70c,70d,70e) och tillgängliga utgångar (70c',70d',70e') är anpassade för över- föringshastigheter ökande med en faktor "fyra" och med an- talet ledningar minskande med en faktor "fyra".
4. Enhet enligt patentkravet 1 eller 2, k ä n n e t e c k - n a d därav, att tillgängliga ingångar och tillgängliga utgångar är strukturerade för tre olika överföringshastig- heter.
5. Enhet enligt patentkravet 3, k ä n n e t e c k n a d _ 21 _ 503 702 därav, att resp. ingång (82) och utgång (83, 83a) är anpassad för trafik i båda riktningarna.
6. Enhet enligt patentkravet 1, k ä n n e t e c k n a d därav, att ett antal multiplexerande/demultiplexerande block (81-8lc) är anordnade att omvandla emottagna, låg hastighet uppvisande, signaler (82a-82d) till en signal (83) med en fyrfaldigt ökad hastighet.
7. Enhet enligt patentkravet 6, k ä n n e t e c k n a d därav, att omvandlingen av signalen sker i ett första steg (91) i en serie-parallell-koppling, att signalen därefter lagras i ett minne (94), och som via en buffertkrets (95) är matningsbar till en parallell-serie-omvandlare med en klock- pulsomvandlare (96).
8. Enhet enligt patentkravet 7, k ä n n e t e c k n a d därav, att erforderliga minnen och buffertkretsar är utnytt- jade för signalöverföring i varje riktning.
9. Enhet enligt något av föregående patentkrav, k ä n n e - t e c k n a d därav, att efter en mottagning av dataceller, uppträdande på ett antal ledningar, sker en omvandling till ett till enheten anpassat, internt, parallellformat, vilket i sin tur är valt gemensamt för varje tillgänglig ingång och varje tillgänglig utgång.
10. Enhet enligt patentkravet 9, k ä n n e t e c k n a d därav, att klockpulshastigheten är vald lägre vid en sig- nalbehandling medelst det interna parallellformatet än klock- pulshastigheten gällande för signaler vid in- och utgångarna.
11. ll. Enhet enligt patentkravet 10, k ä n n e t e c k n a d därav, att samma synkroniseringslogik (93), minnen, buffert- kretsar och styrlogik är användbara vid en sammankoppling av en av flera ingångar med en av flera utgångar. 503 702 _22_
12. Enhet enligt patentkravet l, k ä n n e t e c k n a d därav, att den totala signalbandbredden för inkommande signa- ler motsvarar den totala signalbandbredden för utgående signaler.
SE9303338A 1993-10-12 1993-10-12 Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet SE503702C2 (sv)

Priority Applications (14)

Application Number Priority Date Filing Date Title
SE9303338A SE503702C2 (sv) 1993-10-12 1993-10-12 Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet
PCT/SE1994/000909 WO1995010900A1 (en) 1993-10-12 1994-10-03 A signal receiving and a signal transmitting unit
BR9407801A BR9407801A (pt) 1993-10-12 1994-10-03 Unidade receptora de sinais e transmissora de sinais
KR1019960701876A KR100299013B1 (ko) 1993-10-12 1994-10-03 신호 수신 및 신호 송신 장치
FI961592A FI961592A0 (sv) 1993-10-12 1994-10-03 Sändnings- och mottagningsenhet av signaler
DE69433707T DE69433707D1 (de) 1993-10-12 1994-10-03 Signalempfangs- und signalsende - einheit
JP07511660A JP3097921B2 (ja) 1993-10-12 1994-10-03 信号受信及び信号送信ユニット
AU79515/94A AU680695B2 (en) 1993-10-12 1994-10-03 A signal receiving and a signal transmitting unit
CN94193764A CN1086885C (zh) 1993-10-12 1994-10-03 信号接收和信号发送单元
CA002173949A CA2173949C (en) 1993-10-12 1994-10-03 A signal receiving and a signal transmitting unit
EP94930377A EP0723723B1 (en) 1993-10-12 1994-10-03 A signal receiving and a signal transmitting unit
US08/320,660 US5604739A (en) 1993-10-12 1994-10-11 Signal receiving and transmitting unit for converting a transmission rate of a received signal to a transmission rate of a transmittted signal
TW083109498A TW296514B (sv) 1993-10-12 1994-10-13
NO961412A NO961412L (no) 1993-10-12 1996-04-10 Signalmottaker og signalsender

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE9303338A SE503702C2 (sv) 1993-10-12 1993-10-12 Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet

Publications (3)

Publication Number Publication Date
SE9303338D0 SE9303338D0 (sv) 1993-10-12
SE9303338L SE9303338L (sv) 1995-04-13
SE503702C2 true SE503702C2 (sv) 1996-08-05

Family

ID=20391387

Family Applications (1)

Application Number Title Priority Date Filing Date
SE9303338A SE503702C2 (sv) 1993-10-12 1993-10-12 Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet

Country Status (14)

Country Link
US (1) US5604739A (sv)
EP (1) EP0723723B1 (sv)
JP (1) JP3097921B2 (sv)
KR (1) KR100299013B1 (sv)
CN (1) CN1086885C (sv)
AU (1) AU680695B2 (sv)
BR (1) BR9407801A (sv)
CA (1) CA2173949C (sv)
DE (1) DE69433707D1 (sv)
FI (1) FI961592A0 (sv)
NO (1) NO961412L (sv)
SE (1) SE503702C2 (sv)
TW (1) TW296514B (sv)
WO (1) WO1995010900A1 (sv)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE515563C2 (sv) * 1995-01-11 2001-08-27 Ericsson Telefon Ab L M Dataöverföringssystem
DE29519804U1 (de) * 1995-12-13 1996-04-11 Siemens AG, 80333 München Rechner
SE9601606D0 (sv) * 1996-04-26 1996-04-26 Ericsson Telefon Ab L M Sätt vid radiotelekommunikationssystem
US7039074B1 (en) * 2000-09-14 2006-05-02 Agiletv Corporation N-way demultiplexer
US7047196B2 (en) * 2000-06-08 2006-05-16 Agiletv Corporation System and method of voice recognition near a wireline node of a network supporting cable television and/or video delivery
US8095370B2 (en) * 2001-02-16 2012-01-10 Agiletv Corporation Dual compression voice recordation non-repudiation system
US7924845B2 (en) * 2003-09-30 2011-04-12 Mentor Graphics Corporation Message-based low latency circuit emulation signal transfer
EP2262139A1 (en) * 2009-06-12 2010-12-15 Alcatel Lucent Variable bitrate equipment

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2545670B1 (fr) * 1983-05-04 1985-07-05 Billy Jean Claude Multiplexeur, demultiplexeur et equipement de multiplexage-demultiplexage a trames reconfigurables
US4807221A (en) * 1984-11-27 1989-02-21 Siemens Aktiengesellschaft Digital signal multiplex device
US4685101A (en) * 1984-12-20 1987-08-04 Siemens Aktiengesellschaft Digital multiplexer for PCM voice channels having a cross-connect capability
US4905228A (en) * 1985-08-26 1990-02-27 American Telephone And Telegraph Company Digital transmission channel framing
IT1188561B (it) * 1986-03-05 1988-01-20 Italtel Spa Rete per la commutazione dei messaggi tra una pluralita' diunita' di elaborazione
US5365519A (en) * 1991-03-05 1994-11-15 Hitachi, Ltd. ATM switch1ng system connectable to I/O links having different transmission rates
DE4008729A1 (de) * 1990-03-19 1991-09-26 Rheydt Kabelwerk Ag Verfahren zum uebertragen von zeitdiskreten informationen
FR2669168B1 (fr) * 1990-11-09 1993-04-23 Abiven Jacques Procede de multiplexage-demultiplexage numerique multidebit.
FR2670639A1 (fr) * 1990-12-14 1992-06-19 Trt Telecom Radio Electr Dispositif pour transmettre sur un multiplex temporel differents canaux ayant des debits binaires divers.
CA2064323C (en) * 1991-03-29 1997-12-30 Takatoshi Kurano Atm cell multiplexing device capable of reducing an accessing speed to a fifo memory thereof
US5291486A (en) * 1991-08-19 1994-03-01 Sony Corporation Data multiplexing apparatus and multiplexed data demultiplexing apparatus
JPH05145573A (ja) * 1991-11-19 1993-06-11 Toshiba Corp Atm交換ノードシステム
DE4221188C2 (de) * 1992-06-27 1997-09-11 Sel Alcatel Ag Vermittlungsstelle
FR2700089B1 (fr) * 1992-12-30 1995-02-03 Fabrice Bourgart Trame multidébit et dispositif de multiplexage de données à débits non multiples.
US5329529A (en) * 1993-04-02 1994-07-12 Thomson Consumer Electronics, Inc. Digital data arbitration apparatus

Also Published As

Publication number Publication date
JP3097921B2 (ja) 2000-10-10
CN1133110A (zh) 1996-10-09
NO961412L (no) 1996-06-05
EP0723723A1 (en) 1996-07-31
KR100299013B1 (ko) 2001-10-22
CA2173949C (en) 1999-07-20
SE9303338L (sv) 1995-04-13
US5604739A (en) 1997-02-18
JPH08511143A (ja) 1996-11-19
DE69433707D1 (de) 2004-05-19
TW296514B (sv) 1997-01-21
EP0723723B1 (en) 2004-01-02
NO961412D0 (no) 1996-04-10
FI961592L (sv) 1996-04-11
BR9407801A (pt) 1997-05-06
AU680695B2 (en) 1997-08-07
FI961592A7 (sv) 1996-04-11
CN1086885C (zh) 2002-06-26
AU7951594A (en) 1995-05-04
KR960705423A (ko) 1996-10-09
SE9303338D0 (sv) 1993-10-12
FI961592A0 (sv) 1996-04-11
WO1995010900A1 (en) 1995-04-20
CA2173949A1 (en) 1995-04-20

Similar Documents

Publication Publication Date Title
US4701906A (en) Packet switching network with multiple packet destinations
USRE34755E (en) Interconnect fabric providing connectivity between an input and arbitrary output(s) of a group of outlets
US4577308A (en) Multiplexed interconnection of packet switching node packages
US4697262A (en) Digital carrier channel bus interface module for a multiplexer having a cross-connect bus system
US4955017A (en) Growable packet switch architecture
JPH0435091B2 (sv)
JPH07504789A (ja) パケット交換機におけるリンクのグルーピング方法
JPH10117200A (ja) 交換機、クロスコネクト・スイッチング装置、接続装置、および、交換機におけるルーティング方法
JP3172477B2 (ja) Atmセルを伝送する方法、atmセルをatmリンクに送信する方法及びatmリンクからatmセルを受信する方法
JPH10262020A (ja) 回線多重化方式
SE503702C2 (sv) Signalbearbetande enhet vilken omvandlar ingående överföringshastighet till en därifrån skild utgående överföringshastighet
US6985503B1 (en) Inverse multiplexer
SE501884C2 (sv) Synkroniserande kretsarrangemang fastställer gräns mellan konsekutiva paket
HU213120B (en) Two-stage at the least doubled atm-transposition-coupling device, as well as method for expanding said device
US7420968B2 (en) High-speed switch architecture
SE458247B (sv) Foerfarande och anordning foer att styrbart uppraetta kommunikationsfoerbindelser mellan portkretsar i ett pcm-kopplingssystem
CA1083696A (en) Time division switching network
US5079769A (en) Flexible multiplexer
KR19980063446A (ko) 라인 어댑터에 대한 부착을 허용하는 분산 엘리먼트를 구비한 스위칭 시스템
JP2750203B2 (ja) 回線設定回路
CA2130865A1 (en) Switching system
US20030072311A1 (en) System for transmission of data
SE511957C2 (sv) Broadcasting över ATM
JP2513931B2 (ja) 回線切替方式
SE511919C2 (sv) En allmän väljare och ett kopplingsförfarande

Legal Events

Date Code Title Description
NUG Patent has lapsed