RU2704735C1 - Threshold module - Google Patents

Threshold module Download PDF

Info

Publication number
RU2704735C1
RU2704735C1 RU2019106881A RU2019106881A RU2704735C1 RU 2704735 C1 RU2704735 C1 RU 2704735C1 RU 2019106881 A RU2019106881 A RU 2019106881A RU 2019106881 A RU2019106881 A RU 2019106881A RU 2704735 C1 RU2704735 C1 RU 2704735C1
Authority
RU
Russia
Prior art keywords
inputs
elements
input
output
threshold
Prior art date
Application number
RU2019106881A
Other languages
Russian (ru)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority to RU2019106881A priority Critical patent/RU2704735C1/en
Application granted granted Critical
Publication of RU2704735C1 publication Critical patent/RU2704735C1/en

Links

Images

Abstract

FIELD: computer equipment.
SUBSTANCE: threshold module is designed to implement a threshold function with unit weighting of arguments (input binary signals). Threshold module containing five OR elements and six AND elements and additionally includes three OR elements and AND element, wherein first, second inputs of i-th
Figure 00000014
and first, second inputs of fifth OR elements are connected to first, second inputs of i-th AND element and outputs of first, second AND elements, first, second inputs of third and first, second inputs of fourth OR elements are connected to outputs of first, second OR elements and output of third AND element, respectively, and first, second inputs of j-th
Figure 00000015
OR element, second input of seventh AND element and output of eighth element OR are connected to (2×j-1)th, (2×j)th, sixth inputs and output of threshold module, fifth input of which is connected to second input of fifth and first inputs of sixth AND elements.
EFFECT: technical result consists in wider range of the same purpose tools.
1 cl, 1 dwg

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.The invention relates to computer technology and can be used to build automation, functional units of control systems, etc.

Известны пороговые модули (см., например, патент РФ 2249844, кл. G06F 7/38, 2005 г.), которые реализуют пороговую функцию с единичными весами аргументов и порогом три, зависящую от трех аргументов - входных двоичных сигналов.Threshold modules are known (see, for example, RF patent 2249844, class G06F 7/38, 2005), which implement a threshold function with unit argument weights and a threshold of three, depending on three arguments — input binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных пороговых модулей, относятся наличие в их аппаратурном составе мажоритарных элементов и ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных сигналов.The reasons that impede the achievement of the technical result indicated below when using known threshold modules include the presence of majority elements in their hardware and limited functionality due to the fact that processing of six input signals is not allowed.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип пороговый модуль (патент РФ 52287, кл. H03K 19/23, 2006 г.), который содержит элементы И, элементы ИЛИ и реализует пороговую функцию с единичными весами аргументов и порогом три, зависящую от пяти аргументов - входных двоичных сигналов.The closest device of the same purpose to the claimed invention in terms of features is the threshold module adopted for the prototype (RF patent 52287, CL H03K 19/23, 2006), which contains AND elements, OR elements, and implements a threshold function with unit argument weights and a threshold of three, depending on five arguments — input binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных сигналов.The reason that impedes the achievement of the technical result indicated below when using the prototype is limited functionality due to the fact that six input signals are not allowed to be processed.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации пороговой функции с единичными весами аргументов и порогом три, зависящей от шести аргументов - входных двоичных сигналов, при сохранении элементного базиса прототипа.The technical result of the invention is the expansion of functionality by providing the implementation of a threshold function with unit argument weights and a threshold of three, depending on six arguments — input binary signals, while maintaining the elemental basis of the prototype.

Указанный технический результат при осуществлении изобретения достигается тем, что в пороговом модуле, содержащем пять элементов ИЛИ и шесть элементов И, особенность заключается в том, что в него дополнительно введены три элемента ИЛИ и элемент И, причем первый, второй входы i-го

Figure 00000001
и первый, второй входы пятого элементов ИЛИ соединены соответственно с первым, вторым входами i-го элемента И и выходами первого, второго элементов И, первый, второй входы третьего и первый, второй входы четвертого элементов ИЛИ подключены соответственно к выходам первого, второго элементов ИЛИ и выходу третьего элемента И, выходу пятого элемента ИЛИ, первый, второй входы шестого и первый, второй входы седьмого элементов ИЛИ соединены соответственно с выходом четвертого элемента ИЛИ, выходом пятого элемента И и выходами четвертого, шестого элементов И, первые входы пятого, седьмого, второй вход шестого элементов И и первый, второй входы восьмого элемента ИЛИ подключены соответственно к выходам третьего, шестого, четвертого элементов ИЛИ и выходам седьмых элементов ИЛИ, И, а первый, второй входы j-го
Figure 00000002
элемента ИЛИ, второй вход седьмого элемента И и выход восьмого элемента ИЛИ соединены соответственно с (2×j-1)-ым, (2×j)-ым, шестым входами и выходом порогового модуля, пятый вход которого подключен к второму входу пятого и первому входу шестого элементов И.The specified technical result in the implementation of the invention is achieved by the fact that in the threshold module containing five OR elements and six AND elements, the peculiarity lies in the fact that three OR elements and an AND element are additionally introduced into it, the first and second inputs of the ith
Figure 00000001
and the first, second inputs of the fifth OR element are connected respectively to the first, second inputs of the i-th AND element and the outputs of the first, second AND elements, the first, second inputs of the third and first, second inputs of the fourth OR element are connected respectively to the outputs of the first, second OR elements and the output of the third AND element, the output of the fifth OR element, the first, second inputs of the sixth and the first, second inputs of the seventh OR element are connected respectively to the output of the fourth OR element, the output of the fifth AND element and the outputs of the fourth, sixth AND elements, the first inputs of the fifth, seventh, second input of the sixth AND element and the first, second inputs of the eighth OR element are connected respectively to the outputs of the third, sixth, fourth OR elements and the outputs of the seventh elements OR, AND, and the first, second inputs of the jth
Figure 00000002
OR element, the second input of the seventh AND element and the output of the eighth OR element are connected respectively to the (2 × j-1) th, (2 × j) th, sixth inputs and the output of the threshold module, the fifth input of which is connected to the second input of the fifth and the first input of the sixth element I.

На чертеже представлена схема предлагаемого порогового модуля.The drawing shows a diagram of the proposed threshold module.

Пороговый модуль содержит элементы ИЛИ 11,…,18 и элементы И 21,…,27, причем первый, второй входы элемента

Figure 00000003
и первый, второй входы элемента 15 соединены соответственно с первым, вторым входами элемента 2i и выходами элементов 21, 22, первый, второй входы элемента 13 и первый, второй входы элемента 14 подключены соответственно к выходам элементов 11, 12 и 23, 15, первый, второй входы элемента 16 и первый, второй входы элемента 17 соединены соответственно с выходами элементов 14, 25 и 24, 26, первые входы элементов 25, 27, второй вход элемента 26 и первый, второй входы элемента 18 подключены соответственно к выходам элементов 13, 16, 14 и 17, 27, а первый, второй входы элемента
Figure 00000004
, второй вход элемента 27 и выход элемента 18 соединены соответственно с (2×j-1)-ым, (2×j)-ым, шестым входами и выходом порогового модуля, пятый вход которого подключен к второму входу элемента 25 и первому входу элемента 26.The threshold module contains the elements OR 1 1 , ..., 1 8 and the elements AND 2 1 , ..., 2 7 , and the first, second inputs of the element
Figure 00000003
and the first, second inputs of element 1 5 are connected respectively to the first, second inputs of element 2 i and the outputs of elements 2 1 , 2 2 , the first, second inputs of element 1 3 and the first, second inputs of element 1 4 are connected respectively to the outputs of elements 1 1 , 1 2 and 2 3 , 1 5 , the first, second inputs of element 1 6 and the first, second inputs of element 1 7 are connected respectively to the outputs of elements 1 4 , 2 5 and 2 4 , 2 6 , the first inputs of elements 2 5 , 2 7 , the second input of element 2 6 and the first, second inputs of element 1 8 are connected respectively to the outputs of elements 1 3 , 1 6 , 1 4 and 1 7 , 2 7 , and the first, second element inputs
Figure 00000004
, the second input of element 2 7 and the output of element 1 8 are connected respectively to the (2 × j-1) th, (2 × j) th, sixth inputs and the output of the threshold module, the fifth input of which is connected to the second input of element 2 5 and the first input of element 2 6 .

Работа предлагаемого порогового модуля осуществляется следующим образом. На его первый, …, шестой входы подаются соответственно двоичные сигналы xl,…,x6 ∈ {0,1}. В представленной ниже таблице приведены значения выходного сигнала Z предлагаемого порогового модуля при всех возможных наборах значений сигналов х1,…,х6.The work of the proposed threshold module is as follows. The binary signals x l , ..., x 6 ∈ {0,1} are respectively supplied to its first, ..., sixth inputs. The table below shows the values of the output signal Z of the proposed threshold module for all possible sets of signal values x 1 , ..., x 6 .

Figure 00000005
Figure 00000005

Согласно данных, приведенных в таблице, имеемAccording to the data given in the table, we have

Figure 00000006
Figure 00000006

где

Figure 00000007
есть пороговая функция с единичными весами аргументов х1,…,х6 и порогом три.Where
Figure 00000007
there is a threshold function with unit weights of the arguments x 1 , ..., x 6 and a threshold of three.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый пороговый модуль построен в элементном базисе прототипа и обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует пороговую функцию с единичными весами аргументов и порогом три, зависящую от шести аргументов - входных двоичных сигналов.The above information allows us to conclude that the proposed threshold module is built in the elemental basis of the prototype and has wider functionality compared to the prototype, since it implements a threshold function with unit argument weights and a threshold of three, depending on six arguments - input binary signals.

Claims (1)

Пороговый модуль, содержащий пять элементов или и шесть элементов и, отличающийся тем, что в него дополнительно введены три элемента или и элемент и, причем первый, второй входы i-го
Figure 00000008
и первый, второй входы пятого элементов или соединены соответственно с первым, вторым входами i-го элемента и и выходами первого, второго элементов и, первый, второй входы третьего и первый, второй входы четвертого элементов или подключены соответственно к выходам первого, второго элементов или и выходу третьего элемента и, выходу пятого элемента или, первый, второй входы шестого и первый, второй входы седьмого элементов или соединены соответственно с выходом четвертого элемента или, выходом пятого элемента и и выходами четвертого, шестого элементов и, первые входы пятого, седьмого, второй вход шестого элементов и и первый, второй входы восьмого элемента или подключены соответственно к выходам третьего, шестого, четвертого элементов или и выходам седьмых элементов или, и, а первый, второй входы j-го
Figure 00000009
элемента или, второй вход седьмого элемента и и выход восьмого элемента или соединены соответственно с (2×j-1)-м, (2×j)-м, шестым входами и выходом порогового модуля, пятый вход которого подключен к второму входу пятого и первому входу шестого элементов и.
A threshold module containing five elements or and six elements and characterized in that it additionally contains three elements or and an element and, moreover, the first, second inputs of the i-th
Figure 00000008
and the first, second inputs of the fifth elements or are connected respectively to the first, second inputs of the i-th element and and the outputs of the first, second elements and, the first, second inputs of the third and first, second inputs of the fourth elements or are connected respectively to the outputs of the first, second elements or and the output of the third element and the output of the fifth element or, the first, second inputs of the sixth and the first, second inputs of the seventh element or are connected respectively to the output of the fourth element or, the output of the fifth element and and the outputs of the fourth, sixth elements and, the first inputs of the fifth, seventh, second input of the sixth elements and and the first, second inputs of the eighth element or are connected respectively to the outputs of the third, sixth, fourth elements or the outputs of the seventh elements or, and, and the first, second inputs of the jth
Figure 00000009
element or, the second input of the seventh element and and the output of the eighth element or are connected respectively to the (2 × j-1) th, (2 × j) th, sixth inputs and the output of the threshold module, the fifth input of which is connected to the second input of the fifth and the first input of the sixth element and.
RU2019106881A 2019-03-11 2019-03-11 Threshold module RU2704735C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019106881A RU2704735C1 (en) 2019-03-11 2019-03-11 Threshold module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019106881A RU2704735C1 (en) 2019-03-11 2019-03-11 Threshold module

Publications (1)

Publication Number Publication Date
RU2704735C1 true RU2704735C1 (en) 2019-10-30

Family

ID=68500684

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019106881A RU2704735C1 (en) 2019-03-11 2019-03-11 Threshold module

Country Status (1)

Country Link
RU (1) RU2704735C1 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2757821C1 (en) * 2020-09-24 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2758800C1 (en) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2787336C1 (en) * 2022-03-18 2023-01-09 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2249844C2 (en) * 2003-05-12 2005-04-10 Ульяновский государственный технический университет Logic module
RU52287U1 (en) * 2005-10-10 2006-03-10 Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения" MAJORITY ELEMENT "THREE OF FIVE"
US20120254871A1 (en) * 2011-03-31 2012-10-04 International Business Machines Corporation Combinatorial computing

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2249844C2 (en) * 2003-05-12 2005-04-10 Ульяновский государственный технический университет Logic module
RU52287U1 (en) * 2005-10-10 2006-03-10 Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения" MAJORITY ELEMENT "THREE OF FIVE"
US20120254871A1 (en) * 2011-03-31 2012-10-04 International Business Machines Corporation Combinatorial computing

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2757821C1 (en) * 2020-09-24 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2758800C1 (en) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2787336C1 (en) * 2022-03-18 2023-01-09 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2809477C1 (en) * 2023-03-22 2023-12-12 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module for implementing threshold function with single weights of arguments and threshold of three
RU2812272C1 (en) * 2023-07-06 2024-01-29 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2812700C1 (en) * 2023-07-06 2024-01-31 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2812760C1 (en) * 2023-07-06 2024-02-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module

Similar Documents

Publication Publication Date Title
RU2701461C1 (en) Majority module
RU2700554C1 (en) Majority module
RU2647639C1 (en) Logic converter
RU2704735C1 (en) Threshold module
RU2621281C1 (en) Logic converter
RU2472209C1 (en) Logic module
RU2641454C2 (en) Logic converter
RU2697727C2 (en) Majority module
RU2700553C1 (en) Majority module
RU2714216C1 (en) Threshold module
RU2621376C1 (en) Logic module
RU2709664C1 (en) Threshold module
RU2700556C1 (en) Logic converter
RU2676888C1 (en) Logical module
RU2710877C1 (en) Majority module
RU2718209C1 (en) Logic module
RU2700557C1 (en) Logic converter
RU2700552C1 (en) Majority module
RU2778678C1 (en) Logic module
RU2757821C1 (en) Threshold module
RU2787336C1 (en) Threshold module
RU2757819C1 (en) Majority module
RU2709663C1 (en) Logic converter
RU2762545C1 (en) Majority module
RU2812700C1 (en) Threshold module

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20210312