RU2641465C1 - Чип и способ управления запуском цифрового сигнального процессора tigersharc - Google Patents
Чип и способ управления запуском цифрового сигнального процессора tigersharc Download PDFInfo
- Publication number
- RU2641465C1 RU2641465C1 RU2017127786A RU2017127786A RU2641465C1 RU 2641465 C1 RU2641465 C1 RU 2641465C1 RU 2017127786 A RU2017127786 A RU 2017127786A RU 2017127786 A RU2017127786 A RU 2017127786A RU 2641465 C1 RU2641465 C1 RU 2641465C1
- Authority
- RU
- Russia
- Prior art keywords
- code segment
- dsp
- chip
- tigersharc
- information
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4406—Loading of operating system
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Stored Programmes (AREA)
- Information Transfer Between Computers (AREA)
- Multi Processors (AREA)
Abstract
Изобретение относится к области цифровой обработки сигналов. Технический результат заключается в расширении арсенала средств управления запуском цифровых сигнальных процессоров (ЦСП) TigerSharc. Чип управления запуском ЦСП TigerSharc включает: интерфейсный блок, соединенный с блоком двухпортового ОЗУ и блоком управления. Блок управления соединен с внешней системой управления посредством линии управления. Блок управления загрузкой ЦСП соединен по меньшей мере с одним чипом ЦСП TigerSharc посредством параллельной шины. Чип управления запуском ЦСП TigerSharc дополнительно содержит блок флэш-памяти и чип NOR флэш-памяти, который связан с блоком управления загрузкой ЦСП посредством блока флэш-памяти. 2 н. и 6 з.п. ф-лы, 3 ил.
Description
ОБЛАСТЬ ТЕХНИКИ
Настоящее изобретение относится к области техники цифровой обработки сигналов и, в частности, к чипу управления запуском и связанному с ним способу управления запуском, осуществляемому с применением чипов ЦСП (цифровых сигнальных процессоров) TigerSharc.
ПРЕДПОСЫЛКИ НАСТОЯЩЕГО ИЗОБРЕТЕНИЯ
Чипы ЦСП TigerSharc как высокопроизводительные чипы ЦСП, произведенные ADI, обладают очень высокой вычислительной производительностью обработки и эффективностью выполнения до 4800 MMACS (4800 миллионов операций умножения-сложения в секунду); и основной частотой процессора до 600 МГц, причем объем памяти внутреннего ОЗУ достигает 24 Мбит. В каждом чипе находятся два независимых вычислительных ядра, и в течение одного тактового импульса может быть выполнено до четырех команд. Эти серии чипов поддерживают совместную обработку данных множеством ЦСП, не более 8 ЦСП, и применимы в областях высокоскоростной и высокопроизводительной обработки сигналов.
Поскольку в TS20x отсутствует внутренняя энергонезависимая программная память, программы могут быть введены в чипы только извне. Существует четыре режима загрузки программ: PROM запуск, запуск с ведущего устройства, LinkPort запуск и No запуск. Из этих режимов часто используется режим запуска PROM, но он является наименее защищенным; режим запуска LinkPort используется в основном для загрузки программ между чипами ЦСП и обладает низкой универсальностью; режим запуска No в основном используется для устранения неполадок, и его в основном не рекомендуется использовать; режим запуска с ведущего устройства имеет уникальное преимущество в системах с общей шиной и может использовать ведущее устройство для осуществления запуска чипа посредством внешней шины, причем этот способ может реализовывать хорошую совместимость между чипами ЦСП TigerSharc и другими системами. Однако, поскольку процесс запуска строго требует соблюдения последовательности записи ЦСП, в режиме запуска с ведущего устройства процесс запуска подвержен ошибкам. Более того, в случае длинного кода запуска, режим запуска с ведущего устройства занимает много времени.
Стандартным режимом запуска с ведущего устройства для чипов ЦСП TigerSharc является следующий: программы запуска отправляют на порт AUTODMA (имеющий определенный адрес) ЦСП посредством внешней шины ЦСП. Программы запуска принимают на порте AUTODMA, и ведущее устройство имеет право управлять шиной в течение процесса запуска. Этот режим запуска может осуществлять запуск ЦСП более гибко посредством использования внешней шины и подходит для загрузки программ в ЦСП TigerSharc посредством общей внешней шины с использованием ППВМ (программируемой пользователем вентильной матрицы) или иных процессоров.
Однако существуют также следующие недостатки в стандартном режиме запуска с ведущего устройства.
(1) Для обеспечения стабильности запуска в стандартном режиме запуска с ведущего устройства добавляют задержку после загрузчика запуска, и первые пять слов последнего сеанса записывают в чипы ЦСП TigerSharc. Между тем, после записи каждого слова следующее слово может быть записано только после того, как ЦСП обработал только что записанное слово, и ненулевой сегмент кода и нулевой сегмент кода обрабатывают в разное время. Если скорость записи слишком высока, это с большой вероятностью приведет к неспособности чипов запускаться. Поскольку загрузка содержимого кода в сегментах кода занимает самое больше время во всем процессе загрузки программы, для записи каждого слова приходится ждать ответа от ЦСП TigerSharc. Таким образом, быстрый запуск ЦСП TigerSharc подвержен влиянию. Более длинный код требует более длительного времени запуска.
(2) Запись данных дополнительно ограничена сигналом подтверждения ACK, сигналом захвата шины BUSLOCK и сигналом предоставления шины HBG. Данные могут быть записаны только, когда сигнал подтверждения ACK, сигнал захвата шины BUSLOCK и сигнал предоставления шины HBG являются стабильными, когда логика запуска соблюдена и когда ЦСП TigerSharc подготовлен. В противном случае, если один тип данных потерян, ЦСП TigerSharc не может быть запущен.
СУЩНОСТЬ НАСТОЯЩЕГО ИЗОБРЕТЕНИЯ
Ввиду недостатков, связанных со слишком большим временем запуска и низкой стабильностью в предшествующих способах запуска с ведущего устройства, целью данного изобретения является предоставление улучшенного чипа управления запуском с ведущего устройства и способа запуска, т.е. чипа управления ЦСП TigerSharc, основанного на улучшенном способе запуска с ведущего устройства с целью реализовать быстрый запуск множества чипов ЦСП TigerSharc.
Настоящее изобретение использует следующие технические решения: чип управления запуском ЦСП TigerSharc, содержащий интерфейсный блок, блок двухпортового ОЗУ, блок управления и блок управления загрузкой ЦСП, причем интерфейсный блок соединен с блоком двухпортового ОЗУ и блоком управления, соответственно; блок управления соединен с внешней системой управления посредством линии управления, причем блок управления также соединен с блоком двухпортового ОЗУ и блоком управления загрузкой ЦСП, соответственно; блок управления загрузкой ЦСП соединен по меньшей мере с одним чипом TigerSharc с помощью параллельной шины, причем могут использоваться не более восьми чипов ЦСП TigerSharc, то есть один чип управления запуском ЦСП TigerSharc управляет не более чем восемью чипами ЦСП TigerSharc; чип управления запуском TigerSharc дополнительно содержит блок флэш-памяти и чип NOR флэш-памяти; блок управления соединен с блоком флэш-памяти; блок двухпортового ОЗУ соединен с чипом NOR флэш-памяти посредством блока флэш-памяти; и чип NOR флэш-памяти связан с блоком управления загрузкой ЦСП с помощью блока флэш-памяти.
Предпочтительно интерфейсный блок содержит интерфейс шины PCI, интерфейс шины CAN и интерфейс шины RS232, каждый из которых соединен с блоком управления и блоком двухпортового ОЗУ.
В преимущественном варианте чип управления запуском ЦСП TigerSharc дополнительно содержит схему управления устройством защиты, которая соединена с каждым чипом ЦСП TigerSharc, соответственно.
Предоставлен способ управления запуском ЦСП TigerSharc с использованием чипа управления запуском ЦСП TigerSharc, причем сначала блок управления выбирает режим запуска;
блок управления осуществляет управление выбором загрузки программы запуска ЦСП посредством интерфейсного блока и осуществляет управление секцией запуска посредством чипа NOR флэш-памяти или посредством внешней шины;
причем внешняя шина - это внешняя шина, с которой соединен интерфейсный блок, так что способ загрузки программы запуска ЦСП заключается в том, что блок управления управляет загрузкой программы запуска ЦСП TigerSharc через интерфейсный блок посредством внешней шины, или блок управления управляет загрузкой программы запуска ЦСП, выбирая запуск посредством чипа NOR флэш-памяти;
если был выбран запуск посредством чипа NOR флэш-памяти, блок управления дает команду чипу NOR флэш-памяти загрузить программу запуска посредством блока флэш-памяти, причем программа запуска ЦСП хранится в чипе NOR флэш-памяти, при этом чип управления запуском ЦСП TigerSharc считывает программу запуска в чипе управления запуском ЦСП TigerSharc посредством блока управления загрузкой ЦСП; и
если был выбран запуск посредством внешней шины, программу запуска ЦСП передают чипу управления запуском ЦСП TigerSharc посредством блока двухпортового ОЗУ и блока управления загрузкой ЦСП. Внешняя шина - это внешняя шина, к которой подключен интерфейсный блок, которая включает без ограничения шину PCI, шину CAN и шину RS 232. Блок управления настроен для управления работой интерфейсного блока, блока двухпортового ОЗУ и блока управления загрузкой ЦСП.
В предпочтительном варианте программа запуска ЦСП содержит участок сегментов кода и участок загрузчика запуска из 256 слов. Участок сегментов кода содержит N сегментов кода, которые последовательно соединены один за другим. Количество N сегментов кода соответствует количеству чипов ЦСП TigerSharc.
Участок сегментов кода содержит ненулевой сегмент кода, нулевой сегмент кода и конечный сегмент кода.
Ненулевой сегмент кода содержит: (1) информацию заголовка ненулевого сегмента кода; (2) адрес размещения ненулевого сегмента кода; и (3) содержимое ненулевого сегмента кода. Причем информация заголовка ненулевого сегмента кода содержит: (1) информацию о типе идентификатора этого сегмента кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); (2) ID-номер чипа управления запуском ЦСП TigerSharc, которому принадлежит сегмент кода; и (3) длину содержимого ненулевого сегмента кода.
Нулевой сегмент кода содержит: (1) информацию заголовка нулевого сегмента кода и (2) адрес размещения нулевого сегмента кода. Причем информация заголовка нулевого сегмента кода содержит: (1) информацию о типе идентификатора данного сегмента кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); (2) ID-номер чипа управления запуском ЦСП TigerSharc, которому принадлежит сегмент кода; и (3) длину содержимого нулевого сегмента кода.
Конечный сегмент кода содержит: (1) информацию заголовка конечного сегмента кода; (2) адрес размещения конечного сегмента кода; и (3) содержимое конечного сегмента кода. Причем информация заголовка конечного сегмента кода содержит: (1) информацию о типе идентификатора этого сегмента кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); (2) ID-номер чипа управления запуском ЦСП TigerSharc, которому принадлежит сегмент кода; и (3) конечную кодовую информацию из 256 слов.
Причем участок загрузчика запуска - это программа для использования перед запуском ядра программы запуска, при этом ее используют для инициализации, создания схемы пространства памяти и настройки рабочей среды программного обеспечения и аппаратуры.
Участок загрузчика запуска записан в адресе AutoDAM чипа управления запуском ЦСП TigerSharc;
считывают информацию об ID чипа управления запуском ЦСП TigerSharc в сегменте кода;
определяют, совпадает ли информация об ID чипа управления запуском ЦСП TigerSharc в сегменте кода с ID-номером чипа ЦСП TigerSharc, который загружает эту программу в данный момент; если это не так, — следующие сегменты кода считывают последовательно; и если это так, — определяют, является ли этот сегмент кода конечным сегментом кода; и
если данный сегмент кода не является конечным сегментом кода согласно информации о размере и информации об адресе данного сегмента кода, содержимое этого сегмента кода записывают в память соответствующего ЦСП посредством параллельной шины ЦСП методом считывания/записи одноуровневого канала конвейерной передачи данных.
Если данный сегмент кода является конечным сегментом кода, конечный сегмент кода записывают в память ЦСП и завершают запуск данного ЦСП.
Также, при обновлении программы запуска ЦСП обновленную программу заново загружают в чип NOR флэш-памяти.
Также, каждый сегмент кода содержит ненулевой сегмент кода, нулевой сегмент кода и конечный сегмент кода. Ненулевой сегмент кода содержит информацию об ID чипа управления запуском ЦСП TigerSharc, которому данный сегмент кода принадлежит, информацию об адресе размещения сегмента кода, размер сегмента кода и информацию о ненулевом содержимом сегмента кода; нулевой сегмент кода содержит информацию об ID чипа управления запуском ЦСП TigerSharc, которому данный сегмент кода принадлежит, информацию об адресе размещения сегмента кода и размер сегмента кода; конечный сегмент кода содержит информацию об ID чипа управления запуском ЦСП TigerSharc, которому данный сегмент кода принадлежит, и конечную кодовую информацию из 256 слов.
Далее, после записи участка загрузчика запуска процесс считывания информации заголовка сегмента кода выполняют с задержкой в 10 мкс; и процесс записи конечного сегмента кода в память ЦСП заключается в следующем: запись первых пяти слов, задержка 10 мкс, и затем запись оставшихся 252 слов.
Настоящее изобретение имеет следующие преимущественные эффекты.
Настоящее устройство предоставляет способ запуска с ведущего устройства улучшенного типа, который увеличивает стабильность процесса запуска, при этом увеличивая скорость запуска чипов ЦСП TigerSharc. На основании способа запуска с ведущего устройства улучшенного типа разработан чип управления запуском ЦСП TigerSharc. С одной стороны снижена сложность использования чипов ЦСП TigerSharc, а с другой стороны улучшена скорость запуска и стабильность чипов ЦСП TigerSharc.
Настоящее изобретение может эффективно управлять запуском множества ЦСП TigerSharc. Таким образом, сложность использования ЦСП TigerSharc снижена. В случае внешней системы ЦСП TigerSharc может быть запущен посредством PCI, CAN, RS232 и параллельных шин. Таким образом, настоящее изобретение предоставляет множеству несовместимых систем решение для соединения с ЦСП TigerSharc.
Настоящее изобретение имеет функцию устройства защиты, которая одновременно управляет множеством ЦСП TigerSharc. В случае ненормального функционирования определенного ЦСП, этот ЦСП может быть перезапущен и программа ЦСП может быть повторно загружена.
Настоящее изобретение предоставляет два режима запуска. Один режим запуска подразумевает запуск посредством чипа NOR флэш-памяти. В этом режиме программа непосредственно хранится в чипе NOR флэш-памяти, который служит в качестве временного места хранения программы запуска, причем программа запуска может быть непосредственно вызвана из чипа NOR флэш-памяти в последующем процессе запуска, так что необходимо только повторно загружать программу запуска во время обновления программы запуска вместо того, чтобы каждый раз считывать программу запуска из внешних источников. Другой режим запуска заключается в непосредственном получении программы запуска посредством внешней шины. Этот режим является высокозащищенным. Режим запуска может быть установлен блоком управления, который является гибким и разнонаправленным.
Предоставлены разнообразные внешние шины, такие как шина PCI, шина CAN и шина RS232, так что поддерживаются форматы данных разных шин.
КРАТКОЕ ОПИСАНИЕ ГРАФИЧЕСКИХ МАТЕРИАЛОВ
На фиг. 1 изображена структурная схема настоящего изобретения;
На фиг. 2 изображена структурная схема кода программы запуска; и
На фиг. 3 изображена блок-схема программы запуска с ведущего устройства согласно настоящему изобретению.
ПОДРОБНОЕ ОПИСАНИЕ НАСТОЯЩЕГО ИЗОБРЕТЕНИЯ
Конкретные варианты осуществления настоящего изобретения будут подробно описаны далее со ссылкой на сопровождающие графические материалы.
Как показано на фиг. 1, чип управления запуском ЦСП TigerSharc представляет собой чип управления запуском, созданный с использованием ППВМ, содержащий интерфейсный блок, блок двухпортового ОЗУ, блок управления и блок управления загрузкой ЦСП.
Интерфейсный блок содержит интерфейс шины PCI, интерфейс шины CAN и интерфейс шины RS232, каждый из которых соединен с блоком управления и блоком двухпортового ОЗУ, и предоставляет различные интерфейсы внешним системам посредством модуля передачи данных PCI, модуля передачи данных CAN и модуля передачи данных RS232.
Модуль передачи данных PCI отвечает за доступ по шине PCI посредством интерфейса шины PCI; модуль передачи данных CAN отвечает за доступ по шине CAN посредством интерфейса шины CAN; модуль передачи данных RS232 отвечает за доступ по шине RS232 посредством интерфейса шины RS232. Причем блок двухпортового ОЗУ используется для временного получения кодов и работает как временный блок хранения для программы запуска.
Блок управления соединен с внешней системой управления посредством линии управления. Система управления - это контроллер чипа управления запуском ППВМ, причем она настроена для обеспечения инструкций контроля запуска. Блок управления также соединен с блоком двухпортового ОЗУ и блоком управления загрузкой ЦСП, соответственно. Блок управления загрузкой ЦСП соединен по меньшей мере с одним чипом ЦСП TigerSharc посредством параллельной шины, причем может быть не более восьми чипов ЦСП TigerSharc. Другими словами, один чип управления запуском управляет не более чем восемью чипами ЦСП TigerSharc. Количество чипов ЦСП, которые могут управляться, в основном ограничено интерфейсом управления ППВМ.
Чип управления дополнительно содержит блок флэш-памяти и чип NOR флэш-памяти. Блок управления соединен с блоком флэш-памяти. Блок двухпортового ОЗУ соединен чипом NOR флэш-памяти посредством блока флэш-памяти. Чип NOR флэш-памяти связан с блоком управления загрузкой ЦСП посредством блока флэш-памяти. Чип NOR флэш-памяти используется как чип хранения для программы запуска для хранения загруженных программ запуска.
Такое строение чипа управления предоставляет чипу ЦСП TigerSharc два канала программы запуска для программы запуска. Один канал программы запуска используется в случае, когда программа запуска загружена из внешней шины посредством интерфейсного блока, а затем передана чипу ЦСП TigerSharc для запуска посредством блока двухпортового ОЗУ и блока управления загрузкой ЦСП. В этом случае необходимо каждый раз повторно загружать программу запуска из внешней шины. Второй канал программы запуска используется в случае, когда программа запуска непосредственно загружена в чип NOR флэш-памяти и программу запуска непосредственно считывают из чипа NOR флэш-памяти каждый раз. При обновлении программы запуска обновленную программу запуска повторно загружают в чип NOR флэш-памяти, и обновленную программу запуска непосредственно считывают из чипа NOR флэш-памяти при запуске чипа. Выбор метода для загрузки программы запуска и выбор канала могут управляться посредством блока управления.
Система дополнительно содержит схему управления устройством защиты, которая соединена с каждым чипом ЦСП TigerSharc для осуществления управления устройством защиты и мониторинга множества ЦСП TigerSharc. ЦСП обращается к регистру схемы управления устройством защиты в чипе управления посредством внешней шины. Когда работа одного или более ЦСП TigerSharc ненормальна, ЦСП TigerSharc может быть перезапущен и программа может быть повторно загружена.
Предоставлен способ управления запуском ЦСП TigerSharc с использованием чипа управления запуском ЦСП TigerSharc, причем сначала блок управления выбирает режим запуска;
блок управления осуществляет управление выбором загрузки программы запуска ЦСП посредством интерфейсного блока и осуществляет управление секцией запуска посредством чипа NOR флэш-памяти или посредством внешней шины;
если выбран запуск посредством чипа NOR флэш-памяти, программа запуска ЦСП хранится в чипе NOR флэш-памяти, и чип управления запуском ЦСП TigerSharc считывает программу запуска в чипе управления запуском ЦСП TigerSharc посредством модуля управления загрузкой ЦСП; и
если выбран запуск посредством внешней шины, программу запуска ЦСП передают чипу управления запуском ЦСП TigerSharc посредством интерфейсного блока, блока двухпортового ОЗУ и блока управления загрузкой ЦСП.
Как показано на фиг. 2, программа запуска ЦСП содержит участок сегментов кода и участок загрузчика запуска из 256 слов. Участок сегментов кода содержит N сегментов кода, которые последовательно соединены один за другим. Количество N сегментов кода соответствует количеству чипов ЦСП TigerSharc. Каждый сегмент кода содержит информацию об ID чипа управления запуском ЦСП TigerSharc, которому данный сегмент кода принадлежит, информацию об адресе размещения этого сегмента кода и информацию кода.
Рассматривая одновременное управление восемью чипами ЦСП TigerSharc посредством чипа управления запуском в качестве примера, участок сегментов кода содержит восемь сегментов кода, т.е. сегмент кода ЦСП1, сегмент кода ЦСП2…сегмент кода ЦСП8. Особая структура каждого сегмента кода содержит ненулевой сегмент кода, нулевой сегмент и конечный сегмент кода, конкретно:
Как показано на фиг. 2, ненулевой сегмент кода содержит: (1) информацию заголовка ненулевого сегмента кода; (2) адрес размещения ненулевого сегмента кода; и (3) содержимое ненулевого сегмента кода. Причем информация заголовка ненулевого сегмента кода содержит: (1) информацию о типе идентификатора данного сегмент кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); (2) ID-номер ЦСП, которому ненулевой сегмент кода принадлежит (т.е. ЦСП1 TigerSharc, ЦСП2 TigerSharc …ЦСП8 TigerSharc); и (3) длину содержимого ненулевого сегмента кода.
Нулевой сегмент кода содержит: (1) информацию заголовка нулевого сегмента кода и (2) адрес размещения нулевого сегмента кода. Причем информация заголовка нулевого сегмента кода содержит: (1) информацию о типе идентификатора данного сегмента кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); (2) ID-номер ЦСП, которому нулевой сегмент кода принадлежит; и (3) длину содержимого нулевого сегмента кода.
Конечный сегмент кода содержит: (1) информацию заголовка конечного сегмента кода; (2) адрес размещения конечного сегмента кода; и (3) содержимое конечного сегмента кода. Причем информация заголовка конечного сегмента кода содержит: (1) информацию о типе идентификатора данного сегмента кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); (2) ID-номер ЦСП, которому конечный сегмент кода принадлежит; и (3) конечную кодовую информацию с 256 словами.
Как показано на фиг. 2, особый формат N сегментов кода, упомянутых ранее, соединенных один за другим, является следующим: ненулевые сегменты кода, нулевые сегменты кода и конечный сегмент кода соединены последовательно, причем ненулевые сегменты кода включают ненулевой сегмент кода 1, ненулевой сегмент кода 2, ненулевой сегмент кода 3 … ненулевой сегмент кода n1, которые соединены последовательно; и нулевые сегменты кода включают нулевой сегмент кода 1, нулевой сегмент кода 2, нулевой сегмент кода 3 … нулевой сегмент кода n2, которые соединены последовательно, причем как n1, так и n2 могут быть равны N.
На фиг. 3 изображен процесс согласно способу использования чипа управления пуском для управления запуском чипа ЦСП TigerSharc.
Участок загрузчика запуска записывают в AutoDAM адрес чипа управления запуском ЦСП TigerSharc и затем инициализируют загрузку программы запуска.
Считывают информацию об ID чипа управления запуском ЦСП TigerSharc в сегменте кода. Информация заголовка сегмента кода содержит: 1) информацию об ID ЦСП; 2) параметр сегмент кода (ненулевой сегмент кода, нулевой сегмент кода или конечный сегмент кода); и 3) длину сегмента кода.
Определяют, совпадает ли информация об ID чипа управления запуском ЦСП в сегменте кода с ID-номером чипа ЦСП TigerSharc, загружающего эту программу в данный момент, т.е. подходит ли сегмент кода N к ЦСП TigerSharc N; если это не так, — следующий сегмент кода считывают последовательно до тех пор, пока ID-номер чипа управления запуском ЦСП, содержащийся в сегменте кода, не будет совпадать с ID-номером чипа ЦСП TigerSharc, загружающего эту программу в данный момент; и если это так, — определяют, является ли данный сегмент кода конечным сегментом кода.
Со ссылкой на фиг. 2, более конкретно, при считывании сегмента кода и принятии решения относительно него, сначала последовательно считывают ненулевой сегмент кода 1, ненулевой сегмент кода 2, ненулевой сегмент кода 3 … ненулевой сегмент кода n1, и определяют, подходит ли ID-номер чипа управления запуском ЦСП в ненулевом сегменте кода к чипу ЦСП TigerSharc N, который подлежит запуску; затем нулевой сегмент кода 1, нулевой сегмент кода 2, нулевой сегмент кода 3 … нулевой сегмент кода n2 последовательно считывают и определяют, подходит ли ID-номер чипа управления запуском ЦСП в нулевом сегменте кода к чипу ЦСП TigerSharc N, который подлежит запуску; и, в конце концов, считывают конечный сегмент кода.
Если данный сегмент кода не является конечным сегментом кода, то есть, если считанный сегмент кода не является ненулевым сегментом кода или нулевым сегментом кода, согласно информации о размере и информации об адресе данного сегмента кода, содержимое данного сегмента кода записывают в память соответствующего ЦСП (т.е. ЦСП TigerSharc, подлежащего запуску) посредством параллельной шины ЦСП методом записи одноуровневого канала конвейерной передачи данных.
Если данный сегмент кода является конечным сегментом кода, конечный сегмент кода записывают в память соответствующего ЦСП TigerSharc, подлежащего запуску, и загружают программу запуска.
После записи участка загрузчика запуска процесс считывания информации заголовка сегмента кода выполняют с задержкой в 10 мкс; причем процесс записи конечного сегмента кода в память ЦСП заключается в следующем: запись первых пяти слов, задержка 10 мкс, и затем запись оставшихся 252 слов.
В улучшенном режиме запуска с ведущего устройства механизм канала конвейерной передачи данных для ЦСП применяется при стандартном процессе запуска с ведущего устройства. При загрузке сегментов кода, механизм записи AutoDMA заменяют механизмом записи канала конвейерной передачи данных. Поскольку ЦСП TigerSharc использует распространенное строение внешней шины, считывание/запись с внутренней памяти /во внутреннюю память чипа может быть осуществлено посредством внешней шины. Использование записи посредством одноуровневого канала конвейерной передачи данных открывает перспективу очень высокой скорости записи, при которой одно слово может быть записано в течение одного тактового импульса ЦСП. Таким образом, в сравнении с режимом AutoDMA, время записи содержимого кода значительно сокращено, и таким образом сокращено время загрузки всей программы.
Claims (28)
1. Чип управления запуском цифровых сигнальных процессоров (ЦСП) TigerSharc, отличающийся тем, что он содержит интерфейсный блок, блок двухпортового ОЗУ, блок управления и блок управления загрузкой ЦСП;
интерфейсный блок соединен с блоком двухпортового ОЗУ и блоком управления, соответственно;
блок управления соединен с внешней системой управления посредством линии управления, причем блок управления также соединен с блоком двухпортового ОЗУ и блоком управления загрузкой ЦСП, соответственно;
блок управления загрузкой ЦСП соединен по меньшей мере с одним чипом ЦСП TigerSharc посредством параллельной шины;
чип управления запуском ЦСП TigerSharc дополнительно содержит блок флэш-памяти и чип NOR флэш-памяти; причем блок управления соединен с блоком флэш-памяти; при этом блок двухпортового ОЗУ соединен с чипом NOR флэш-памяти посредством блока флэш-памяти; причем чип NOR флэш-памяти связан с блоком управления загрузкой ЦСП посредством блока флэш-памяти.
2. Чип управления по п. 1, отличающийся тем, что интерфейсный блок содержит интерфейс шины PCI, интерфейс шины CAN и интерфейс шины RS232, каждый из которых соединен с блоком управления и блоком двухпортового ОЗУ.
3. Чип управления по п. 1, отличающийся тем, что дополнительно содержит схему управления устройством защиты, которая соединена с каждым чипом ЦСП TigerSharc, соответственно.
4. Способ управления запуском ЦСП TigerSharc с применением чипа управления запуском ЦСП TigerSharc по п. 1, отличающийся тем, что
блок управления осуществляет управление выбором загрузки программы запуска ЦСП посредством интерфейсного блока и осуществляет управление секцией запуска посредством чипа NOR флэш-памяти или посредством внешней шины; причем блок управления осуществляет управление выбором загрузки программы запуска ЦСП посредством интерфейсного блока по внешней шине или осуществляет управление выбором загрузки программы запуска ЦСП посредством чипа NOR флэш-памяти;
если выбран запуск посредством чипа NOR флэш-памяти, программа запуска ЦСП хранится в чипе NOR флэш-памяти, и чип управления запуском ЦСП TigerSharc считывает программу запуска в чипе управления запуском ЦСП TigerSharc посредством модуля управления загрузкой ЦСП; и
если был выбран запуск посредством внешней шины, программа запуска ЦСП передается чипу управления запуском ЦСП TigerSharc посредством блока двухпортового ОЗУ и блока управления загрузкой ЦСП.
5. Способ управления запуском по п. 4, отличающийся тем, что
программа запуска ЦСП содержит участок сегментов кода и участок загрузчика запуска с 256 словами; причем участок сегментов кода содержит N сегментов кода, которые последовательно соединены один за другим; причем количество N сегментов кода равняется количеству чипов ЦСП TigerSharc; при этом каждый сегмент кода содержит информацию об ID чипа управления запуском ЦСП TigerSharc, которому данный сегмент кода принадлежит, информацию об адресе размещения данного сегмента кода и конечную кодовую информацию с 256 словами;
участок загрузчика запуска записан в AutoDAM адрес чипа управления запуском ЦСП TigerSharc;
считывают информацию об ID чипа управления запуском ЦСП TigerSharc в сегменте кода;
определяют, совпадает ли информация об ID чипа управления запуском ЦСП TigerSharc в сегменте кода с ID-номером чипа ЦСП TigerSharc, загружающего эту программу в данный момент; если это не так, следующий сегмент кода считывают последовательно; и если это так, определяют, является ли данный сегмент кода конечным сегментом кода; и
если данный сегмент кода не является конечным сегментом кода согласно информации о размере и информации об адресе данного сегмента кода, содержимое этого сегмента кода записывают в память соответствующего ЦСП по параллельной шине ЦСП методом записи одноуровневого канала конвейерной передачи данных;
если данный сегмент кода является конечным сегментом кода, конечный сегмент кода записывают в память ЦСП.
6. Способ управления запуском по п. 4 или 5, отличающийся тем, что
при обновлении программы запуска ЦСП обновленную программу повторно загружают в чип NOR флэш-памяти.
7. Способ управления запуском по п. 4 или 5, отличающийся тем, что
сегмент кода содержит ненулевой сегмент кода, нулевой сегмент и конечный сегмент кода;
ненулевой сегмент кода содержит: (1) информацию заголовка ненулевого сегмента кода; (2) адрес размещения ненулевого сегмента кода; и (3) содержимое ненулевого сегмента кода; причем информация заголовка ненулевого сегмента кода содержит: (1) информацию о типе идентификатора данного сегмента кода; (2) ID-номер чипа управления запуском ЦСП TigerSharc, которому ненулевой сегмент кода принадлежит; и (3) длину содержимого ненулевого сегмента кода;
нулевой сегмент кода содержит: (1) информацию заголовка нулевого сегмента кода, и (2) адрес размещения нулевого сегмента кода; причем информация заголовка нулевого сегмента кода содержит: (1) информацию о типе идентификатора данного сегмента кода; (2) ID-номер чипа управления запуском ЦСП TigerSharc, которому нулевой сегмент кода принадлежит; и (3) длину содержимого нулевого сегмента кода;
конечный сегмент кода содержит: (1) информацию заголовка конечного сегмента кода; (2) адрес размещения конечного сегмента кода; и (3) содержимое конечного сегмента кода; причем информация заголовка конечного сегмента кода содержит: (1) информацию о типе идентификатора данного сегмента кода; (2) ID-номер чипа управления запуском ЦСП TigerSharc, которому конечный сегмент кода принадлежит; и (3) конечную кодовую информацию с 256 словами;
информация о типе идентификатора сегмента кода включает ненулевой сегмент кода, нулевой сегмент кода и конечный сегмент кода.
8. Способ управления запуском по п. 7, отличающийся тем, что
после записи участка загрузчика запуска процесс считывания информации заголовка сегмента кода выполняют с задержкой в 10 мкс; и процесс записи конечного сегмента кода в память ЦСП заключается в следующем: запись первых пяти слов, задержка 10 мкс, и затем запись оставшихся 252 слов.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620246409.6 | 2016-03-28 | ||
CN201620246409.6U CN205540691U (zh) | 2016-03-28 | 2016-03-28 | TigerSharc系列DSP启动管理芯片 |
CN201610183445.7 | 2016-03-28 | ||
CN201610183445.7A CN105786527B (zh) | 2016-03-28 | 2016-03-28 | TigerSharc系列DSP启动管理芯片及方法 |
PCT/CN2016/095295 WO2017088531A1 (zh) | 2016-03-28 | 2016-08-15 | TigerSharc系列DSP启动管理芯片及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2641465C1 true RU2641465C1 (ru) | 2018-01-17 |
Family
ID=58762959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2017127786A RU2641465C1 (ru) | 2016-03-28 | 2016-08-15 | Чип и способ управления запуском цифрового сигнального процессора tigersharc |
Country Status (5)
Country | Link |
---|---|
US (1) | US10203962B2 (ru) |
EP (1) | EP3236350B1 (ru) |
JP (1) | JP6334831B2 (ru) |
RU (1) | RU2641465C1 (ru) |
WO (1) | WO2017088531A1 (ru) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10203962B2 (en) * | 2016-03-28 | 2019-02-12 | Crrc Qingdao Sifang Rolling Stock Research Institute Co., Ltd. | Tigersharc DSP boot management chip and method |
CN111625286B (zh) * | 2020-06-04 | 2021-04-27 | 中国科学院长春光学精密机械与物理研究所 | 一种星载dsp程序外部引导加载方法及加载系统 |
CN112162730B (zh) * | 2020-09-30 | 2024-04-23 | 北京特种机械研究所 | 一种实现多功能can总线通信的dsp软件设计方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007102544A (ja) * | 2005-10-05 | 2007-04-19 | Toshiba Corp | デジタルシグナルプロセッサシステムおよびそのブート方法。 |
RU2007120819A (ru) * | 2004-11-05 | 2008-12-10 | Квэлкомм Инкорпорейтед (US) | Адаптивная калибровка памяти с использованием бункеров |
WO2012016577A1 (en) * | 2010-08-06 | 2012-02-09 | Carl Zeiss Smt Gmbh | Microlithographic projection exposure apparatus |
CN103389699A (zh) * | 2013-05-09 | 2013-11-13 | 浙江大学 | 基于分布式智能监测控制节点的机器人监控及自主移动系统的运行方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000242611A (ja) | 1999-02-23 | 2000-09-08 | Nec Mobile Commun Ltd | プログラムブート方式 |
US7761653B2 (en) * | 1999-08-04 | 2010-07-20 | Super Talent Electronics, Inc. | Flash micro-controller with shadow boot-loader SRAM for dual-device booting of micro-controller and host |
US7707354B2 (en) * | 1999-08-04 | 2010-04-27 | Super Talent Electronics, Inc. | SRAM cache and flash micro-controller with differential packet interface |
JP2001209575A (ja) | 2000-01-27 | 2001-08-03 | Mitsubishi Electric Corp | 信号処理装置 |
JP2002073341A (ja) | 2000-08-31 | 2002-03-12 | Nec Eng Ltd | Dspプログラムダウンロードシステム |
JP3845258B2 (ja) * | 2000-12-19 | 2006-11-15 | 株式会社リコー | モデム装置及び通信端末装置 |
KR101456593B1 (ko) * | 2007-06-22 | 2014-11-03 | 삼성전자주식회사 | 플래시 메모리 장치를 포함하는 메모리 시스템 |
CN102053849B (zh) | 2009-10-30 | 2013-06-26 | 杭州华三通信技术有限公司 | 分布式系统及其主系统和从系统以及代码加载方法 |
JP2012108853A (ja) | 2010-11-19 | 2012-06-07 | Toshiba Corp | ディジタルシグナルプロセッサを起動するシステム、装置および方法 |
CN201886460U (zh) | 2010-12-10 | 2011-06-29 | 四川赛狄信息技术有限公司 | 一种数字信号处理器冗余启动系统 |
CN102135927B (zh) | 2011-04-29 | 2013-02-13 | 杭州华三通信技术有限公司 | 一种基于nand flash的系统引导方法和装置 |
CN102298526B (zh) | 2011-06-08 | 2017-02-08 | 厦门雅迅网络股份有限公司 | 一种基于无外扩存储器单片机的外设设备程序升级方法 |
CN103019774A (zh) | 2012-11-27 | 2013-04-03 | 中国航空工业集团公司第六三一研究所 | 一种dsp处理器的动态重载方法 |
CN103389669B (zh) | 2013-07-26 | 2016-06-29 | 中国船舶重工集团公司第七一五研究所 | 一种基于fpga/cpld控制器的处理器程序远程动态加载系统及方法 |
US10203962B2 (en) * | 2016-03-28 | 2019-02-12 | Crrc Qingdao Sifang Rolling Stock Research Institute Co., Ltd. | Tigersharc DSP boot management chip and method |
CN105786527B (zh) | 2016-03-28 | 2017-03-08 | 中车青岛四方车辆研究所有限公司 | TigerSharc系列DSP启动管理芯片及方法 |
-
2016
- 2016-08-15 US US15/549,661 patent/US10203962B2/en not_active Expired - Fee Related
- 2016-08-15 RU RU2017127786A patent/RU2641465C1/ru active
- 2016-08-15 EP EP16867758.1A patent/EP3236350B1/en active Active
- 2016-08-15 WO PCT/CN2016/095295 patent/WO2017088531A1/zh active Application Filing
- 2016-08-15 JP JP2017546838A patent/JP6334831B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2007120819A (ru) * | 2004-11-05 | 2008-12-10 | Квэлкомм Инкорпорейтед (US) | Адаптивная калибровка памяти с использованием бункеров |
JP2007102544A (ja) * | 2005-10-05 | 2007-04-19 | Toshiba Corp | デジタルシグナルプロセッサシステムおよびそのブート方法。 |
WO2012016577A1 (en) * | 2010-08-06 | 2012-02-09 | Carl Zeiss Smt Gmbh | Microlithographic projection exposure apparatus |
CN103389699A (zh) * | 2013-05-09 | 2013-11-13 | 浙江大学 | 基于分布式智能监测控制节点的机器人监控及自主移动系统的运行方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2017088531A1 (zh) | 2017-06-01 |
JP6334831B2 (ja) | 2018-05-30 |
EP3236350B1 (en) | 2019-09-25 |
JP2018507489A (ja) | 2018-03-15 |
EP3236350A4 (en) | 2018-02-28 |
EP3236350A1 (en) | 2017-10-25 |
US10203962B2 (en) | 2019-02-12 |
US20180032346A1 (en) | 2018-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5235686A (en) | Computer system having mixed macrocode and microcode | |
US7490177B2 (en) | System method for performing a direct memory access for automatically copying initialization boot code in a new memory architecture | |
US7941588B2 (en) | Multi-level nonvolatile semiconductor memory device | |
US7340566B2 (en) | System and method for initializing a memory device from block oriented NAND flash | |
KR102183016B1 (ko) | 메모리 프로토콜 | |
US20030014736A1 (en) | Debugger breakpoint management in a multicore DSP device having shared program memory | |
RU2641465C1 (ru) | Чип и способ управления запуском цифрового сигнального процессора tigersharc | |
US20040054864A1 (en) | Memory controller | |
JP5292978B2 (ja) | 制御装置、情報処理装置、及びメモリモジュール認識方法 | |
KR100634436B1 (ko) | 멀티 칩 시스템 및 그것의 부트코드 페치 방법 | |
CN102193885A (zh) | 支持虚拟信道的非挥发性存储器控制器 | |
US8990549B2 (en) | Method and system for booting electronic device from NAND flash memory | |
KR20140103048A (ko) | 낮은 레벨 프로그래밍 가능한 시퀀서와 조합한 범용 프로그래밍 가능한 프로세서를 사용한 비휘발성 메모리 채널 제어 | |
JP2010501915A (ja) | メモリ用モジュールコマンド構造およびメモリシステム | |
US10936234B2 (en) | Data transfer between memory devices on shared bus | |
CN109117205B (zh) | 一种基于mcu和fpga的双芯片加载方法 | |
EP0378071B1 (en) | Multiprocessor controller having shared control store | |
US20030120910A1 (en) | System and method of remotely initializing a local processor | |
US20030028696A1 (en) | Low overhead interrupt | |
US20120011295A1 (en) | Method and apparatus for wireless broadband systems direct data transfer | |
US20040236925A1 (en) | Digital signal processor and digital signal processing method | |
US20100058044A1 (en) | Multiprocessor communication device and methods thereof | |
EA039007B1 (ru) | Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном пзу, в адресное пространство микропроцессорного ядра, компьютерная система и способ передачи данных | |
TWI615705B (zh) | 於電腦系統中重置記憶體的方法 | |
JP2003337746A (ja) | 情報処理装置の高速起動 |