RU2620497C1 - Дисплей с активной матрицей, микросхема возбуждения развертки и способ их изготовления - Google Patents

Дисплей с активной матрицей, микросхема возбуждения развертки и способ их изготовления Download PDF

Info

Publication number
RU2620497C1
RU2620497C1 RU2016101270A RU2016101270A RU2620497C1 RU 2620497 C1 RU2620497 C1 RU 2620497C1 RU 2016101270 A RU2016101270 A RU 2016101270A RU 2016101270 A RU2016101270 A RU 2016101270A RU 2620497 C1 RU2620497 C1 RU 2620497C1
Authority
RU
Russia
Prior art keywords
signals
output
ckv
inverters
delay
Prior art date
Application number
RU2016101270A
Other languages
English (en)
Inventor
Дуншэн ГО
Хунцзян ЦИНЬ
Original Assignee
Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. filed Critical Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд.
Application granted granted Critical
Publication of RU2620497C1 publication Critical patent/RU2620497C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

Изобретение относится к дисплеям с активной матрицей, микросхеме возбуждения развертки и способу возбуждения развертки. Технический результат заключается в создании дисплея с активной матрицей и микросхемы возбуждения развертки с уменьшенным числом линии передачи. Микросхема возбуждения развертки включает модуль задержки. На вход модуля задержки подаются входные сигналы, интегрированные начальными сигналами импульсов напряжения тактирования (CKV) и сигналами импульсов запускающего напряжения (STV). Входные сигналы задерживаются на первую часть задержки и вторую часть задержки, так что первый выход модуля задержки выводит сигналы разрешения выхода (ОЕ), и второй выход модуля задержки выводит задержанные сигналы CKV. Таким образом, число линий передачи уменьшается, и число выходных контактов микросхем управления тактированием и число входных контактов микросхем возбуждения развертки также уменьшается. 3 н. и 16 з.п. ф-лы, 9 ил.

Description

1. ОБЛАСТЬ ТЕХНИКИ
[0001] Настоящее раскрытие относится к технологии производства жидкокристаллических дисплеев (LCD) и, более конкретно, к дисплею с активной матрицей, микросхеме возбуждения развертки и к способу их изготовления.
2. ОПИСАНИЕ ИЗВЕСТНОГО УРОВНЯ ТЕХНИКИ
[0002] В настоящее время микросхемы возбуждения развертки имеют три типа сигналов управления для переключения состояния включено/выключено каждой строки дисплея с активной матрицей. Сигналами управления являются, соответственно, сигналы импульсов запускающего напряжения (STV), сигналы импульсов напряжения тактирования (CKV) и сигналы разрешения выхода (ОЕ). На Фиг. 1 показана форма волны известных сигналов возбуждения развертки. Как показано, сигналы STV управляют исходным состоянием первой строки. Сигналы CKV управляют частотой включения/выключения каждой строки. После детектирования переднего фронта сигналов STV сигналы ОЕ располагаются между состояниями включено/выключено каждой строки. Сигналы ОЕ сжимают выходное напряжение в течение периода высокого уровня. Сигналы ОЕ управляют временем переключения состояния включено/выключено каждой строки, так что состояния включено/выключено чередуются. Таким образом, устраняется задержка сигналов развертки из-за паразитной емкости.
[0003] Вышеупомянутые три типа сигналов управления генерируются микросхемами управления тактированием и передаются на стеклянную подложку микросхемой с ПО на микросхемы возбуждения данных. Сигналы управления должны также передаваться на микросхемы возбуждения развертки по трем линиям передачи на стеклянной подложке. Как таковая, конструкция дисплея с активной матрицей, особенно для дисплея с узкой окантовкой, очень сложная. Можно понять, что хотя некоторое число линий передачи расположено на микросхеме с ПО, сложность соединения увеличивается. Более того, необходимо некоторое число выходных контактов соответствующих микросхем управления тактированием и входных контактов соответствующих микро-схем возбуждения развертки, что приводит к дополнительным расходам.
РАСКРЫТИЕ
[0004] Цель изобретения заключается в том, чтобы предложить дисплей с активной матрицей, микросхему возбуждения развертки и способ их изготовления, чтобы уменьшить число линий передачи.
[0005] В одном аспекте микросхема возбуждения развертки для дисплея с активной матрицей включает: модуль задержки, причем на вход модуля задержки по ступают входные сигналы, которые должны подвергнуться двойной задержке, входные сигналы интегрируются начальными сигналами импульсов напряжения тактирования (CKV) и сигналами импульсов запускающего напряжения (STV), первый выход модуля задержки выводит сигналы разрешения выхода (ОЕ) после того, как входные сигналы пройдут первую часть задержки, второй выход модуля задержки выводит задержанные сигналы CKV после того, как входные сигналы пройдут вторую часть задержки, и сигналы ОЕ и задержанные сигналы CKV выводятся на линии развертки дисплея с активной матрицей.
[0006] При этом длительность сигналов STV равна t1, длительность начальных сигналов CKV равна t2, период времени начальных сигналов CKV равен Т, и при этом t1, t2 и Т удовлетворяют уравнению: t2<t1<t2+T.
[0007] При этом t1, t2 и Т удовлетворяют уравнению: t2<t1<Т.
[0008] При этом t1, t2 и Т удовлетворяют уравнению: T≤t1≤t2+T.
[0009] При этом модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров, входные сигналы проходят через 2n первых инвертеров, чтобы вывести сигналы ОЕ через первый выход, входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, чтобы вывести задержанные сигналы CKV через второй выход, и при этом n и m являются натуральными числами.
[0010] При этом длительность задержки каждого из первых инвертеров составляет Δtn, и длительность задержки каждого из первых инвертеров составляет Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют уравнениям: t2<(2n*Δtn+2m*Δtm)<t1 и 0<2m*Δtm<t2.
[0011] В еще одном аспекте дисплей с активной матрицей включает: микросхему управления тактированием, генерирующую начальные сигналы CKV и сигналы STV; микросхему интегрирования сигналов, вход микросхемы интегрирования сигналов соединен с выходом микросхемы управления тактированием, чтобы интегрировать начальные сигналы CKV и STV и генерировать входные сигналы; микросхему возбуждения развертки, включающую модуль задержки, вход модуля задержки соединен с выходом микросхемы интегрирования сигналов, чтобы принимать входные сигналы, модуль задержки дважды задерживает входные сигналы, и при этом первый выход модуля задержки выводит сигналы ОЕ, после того как входные сигналы пройдут первую часть задержки, второй выход модуля задержки выводит задержанные сигналы CKV после того как входные сигналы пройдут вторую часть задержки, и сигналы ОЕ и задержанные сигналы CKV выводятся на линии развертки дисплея с активной матрицей.
[0012] При этом длительность сигналов STV равна t1, длительность начальных сигналов CKV равна t2, период времени начальных сигналов CKV равен Т, и при этом t1, t2 и Т удовлетворяют уравнению: t2<t1<t2+T.
[0013] При этом t1, t2, и Т удовлетворяют уравнению: t2<t1<Т.
[0014] При этом t1, t2, и Т удовлетворяют уравнению: T≤t1≤t2+T.
[0015] При этом модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров, входные сигналы проходят через 2n первых инвертеров, чтобы вывести сигналы ОЕ через первый выход, входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, чтобы вывести задержанные сигналы CKV через второй выход, и при этом n и m являются натуральными числами.
[0016] При этом длительность задержки каждого из первых инвертеров равна Δtn, и длительность задержки каждого из первых инвертеров равна Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют уравнениям: t2<(2n*Δtn+2m*Δtm)<t1 и 0<2m*Δtm<t2.
[0017] При этом дисплей с активной матрицей кроме того включает по меньшей мере одну микросхему возбуждения развертки, и модуль задержки расположен в микросхеме возбуждения развертки.
[0018] В еще одном аспекте способ возбуждения развертки дисплея с активной матрицей с микросхемой управления тактированием и микросхемой возбуждения развертки включает: перекрывание начальных сигналов CKV и сигналов STV, генерируемых микросхемой управления тактированием, чтобы они стали входными сигналами микросхемы возбуждения развертки; двойную задержку входных сигналов модулем задержки микросхемы возбуждения развертки. При этом первый выход модуля задержки выводит сигналы ОЕ после того, как входные сигналы пройдут первую часть задержки, и второй выход модуля задержки выводит задержанные сигналы CKV после того, как входные сигналы пройдут вторую часть задержки, после чего сигналы ОЕ и задержанные сигналы CKV выводятся на линии развертки дисплея с активной матрицей.
[0019] При этом длительность сигналов STV равна t1, длительность начальных сигналов CKV равна t2, период времени начальных сигналов CKV равен Т, и при этом t1, t2, и Т удовлетворяют уравнению: t2<t1<t2+T.
[0020] При этом t1, t2 и Т удовлетворяют уравнению: t2<t1<Т.
[0021] При этом t1, t2 и Т удовлетворяют уравнению: T≤t1≤t2+T.
[0022] При этом модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров, входные сигналы проходят через 2n первых инвертеров, чтобы вывести сигналы ОЕ через первый выход, входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, чтобы вывести задержанные сигналы CKV через второй выход, и при этом n и m являются натуральными числами.
[0023] При этом длительность задержки каждого из первых инвертеров равна Δtn, и длительность задержки каждого из вторых инвертеров равна Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют уравнениям: t2<(2n*Δtn+2m*Δtm)<t1 и 0<2m*Δtm<t2.
[0024] В свете вышеизложенного, микросхема возбуждения развертки включает модуль задержки. На вход модуля задержки поступают входные сигналы, интегрированные начальными сигналами импульсов напряжения тактирования (CKV) и сигналами импульсов запускающего напряжения (STV). Входные сигналы задерживаются на первую часть задержки и вторую часть задержки, так что первый выход модуля задержки выводит сигналы разрешения выхода (ОЕ), и второй выход модуля задержки выводит задержанные сигналы CKV. Сигналы ОЕ и задержанные сигналы CKV выводятся на линии развертки дисплея с активной матрицей. Для передачи входных сигналов необходима только одна соответствующая линия передачи. Число линий передачи уменьшается, что благоприятно для узкой конструкции окантовки дисплея. С другой стороны, интервал между линиями передачи увеличивается, так что сложность соединений уменьшается. Кроме того, число выходных контактов микросхем управления тактированием и число входных контактов микросхем возбуждения развертки уменьшается, этим снижая расходы.
КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ
[0025] Фиг. 1 - форма волны известных сигналов возбуждения развертки.
[0026] Фиг. 2 - схематический вид дисплея с активной матрицей в соответствии с одним вариантом осуществления.
[0027] Фиг. 3 - начальные сигналы CKV и сигналы STV, которые удовлетворяют одному условию в соответствии с одним вариантом осуществления.
[0028] Фиг. 4 - схематический вид микросхемы возбуждения развертки с Фиг. 2.
[0029] Фиг. 5 - моделированная форма волны, показывающая задержанные входные сигналы.
[0030] Фиг. 6 - форма волны сигналов возбуждения развертки дисплея с активной матрицей в соответствии с одним вариантом осуществления.
[0031] Фиг. 7 - начальные сигналы CKV и сигналы STV, которые удовлетворяют одному условию в соответствии с еще одним вариантом осуществления.
[0032] Фиг. 8 - форма волны сигналов возбуждения развертки дисплея с активной матрицей в соответствии с еще одним вариантом осуществления.
[0033] Фиг. 9 - схема процесса, иллюстрирующая способ возбуждения развертки дисплея с активной матрицей в соответствии с одним вариантом осуществления.
ПОДРОБНОЕ ОПИСАНИЕ ВАРИАНТОВ ОСУЩЕСТВЛЕНИЯ
[0034] Теперь варианты осуществления изобретения будут описаны более подробно со ссылками на прилагаемые чертежи, на которых показаны варианты осуществления изобретения.
[0035] На Фиг. 2 показан схематический вид дисплея с активной матрицей в соответствии с одним вариантом осуществления. Дисплей с активной матрицей 20 включает микросхему управления тактированием 21, микросхему интегрирования сигнала 22, и микросхему возбуждения развертки 23.
[0036] Микросхема управления тактированием 21 генерирует начальные сигналы CKV и сигналы STV.
[0037] Вход микросхемы интегрирования сигнала 22 соединен с выходом микросхемы управления тактированием 21, чтобы обеспечить перекрывание начальных сигналов CKV и сигналов STV для генерации входных сигналов Vin. На Фиг. 3 показаны начальные сигналы CKV и сигналы STV, которые удовлетворяют одному условию в соответствии с одним вариантом осуществления. Как показано, длительность начальных сигналов STV равна t1, длительность начальных сигналов CKV равна t2, и период времени начальных сигналов CKV равен Т. В одном варианте осуществления t1, t2 и Т удовлетворяют условию (1) "t2<t1<t2+T".
[0038] Микросхема возбуждения развертки 23 включает по меньшей мере одну микросхему возбуждения развертки 231 с модулем задержки 232 (также см. Фиг. 4).
[0039] На Фиг. 4 показан схематический вид модуля задержки 232 в соответствии с одним вариантом осуществления. Как показано, модуль задержки 232 расположен в микросхеме возбуждения развертки 231. Входные сигналы Vin подаются на вход модуля задержки 232 и затем дважды задерживаются на первую часть задержки 233 и вторую часть задержки 234. После того, как входные сигналы пройдут первую часть задержки 233, первый выход модуля задержки 232 выводит сигналы ОЕ. После того, как входные сигналы пройдут вторую часть задержки 234, второй выход модуля задержки 232 выводит задержанные сигналы CKV’. Сигналы ОЕ и задержанные сигналы CKV’ выводятся на линии развертки дисплея с активной матрицей 20.
[0040] Конкретно, модуль задержки 232 включает 2n первых инвертеров 2331 и 2m вторых инвертеров 2332. Входные сигналы Vin подаются на вход модуля задержки 232, чтобы действовать как сигналы STV микросхемы возбуждения развертки 231, чтобы запустить по меньшей мере один регистр первой строки. После подачи в модуль задержки 232 входные сигналы Vin проходят через 2n первых инвертеров 2331, чтобы вывести сигналы ОЕ через первый выход. Входные сигналы Vin затем проходят через 2m вторых инвертеров 2332, чтобы вывести задержанные сигналы CKV’ через второй выход. В данном варианте осуществления n и m являются натуральными числами.
[0041] На Фиг. 5 представлена моделированная форма волны, показывающая задержанные входные сигналы. В данном варианте осуществления длительность задержки каждого из первых инвертеров 2331 равна Δtn, длительность задержки каждого из первых инвертеров 2332 равна Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют условию (2) и (3).
[0042] Касательно условия (2), уравнение "t2<(2n*Δtn+2m*Δtm)<t1" удовлетворяется так, что сигналы STV’ прилагаются только к регистрам в первой строке. Конкретно, уравнение "(2n*Δtn+2m*Δtm)<t1" приводит к тому, что могут быть запущены только регистры сдвига в первой строке, и уравнение "t2<(2n*Δtn+2m*Δtm)" приводит к тому, что регистры сдвига в первой строке могут быть запущены только один раз.
[0043] Касательно условия (3), уравнение "0<2m*Δtm<t2" удовлетворяется так, что передние фронты задержанных сигналов CKV’ находятся на высоком уровне сигналов ОЕ.
[0044] На Фиг. 6 показана форма волны сигналов возбуждения развертки дисплея с активной матрицей в соответствии с одним вариантом осуществления. Как показано, сигналы STV’, сигналы ОЕ, и задержанные сигналы CKV’ запускаются во время периода высокого уровня. Когда сигналы ОЕ находятся на высоком уровне, уровень напряжения всех каналов принудительно сжимается. Когда сигналы STV’ и задержанные сигналы CKV’ находятся на высоком уровне, сигналы ОЕ находятся на высоком уровне, и выходное напряжение принудительно сжимается. Таким образом, форма волны первой строки находится на низком уровне. Когда сигналы ОЕ находятся на низком уровне, и задержанные сигналы CKV’ находятся на высоком уровне, сигналы высокого уровня выводятся для запуска регистров в первой строке. Когда сигналы ОЕ переходят с низкого уровня на высокий уровень, выходное напряжение сигналов STV’ сжимается. Когда выходной уровень сигналов STV’ переходит с высокого на низкий, задержанные сигналы CKV’ переходят с низкого уровня на высокий уровень. Во время этого процесса сигналы ОЕ переходят с высокого уровня на низкий уровень, и запускается следующая строка, чтобы вывести высокий уровень. В данном варианте осуществления, когда передний фронт задержанных сигналов CKV’ находится в периоде высокого уровня сигналов ОЕ, уровень напряжения текущей строки сжимается перед запуском регистров в следующей строке. Таким образом, время переключения состояния включено/выключено каждой строки чередуется.
[0045] Из Фиг. 6 можно понять, что форма волны первой строки отличается от формы волны других строк, так что форма волны первой строки не должна приниматься во внимание. В данном варианте осуществления выход регистров в первой строке, который соответствует сигналам STV’, временно откладывается. Таким образом, необходимые данные могут быть выведены по истечении периода времени Т.
[0046] В других вариантах осуществления, когда вышеизложенные условия (2) и (3) сохраняются, и t1, t2 и Т удовлетворяют уравнению "Т≤t1≤t2+T", интегрирование начальных сигналов CKV и сигналов STV, чтобы получить входные сигналы Vin, происходит как показано на Фиг. 7. Подобно этому, выход первой и второй строк также временно откладывается, когда входные сигналы Vin действуют как сигналы STV’ микросхемы возбуждения развертки 231. Как показано на Фиг. 8, необходимые данные могут быть выведены по истечении периода времени 2Т.
[0047] В свете вышеизложенного, начальные сигналы CKV и сигналы STV, которые генерируются микросхемой управления тактированием 21, интегрируются, чтобы стать одним из входных сигналов Vin, и затем передаются на микросхему возбуждения развертки 231. Для передачи входных сигналов Vin необходима только одна линия передачи. Со ссылкой на Фиг. 2, дисплей с активной матрицей 20 кроме того включает по меньшей мере одну микросхему возбуждения данных 24, микросхему с ПО 25, стеклянную подложку 26 и печатную плату 27. Входные сигналы Vin передаются с печатной платы 27 на микросхему с ПО 25 микросхемы возбуждения данных 24 и затем передаются из линий передачи на микросхеме с ПО 25 на стеклянную подложку 26. После этого входные сигналы Vin передаются по одной линии передачи на стеклянной подложке 26 на микросхему возбуждения развертки 231.
[0048] На Фиг. 9 приведена схема процесса, иллюстрирующая способ возбуждения развертки дисплея с активной матрицей в соответствии с одним вариантом осуществления. Способ включает следующие этапы. На этапе S1 начальные сигналы CKV и сигналы STV, генерируемые микросхемой управления тактированием, перекрываются, чтобы стать входными сигналами микросхемы возбуждения развертки. Период времени начальных сигналов CKV равен Т, длительность начальных сигналов STV равна t1, длительность начальных сигналов CKV равна t2, и T1, t2 и Т удовлетворяют условию (1) "t2<t1<t2+T." На Фиг. 3 показан процесс перекрывания, когда t2<t1<T, и на Фиг. 7 показан процесс перекрывания, когда T≤t1≤t2+T.
[0049] На этапе S2 микросхема возбуждения развертки включает модуль задержки. На вход модуля задержки поступают входные сигналы, которые должны подвергнуться двойной задержке. Первый выход модуля задержки выводит сигналы ОЕ после того, как входные сигналы пройдут первую часть задержки. Второй выход модуля задержки выводит задержанные сигналы CKV’ после того, как входные сигналы пройдут вторую часть задержки. Сигналы ОЕ и задержанные сигналы CKV’ выводятся на линии развертки дисплея с активной матрицей. Модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров. Входные сигналы действуют как сигналы STV микросхемы возбуждения развертки. Входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, задержанные сигналы CKV’ выводятся из второго выхода, и n и m являются натуральными числами.
[0050] В данном варианте осуществления длительность задержки каждого из первых инвертеров равна Δtn, и длительность задержки каждого из первых инвертеров равна Δtm. Уравнение "t2<(2n*Δtn+2m*Δtm)<t1" выполняется, так что сигналы STV’ подаются только на регистры в первой строке. Конкретно, уравнение "(2n*Δtn+2m*Δtm)<t1" приводит к тому, что могут быть запущены только регистры сдвига в первой строке, и уравнение "t2<(2n*Δtn+2m*Δtm)" приводит к тому, что регистры сдвига в первой строке могут быть запущены только один раз. Уравнение "0<2m*Δtm<t2" выполняется, так что передние фронты задержанных сигналов CKV’ находятся на высоком уровне сигналов ОЕ. На Фиг. 6 показана форма волны выхода первой строки, когда t2<t1<T. На Фиг. 8 показана форма волны выхода первой строки когда T≤t1≤t2+T.
[0051] В свете вышеизложенного, начальные сигналы CKV и сигналы STV, которые генерируются микросхемой управления тактированием, интегрируются, чтобы стать одним из входных сигналов, и затем передаются на микросхему возбуждения развертки. Входные сигналы подаются на вход модуля задержки микросхемы возбуждения развертки. Модуль задержки кроме того выполняет две части задержки на входных сигналах. После того, как входные сигналы пройдут первую часть задержки, первый выход модуля задержки выводит сигналы ОЕ. После того, как входные сигналы пройдут вторую часть задержки, второй выход модуля задержки выводит задержанные сигналы CKV’. Сигналы ОЕ и задержанные сигналы CKV’ выводятся на линии развертки дисплея с активной матрицей. При вышеописанной конфигурации число линий передачи уменьшается, что подходит для конструкции узкой окантовки. С другой стороны, интервал между линиями передачи увеличивается, так что сложность соединений уменьшается. Кроме того, число выходных контактов микросхем управления тактированием и число входных контактов микросхем возбуждения развертки уменьшается, так что расходы снижаются.
[0052] Можно полагать, что данные варианты осуществления и их преимущества будут поняты из вышеприведенного описания, и очевидно, что в них могут быть внесены разные изменения, но без нарушения сущности и объема изобретения или ущерба для его материальных преимуществ, при этом описанные выше примеры являются только предпочтительными или иллюстративными вариантами осуществления изобретения.

Claims (31)

1. Микросхема возбуждения развертки для дисплея с активной матрицей, включающая
модуль задержки, на вход которого подаются входные сигналы, которые должны подвергнуться двойной задержке, входные сигналы интегрируются начальными сигналами импульсов напряжения тактирования (CKV) и сигналами импульсов запускающего напряжения (STV), первый выход модуля задержки выводит сигналы разрешения выхода (ОЕ) после того, как входные сигналы пройдут первую часть задержки, второй выход модуля задержки выводит задержанные сигналы CKV после того, как входные сигналы пройдут вторую часть задержки, и сигналы ОЕ и задержанные сигналы CKV выводятся на линии развертки дисплея с активной матрицей.
2. Микросхема возбуждения развертки по п. 1, отличающаяся тем, что длительность сигналов STV равна t1, длительность начальных сигналов CKV равна t2, период времени начальных сигналов CKV равен Т, и при этом t1, t2 и Т удовлетворяют уравнению t2<t1<t2+T.
3. Микросхема возбуждения развертки по п. 2, отличающаяся тем, что t1, t2 и Т удовлетворяют уравнению t2<t1<Т.
4. Микросхема возбуждения развертки по п. 2, отличающаяся тем, что t1, t2 и Т удовлетворяют уравнению T≤t1≤t2+T.
5. Микросхема возбуждения развертки по п. 2, отличающаяся тем, что модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров, входные сигналы проходят через 2n первых инвертеров, чтобы вывести сигналы ОЕ через первый выход, входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, чтобы вывести задержанные сигналы CKV через второй выход, и при этом n и m являются натуральными числами.
6. Микросхема возбуждения развертки по п. 5, отличающаяся тем, что длительность задержки каждого из первых инвертеров равна Δtn и длительность задержки каждого из вторых инвертеров равна Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют уравнениям
t2<(2n*Δtn+2m*Δtm)<t1 и
0<2m*Δtm<t2.
7. Дисплей с активной матрицей, включающий:
микросхему управления тактированием, генерирующую начальные сигналы CKV и сигналы STV;
микросхему интегрирования сигнала, вход микросхемы интегрирования сигнала соединен с выходом микросхемы управления тактированием, чтобы интегрировать начальные сигналы CKV и STV и генерировать входные сигналы;
микросхему возбуждения развертки, включающую модуль задержки, вход модуля задержки соединен с выходом микросхемы интегрирования сигнала, чтобы принимать входные сигналы, модуль задержки дважды задерживает входные сигналы, и при этом первый выход модуля задержки выводит сигналы ОЕ после того, как входные сигналы пройдут первую часть задержки, второй выход модуля задержки выводит задержанные сигналы CKV после того, как входные сигналы пройдут вторую часть задержки, и сигналы ОЕ и задержанные сигналы CKV выводятся на линии развертки дисплея с активной матрицей.
8. Дисплей с активной матрицей по п. 7, отличающийся тем, что длительность сигналов STV равна t1, длительность начальных сигналов CKV равна t2, период времени начальных сигналов CKV равен Т, и при этом t1, t2 и Т удовлетворяют уравнению t2<t1<t2+T.
9. Дисплей с активной матрицей по п. 8, отличающийся тем, что t1, t2 и Т удовлетворяют уравнению t2<t1<Т.
10. Дисплей с активной матрицей по п. 8, отличающийся тем, что t1, t2 и Т удовлетворяют уравнению T≤t1≤t2+T.
11. Дисплей с активной матрицей по п. 8, отличающийся тем, что модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров, входные сигналы проходят через 2n первых инвертеров, чтобы вывести сигналы ОЕ через первый выход, входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, чтобы вывести задержанные сигналы CKV через второй выход, и при этом n и m являются натуральными числами.
12. Дисплей с активной матрицей по п. 11, отличающийся тем, что длительность задержки каждого из первых инвертеров равна Δtn и длительность задержки каждого из первых инвертеров равна Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют уравнениям
t2<(2n*Δtn+2m*Δtm)<t1 и
0<2m*Δtm<t2.
13. Дисплей с активной матрицей по п. 7, кроме того, включает по меньшей мере одну микросхему возбуждения развертки, и модуль задержки расположен в микросхеме возбуждения развертки.
14. Способ возбуждения развертки дисплея с активной матрицей, где дисплей с активной матрицей включает микросхему управления тактированием и микросхему возбуждения развертки, причем способ включает:
перекрывание начальных сигналов CKV и сигналов STV, генерируемых микросхемой управления тактированием, чтобы стать входными сигналами микросхемы возбуждения развертки; и
двойную задержку входных сигналов модулем задержки микросхемы возбуждения развертки, первый выход модуля задержки выводит сигналы ОЕ после того, как входные сигналы пройдут первую часть задержки, второй выход модуля задержки выводит задержанные сигналы CKV после того, как входные сигналы пройдут вторую часть задержки, и вывод сигналов ОЕ и задержанных сигналов CKV на линии развертки дисплея с активной матрицей.
15. Способ возбуждения развертки по п. 14, отличающийся тем, что длительность сигналов STV равна t1, длительность начальных сигналов CKV равна t2, период времени начальных сигналов CKV равен Т, и при этом t1, t2 и Т удовлетворяют уравнению t2<t1<t2+T.
16. Способ возбуждения развертки по п. 15, отличающийся тем, что t1, t2 и Т удовлетворяют уравнению t2<t1<Т.
17. Способ возбуждения развертки по п. 15, отличающийся тем, что t1, t2 и Т удовлетворяют уравнению T≤t1≤t2+T.
18. Способ возбуждения развертки по п. 15, отличающийся тем, что модуль задержки включает 2n первых инвертеров и 2m вторых инвертеров, входные сигналы проходят через 2n первых инвертеров, чтобы вывести сигналы ОЕ через первый выход, входные сигналы проходят через 2n первых инвертеров и 2m вторых инвертеров, чтобы вывести задержанные сигналы CKV через второй выход, и при этом n и m являются натуральными числами.
19. Способ возбуждения развертки по п. 18, отличающийся тем, что длительность задержки каждого из первых инвертеров равна Δtn и длительность задержки каждого из первых инвертеров равна Δtm, и Δtn, Δtm, t1 и t2 удовлетворяют уравнениям
t2<(2n*Δtn+2m*Δtm)<t1 и
0<2m*Δtm<t2.
RU2016101270A 2013-06-20 2013-06-28 Дисплей с активной матрицей, микросхема возбуждения развертки и способ их изготовления RU2620497C1 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310247245.XA CN103345897B (zh) 2013-06-20 2013-06-20 主动矩阵显示装置、扫描驱动电路及其扫描驱动方法
CN201310247245.X 2013-06-20
PCT/CN2013/078269 WO2014201717A1 (zh) 2013-06-20 2013-06-28 主动矩阵显示装置、扫描驱动电路及其扫描驱动方法

Publications (1)

Publication Number Publication Date
RU2620497C1 true RU2620497C1 (ru) 2017-05-26

Family

ID=49280688

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016101270A RU2620497C1 (ru) 2013-06-20 2013-06-28 Дисплей с активной матрицей, микросхема возбуждения развертки и способ их изготовления

Country Status (7)

Country Link
US (1) US20140375614A1 (ru)
JP (1) JP2016526700A (ru)
KR (1) KR101789943B1 (ru)
CN (1) CN103345897B (ru)
GB (1) GB2533046B (ru)
RU (1) RU2620497C1 (ru)
WO (1) WO2014201717A1 (ru)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103745702B (zh) * 2013-12-30 2016-07-06 深圳市华星光电技术有限公司 一种液晶面板的驱动方法及驱动电路
CN104851402B (zh) * 2015-05-27 2017-03-15 深圳市华星光电技术有限公司 一种多相位时钟产生电路及液晶显示面板
CN105096868B (zh) * 2015-08-10 2018-12-21 深圳市华星光电技术有限公司 一种驱动电路
CN105469758B (zh) * 2015-12-14 2018-03-02 昆山龙腾光电有限公司 一种液晶显示驱动电路
CN109166556A (zh) * 2018-10-29 2019-01-08 惠科股份有限公司 信号控制电路及包含信号控制电路的显示装置
CN112816804B (zh) * 2019-11-15 2024-04-26 中车株洲电力机车研究所有限公司 一种高集成度的脉冲测试装置
CN112666444A (zh) * 2020-12-03 2021-04-16 思瑞浦微电子科技(苏州)股份有限公司 芯片ft测试方法及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040174330A1 (en) * 2003-03-04 2004-09-09 Chunghwa Picture Tubes, Ltd. Scanner integrated circuit
US6980192B1 (en) * 1998-03-02 2005-12-27 Kabushiki Kaisha Advanced Display Liquid crystal display, integrated circuit for use therein, and driving method and driver of liquid crystal display
RU2447517C1 (ru) * 2008-04-18 2012-04-10 Шарп Кабусики Кайся Устройство отображения и мобильный терминал
RU2485603C2 (ru) * 2008-10-03 2013-06-20 Шарп Кабушики Каиша Жидкокристаллический дисплей, способ управления им и телевизионный приемник

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4117134B2 (ja) * 2002-02-01 2008-07-16 シャープ株式会社 液晶表示装置
TWI292507B (en) * 2002-10-09 2008-01-11 Toppoly Optoelectronics Corp Switching signal generator
JP2007178784A (ja) * 2005-12-28 2007-07-12 Oki Electric Ind Co Ltd 駆動装置
US7616708B2 (en) 2006-04-17 2009-11-10 Novatek Microelectronics Corp. Clock recovery circuit
KR100833754B1 (ko) 2007-01-15 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
KR100807062B1 (ko) 2007-04-06 2008-02-25 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
CN101354876B (zh) * 2008-09-11 2011-06-01 友达光电股份有限公司 栅极驱动集成电路及其控制信号产生方法及液晶显示器
JP2012234088A (ja) 2011-05-06 2012-11-29 Renesas Electronics Corp 駆動回路及びそれを備えた表示装置
CN102890923B (zh) * 2012-10-23 2016-03-09 深圳市华星光电技术有限公司 一种液晶面板的扫描驱动电路、液晶显示装置和驱动方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6980192B1 (en) * 1998-03-02 2005-12-27 Kabushiki Kaisha Advanced Display Liquid crystal display, integrated circuit for use therein, and driving method and driver of liquid crystal display
US20040174330A1 (en) * 2003-03-04 2004-09-09 Chunghwa Picture Tubes, Ltd. Scanner integrated circuit
RU2447517C1 (ru) * 2008-04-18 2012-04-10 Шарп Кабусики Кайся Устройство отображения и мобильный терминал
RU2485603C2 (ru) * 2008-10-03 2013-06-20 Шарп Кабушики Каиша Жидкокристаллический дисплей, способ управления им и телевизионный приемник

Also Published As

Publication number Publication date
CN103345897B (zh) 2015-07-01
GB2533046B (en) 2020-06-10
KR101789943B1 (ko) 2017-10-25
CN103345897A (zh) 2013-10-09
GB201522336D0 (en) 2016-04-20
GB2533046A (en) 2016-06-08
KR20160020473A (ko) 2016-02-23
JP2016526700A (ja) 2016-09-05
WO2014201717A1 (zh) 2014-12-24
US20140375614A1 (en) 2014-12-25

Similar Documents

Publication Publication Date Title
RU2620497C1 (ru) Дисплей с активной матрицей, микросхема возбуждения развертки и способ их изготовления
US10332468B2 (en) Gate driving circuit and driving method thereof
TWI552130B (zh) 顯示裝置及其閘極移位暫存器的初始化方法
US9733759B2 (en) Driving circuit, array substrate, touch display device, and driving method of the touch display device
KR101443126B1 (ko) 게이트 드라이버 온 어레이, 시프팅 레지스터 및 디스플레이 스크린
US9576524B2 (en) Shift register unit, shift register circuit, array substrate and display device
EP2667376B1 (en) Gate electrode driving circuit, gate electrode driving method, and liquid crystal display device
US7505022B2 (en) Shift register and display device
US9443462B2 (en) Gate driving circuit, gate line driving method and display device
TWI540554B (zh) Liquid crystal display device and driving method thereof
US9030397B2 (en) Gate driver, driving circuit, and LCD
US20120218245A1 (en) Liquid crystal display device and method of driving the same
US9224347B2 (en) TFT-LCD driving circuit
TWI556223B (zh) 液晶顯示裝置及其操作方法
US10559242B2 (en) Shift register, driving method thereof, gate line integrated driving circuit and display device
KR20160003102A (ko) 게이트 드라이버-온-어레이 구동 회로 및 구동 방법
US10867687B2 (en) Shift register unit and method for driving the same, gate drive circuitry and display device
US9859895B2 (en) Level shift device and method
US9805638B2 (en) Shift register, array substrate and display apparatus
EP2876642B1 (en) Gate driver on array reset circuit, array substrate and display
US20180218697A1 (en) Level shift circuit and display panel having the same
US9236021B2 (en) Driving method and circuit for liquid crystal display panel
TWI533272B (zh) 顯示裝置及其驅動方法
CN107578748B (zh) 显示设备及显示控制方法
TW202305778A (zh) 電力管理積體電路和閘極時脈調變電路