RU2461090C1 - Способ изготовления полупроводниковой структуры - Google Patents

Способ изготовления полупроводниковой структуры Download PDF

Info

Publication number
RU2461090C1
RU2461090C1 RU2010152872/28A RU2010152872A RU2461090C1 RU 2461090 C1 RU2461090 C1 RU 2461090C1 RU 2010152872/28 A RU2010152872/28 A RU 2010152872/28A RU 2010152872 A RU2010152872 A RU 2010152872A RU 2461090 C1 RU2461090 C1 RU 2461090C1
Authority
RU
Russia
Prior art keywords
silicon
temperature
ammonia
porous silicon
semiconductor structure
Prior art date
Application number
RU2010152872/28A
Other languages
English (en)
Other versions
RU2010152872A (ru
Inventor
Гасан Абакарович Мустафаев (RU)
Гасан Абакарович Мустафаев
Абдулла Гасанович Мустафаев (RU)
Абдулла Гасанович Мустафаев
Арслан Гасанович Мустафаев (RU)
Арслан Гасанович Мустафаев
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Кабардино-Балкарский государственный университет им. Х.М. Бербекова" (КБГУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Кабардино-Балкарский государственный университет им. Х.М. Бербекова" (КБГУ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Кабардино-Балкарский государственный университет им. Х.М. Бербекова" (КБГУ)
Priority to RU2010152872/28A priority Critical patent/RU2461090C1/ru
Publication of RU2010152872A publication Critical patent/RU2010152872A/ru
Application granted granted Critical
Publication of RU2461090C1 publication Critical patent/RU2461090C1/ru

Links

Landscapes

  • Formation Of Insulating Films (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)
  • Semiconductor Memories (AREA)

Abstract

Использование: в технологии производства полупроводниковых приборов. Технический результат изобретения - снижение плотности дефектов, обеспечивающее технологичность, улучшение параметров, повышение надежности и увеличение процента выхода годных. Сущность изобретения: полупроводниковую структуру создают путем формирования оксинитридного пористого кремния азотированием пластин с пористым кремнием при температуре 1000°С в диффузионной печи в среде аммиака в течение 1-2 часа с последующим отжигом при температуре 1200°С в атмосфере аммиака при давлении (9-10)·106. 1 табл.

Description

Изобретение относится к области технологии производства полупроводниковых приборов, в частности к технологии изготовления полупроводниковых структур, с пониженной плотностью дефектов.
Известен способ изготовления полупроводниковой структуры [Пат. 5013681 США, МКИ H01L 21/20] путем последовательного наращивания на поверхности первой кремниевой подложки слоя буферного кремния и Si1-x Gex, используемого в качестве ограничителя травления. Затем проводятся операции эпитаксиального наращивания активного слоя кремния и окисления поверхности структуры с целью формирования верхнего слоя диоксида кремния. Первая подложка присоединяется с лицевой поверхностью к окисленной лицевой поверхности второй подложки кремния в процессе отжига в окислительной атмосфере при температуре 700-1000°С. Затем слой кремния второй подложки и буферный слой кремния удаляются. В таких полупроводниковых структурах из-за наличия неровностей и шероховатостей поверхности присоединяющих пластин образуются дефекты, которые ухудшают электрофизические параметры полупроводниковых структур.
Известен способ изготовления полупроводниковой структуры [Заявка 1246851 Япония, МКИ H01L 21/94] путем нанесения на поверхность основания из молибдена и кремниевой пластины слоя диоксида кремния методом термического окисления во втором случае или методом химического осаждения из газовой фазы в первом случае. Затем кремниевую пластину и молибденовое основание, обращенные друг к другу слоем диоксида кремния, приводят в контакт и склеивают. Последующей шлифовкой и полировкой кремниевой пластины с тыльной стороны добиваются получения поверхности требуемого класса обработки.
Недостатками этого способа являются:
- повышенная плотность дефектов в полупроводниковых структурах;
- образование механических напряжений;
- сложность технологического процесса.
Задача, решаемая изобретением, - снижение плотности дефектов в полупроводниковых структурах, обеспечивающее технологичность, улучшение параметров структур, повышение качества и увеличение процента выхода годных.
Задача решается путем формирования оксинитридного пористого кремния азотированием пластин с пористым кремнием при температуре 1000°С в диффузионной печи в среде аммиака в течение 1-2 часа с последующим отжигом при температуре 1200°С в атмосфере аммиака при давлении (9-10)·106 Па.
Образование слоя нитрида кремния между нитрированным пористым кремнием и пластиной кремния снижает дефектность в структурах и величину заряда на границе раздела кремний - пористый кремний, обусловливая улучшение параметров структур за счет снижения механических напряжений.
Технология способа состоит в следующем: на пластине кремния p типа проводимости с ориентацией (100) и удельным сопротивлением (3-5) Ом·см формируют слой пористого кремния толщиной 280-300 нм анодным окислением в электрохимической ячейке с 5 вес.% HF и плотностью тока 0,5 мА/см2. Затем проводят азотирование пластин с пористым кремнием при температуре 1000°С в диффузионной печи в среде аммиака, окисление пластин с пористым кремнием осуществляется в парах воды при 850°С в течение 1-2 час. Азотирование в среде аммиака ведет к образованию слоя нитрида кремния после отжига при температуре 1200°С и давлении (9-10)·106 Па. После наращивают эпитаксиальный слой кремния и в нем формируют активные области полупроводникового прибора по стандартной технологии.
По предлагаемому способу были изготовлены и исследованы полупроводниковые приборы. Результаты обработки представлены в таблице 1.
Таблица
Параметры п\п структур, изготовленных по стандартной технологии Параметры п\п структур, изготовленных по предлагаемой технологии
подвижность, см2/В·с плотность дефектов, см-2 подвижность, см2/В·с плотность дефектов см-2
476 5·105 650 3,4·103
451 8·105 625 5,7·103
459 7·105 631 4,3·103
532 2·105 678 1,2·103
521 2,5·105 697 1,6·103
570 1·105 750 1,1·103
464 6·105 621 3,5·103
497 3,5·105 684 1,9·103
448 8,5·105 615 5,8·103
490 4·105 673 2,4·103
473 5,2·105 648 3,6·103
545 1,7·105 706 1,1·103
503 3·105 682 1,8·103
Экспериментальные исследования показали, что выход годных полупроводниковых структур на партии пластин, сформированных в оптимальном режиме, увеличился на 22,8%.
Технический результат: снижение плотности дефектов, обеспечение технологичности, улучшение параметров, повышение надежности и увеличения процента выхода годных приборов.
Стабильность параметров во всем эксплуатационном интервале температур была нормальной и соответствовала требованиям.
Предложенный способ изготовления полупроводниковой структуры путем формирования оксинитридного пористого кремния азотированием пластин с пористым кремнием при температуре 1000°С в диффузионной печи в среде аммиака в течение 1-2 часа с последующим отжигом при температуре 1200°С в атмосфере аммиака при давлении (9-10)·106 Па позволяет повысить процент выхода годных приборов и улучшить их надежность.

Claims (1)

  1. Способ изготовления полупроводниковой структуры, включающий кремниевую пластину, отличающийся тем, что после формирования пористого слоя кремния на кремниевой пластине проводят азотирование слоя пористого кремния в среде аммиака при температуре 1000°С в течение 1-2 ч с последующим отжигом при температуре 1200°С в атмосфере аммиака при давлении (9-10)·106 Па.
RU2010152872/28A 2010-12-23 2010-12-23 Способ изготовления полупроводниковой структуры RU2461090C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2010152872/28A RU2461090C1 (ru) 2010-12-23 2010-12-23 Способ изготовления полупроводниковой структуры

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2010152872/28A RU2461090C1 (ru) 2010-12-23 2010-12-23 Способ изготовления полупроводниковой структуры

Publications (2)

Publication Number Publication Date
RU2010152872A RU2010152872A (ru) 2012-06-27
RU2461090C1 true RU2461090C1 (ru) 2012-09-10

Family

ID=46681654

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010152872/28A RU2461090C1 (ru) 2010-12-23 2010-12-23 Способ изготовления полупроводниковой структуры

Country Status (1)

Country Link
RU (1) RU2461090C1 (ru)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5013681A (en) * 1989-09-29 1991-05-07 The United States Of America As Represented By The Secretary Of The Navy Method of producing a thin silicon-on-insulator layer
SU1696385A1 (ru) * 1988-05-24 1991-12-07 Институт структурной макрокинетики АН СССР Способ получени нитрида кремни
RU2070350C1 (ru) * 1992-10-26 1996-12-10 Владимир Анатольевич Хаустов Способ изготовления кремния на изоляторе структур
RU2123218C1 (ru) * 1997-03-04 1998-12-10 Институт физики полупроводников СО РАН Способ получения структуры "полупроводник на пористом кремнии"
US6103598A (en) * 1995-07-13 2000-08-15 Canon Kabushiki Kaisha Process for producing semiconductor substrate
RU2378740C1 (ru) * 2008-06-09 2010-01-10 Государственное образовательное учреждение высшего профессионального образования Кабардино-Балкарский государственный университет им. Х.М. Бербекова Способ изготовления полупроводниковой структуры

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1696385A1 (ru) * 1988-05-24 1991-12-07 Институт структурной макрокинетики АН СССР Способ получени нитрида кремни
US5013681A (en) * 1989-09-29 1991-05-07 The United States Of America As Represented By The Secretary Of The Navy Method of producing a thin silicon-on-insulator layer
RU2070350C1 (ru) * 1992-10-26 1996-12-10 Владимир Анатольевич Хаустов Способ изготовления кремния на изоляторе структур
US6103598A (en) * 1995-07-13 2000-08-15 Canon Kabushiki Kaisha Process for producing semiconductor substrate
RU2123218C1 (ru) * 1997-03-04 1998-12-10 Институт физики полупроводников СО РАН Способ получения структуры "полупроводник на пористом кремнии"
RU2378740C1 (ru) * 2008-06-09 2010-01-10 Государственное образовательное учреждение высшего профессионального образования Кабардино-Балкарский государственный университет им. Х.М. Бербекова Способ изготовления полупроводниковой структуры

Also Published As

Publication number Publication date
RU2010152872A (ru) 2012-06-27

Similar Documents

Publication Publication Date Title
TWI694559B (zh) 用於絕緣體上半導體結構之製造之熱穩定電荷捕捉層
CN103262231B (zh) 具有强化层的玻璃上半导体基材及其制备方法
KR101379409B1 (ko) 전기 손실들이 감소된 반도체 온 절연체 타입 구조의 제조 공정 및 대응 구조
JP2006041526A5 (ru)
EP3104395B1 (en) Method for manufacturing laminated wafer
JPH03132055A (ja) 半導体基板の製造方法
US10103021B2 (en) Thermally oxidized heterogeneous composite substrate and method for manufacturing same
CN110896022A (zh) 半导体结构中氧化层的形成方法
RU2461090C1 (ru) Способ изготовления полупроводниковой структуры
RU2522930C2 (ru) Способ изготовления тонкопленочного транзистора
RU2539801C1 (ru) Способ изготовления тонкого слоя диоксида кремния
RU2445722C2 (ru) Способ изготовления полупроводниковой структуры
RU2378740C1 (ru) Способ изготовления полупроводниковой структуры
RU2688881C1 (ru) Способ изготовления полупроводникового прибора
JP7224325B2 (ja) 半導体基板の製造方法及び半導体基板
CN111834286B (zh) 半导体绝缘衬底、晶体管及其制备方法
KR101007244B1 (ko) 박막 트랜지스터 제조방법
RU2515334C1 (ru) Способ изготовления тонкопленочного транзистора
CN110211916B (zh) 浅沟槽隔离结构的制造方法
RU2688864C1 (ru) Способ изготовления полупроводникового прибора
JPH07162002A (ja) 半導体膜の製造方法及び薄膜トランジスタの製造方法
RU2787299C1 (ru) Способ формирования полевых транзисторов
RU2796455C1 (ru) Способ изготовления полупроводниковой структуры
JP2015050429A (ja) Soiウェーハの製造方法、soiウェーハ、及び半導体デバイス
RU2755175C1 (ru) Способ изготовления полупроводникового прибора

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20131224