RU2330322C1 - Устройство сравнения двоичных чисел - Google Patents
Устройство сравнения двоичных чисел Download PDFInfo
- Publication number
- RU2330322C1 RU2330322C1 RU2007104665/09A RU2007104665A RU2330322C1 RU 2330322 C1 RU2330322 C1 RU 2330322C1 RU 2007104665/09 A RU2007104665/09 A RU 2007104665/09A RU 2007104665 A RU2007104665 A RU 2007104665A RU 2330322 C1 RU2330322 C1 RU 2330322C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- binary numbers
- inputs
- prohibition
- Prior art date
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является расширение функциональных возможностей за счет новой схемы, обеспечивается сравнение n-разрядных двоичных чисел. Указанный результат достигается за счет того, что устройство содержит D-триггер (1), два элемента «ИЛИ» (21, 22), элемент «И» (3) и элемент «Запрет» (4). 2 ил.
Description
Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны устройства сравнения двоичных чисел (см., например, рис.8.33а на стр.501 в книге Шевкопляс Б.В. Микропроцессорные структуры. Инженерные решения. М.: Радио и связь, 1990 г.), формирующие признак соотношения а>b, где a, b∈{0,1} - одноразрядные двоичные числа, задаваемые двоичными сигналами.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных устройств сравнения двоичных чисел, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается сравнение n-разрядных двоичных чисел, задаваемых двоичными сигналами.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятое за прототип устройство сравнения двоичных чисел (третий снизу рис. в табл.3.5 на стр.103 в книге. Справочник по цифровой вычислительной технике. Малиновский Б.Н., Александров В.Я., Боюн В.П. и др. / Под ред. Б.Н.Малиновского. Киев: Техника, 1974 г.), которое содержит элемент «Запрет» и формирует признак соотношения х2>х1, где x1, x2∈{0,1} - одноразрядные двоичные числа, задаваемые двоичными сигналами.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается сравнение n-разрядных двоичных чисел, задаваемых двоичными сигналами.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения формирования признака соотношения Х>Y, где Х и Y есть n-разрядные двоичные числа, задаваемые двоичными сигналами.
Указанный технический результат при осуществлении изобретения достигается тем, что в устройстве сравнения двоичных чисел, содержащем элемент «Запрет», особенность заключается в том, что в него дополнительно введены D-триггер, элемент «И» и два элемента «ИЛИ», причем первый, второй входы и выход первого элемента «ИЛИ» соединены соответственно с первым, вторым входами элемента «И» и неинвертирующим входом элемента «Запрет», подключенного выходом к первому входу второго элемента «ИЛИ», второй вход и выход которого соединены соответственно с выходом элемента «И» и входом данных D-триггера, подключенного неинвертирующим выходом, входом сброса и тактовым входом соответственно к второму входу элемента «И», первому и второму управляющим входам устройства сравнения двоичных чисел, первый, второй информационные входы и выход которого соединены соответственно с первым входом первого элемента «ИЛИ», инвертирующим входом элемента «Запрет» и выходом второго элемента «ИЛИ».
На фиг.1 и фиг.2 представлены соответственно схема предлагаемого устройства сравнения двоичных чисел и временные диаграммы, поясняющие принцип его работы.
Устройство сравнения двоичных чисел содержит D-триггер 1, два элемента «ИЛИ» 21, 22, элемент «И» 3 и элемент «Запрет» 4, причем первый, второй входы и выход элемента 21 соединены соответственно с первым, вторым входами элемента 3 и неинвертирующим входом элемента 4, подключенного выходом к первому входу элемента 22, второй вход и выход которого соединены соответственно с выходом элемента 3 и входом данных D-триггера 1, подключенного неинвертирующим выходом, входом сброса и тактовым входом соответственно к второму входу элемента 3, первому и второму управляющим входам устройства сравнения двоичных чисел, первый, второй информационные входы и выход которого соединены соответственно с первым входом элемента 21, инвертирующим входом элемента 4 и выходом элемента 22.
Работа предлагаемого устройства сравнения двоичных чисел осуществляется следующим образом. На его первый, второй управляющие входы подаются соответственно импульсные сигналы f1,f2∈{0,1} (фиг.2), причем период T сигнала f2 должен удовлетворять условию T>Δt, где Δt=τTp+τЗапрет+2τИЛИ, а τТр и τЗапрет, τИЛИ есть длительности задержек, вносимых D-триггером и элементами «Запрет», «ИЛИ». Синхронно с передним фронтом импульса сигнала f1, передними фронтами первого, ..., (n-1)-го импульсов сигнала f2 на первый и второй информационные входы предлагаемого устройства последовательно подаются двоичные сигналы x1, ..., xn∈{0,1} и y1, ..., yn∈{0,1} соответственно (фиг.2), которые задают подлежащие сравнению n-разрядные двоичные числа Х и У (хn, yn задают значения старших, а х1, y1 - младших разрядов). Тогда сигнал на выходе предлагаемого устройства будет определяться рекуррентным выражением
где есть номер момента времени ti (фиг.2), z0=0. В представленной ниже таблице приведены значения реализуемой выражением (1) функции на всех возможных наборах значений ее аргументов.
xi | yi | zi-1 | zi |
0 | 0 | 0 | 0 |
0 | 0 | 1 | 1 |
0 | 1 | 0 | 0 |
0 | 1 | 1 | 0 |
1 | 0 | 0 | 1 |
1 | 0 | 1 | 1 |
1 | 1 | 0 | 0 |
1 | 1 | 1 | 1 |
Анализ данных, приведенных в таблице, позволяет заключить, что: 1) если хi<yi или хi=yi и zi-1=0, то zi=0; 2) если xi>yi, или хi=yi и zi-1=1, то zi=1. Таким образом, при i=n на выходе предлагаемого устройства получим
Вышеизложенные сведения позволяют сделать вывод, что предлагаемое устройство сравнения двоичных чисел обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает формирование признака соотношения Х>Y, где Х и Y есть n-разрядные двоичные числа, задаваемые двоичными сигналами.
Claims (1)
- Устройство сравнения двоичных чисел, содержащее элемент «Запрет», отличающееся тем, что в него дополнительно введены D-триггер, элемент «И» и два элемента «ИЛИ», причем первый, второй входы и выход первого элемента «ИЛИ» соединены соответственно с первым, вторым входами элемента «И» и неинвертирующим входом элемента «Запрет», подключенного выходом к первому входу второго элемента «ИЛИ», второй вход и выход которого соединены соответственно с выходом элемента «И» и входом данных D-триггера, подключенного неинвертирующим выходом, входом сброса и тактовым входом соответственно к второму входу элемента «И», первому и второму управляющим входам устройства сравнения двоичных чисел, первый, второй информационные входы и выход которого соединены соответственно с первым входом первого элемента «ИЛИ», инвертирующим входом элемента «Запрет» и выходом второго элемента «ИЛИ».
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007104665/09A RU2330322C1 (ru) | 2007-02-06 | 2007-02-06 | Устройство сравнения двоичных чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007104665/09A RU2330322C1 (ru) | 2007-02-06 | 2007-02-06 | Устройство сравнения двоичных чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2330322C1 true RU2330322C1 (ru) | 2008-07-27 |
Family
ID=39811169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2007104665/09A RU2330322C1 (ru) | 2007-02-06 | 2007-02-06 | Устройство сравнения двоичных чисел |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2330322C1 (ru) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2692050C2 (ru) * | 2017-11-14 | 2019-06-19 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Устройство сравнения двоичных чисел |
RU2757823C1 (ru) * | 2020-10-28 | 2021-10-21 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Устройство сравнения двоичных чисел |
-
2007
- 2007-02-06 RU RU2007104665/09A patent/RU2330322C1/ru not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2692050C2 (ru) * | 2017-11-14 | 2019-06-19 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Устройство сравнения двоичных чисел |
RU2757823C1 (ru) * | 2020-10-28 | 2021-10-21 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Устройство сравнения двоичных чисел |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2008271530A (ja) | アナログ−デジタル変換器システム | |
JP2008271531A (ja) | アナログ−デジタル変換 | |
US9250859B2 (en) | Deterministic FIFO buffer | |
CN107544616B (zh) | 用于相位对齐的2x频率时钟生成的方法和装置 | |
RU2330322C1 (ru) | Устройство сравнения двоичных чисел | |
RU2300131C1 (ru) | Компаратор двоичных чисел | |
US9627012B1 (en) | Shift register with opposite shift data and shift clock directions | |
RU2300137C1 (ru) | Мажоритарный модуль | |
RU2361266C1 (ru) | Компаратор двоичных чисел | |
RU2260204C1 (ru) | Параллельный счетчик единичных сигналов | |
RU2300138C1 (ru) | Логический вычислитель | |
RU2692050C2 (ru) | Устройство сравнения двоичных чисел | |
EP1987644A2 (en) | Data communication method, data transmission and reception device and system | |
RU2504826C1 (ru) | Логический вычислитель | |
RU2282234C1 (ru) | Логический вычислитель | |
RU2324971C1 (ru) | Устройство сравнения двоичных чисел | |
RU2757823C1 (ru) | Устройство сравнения двоичных чисел | |
RU2595958C1 (ru) | Логический вычислитель | |
KR100674921B1 (ko) | 디지털 데이터 샘플링 블록 및 샘플링 방법 | |
RU2300130C1 (ru) | Устройство селекции меньшего из двух двоичных чисел | |
RU2353967C1 (ru) | Логический вычислитель | |
RU2335797C1 (ru) | Логический вычислитель | |
RU2298220C1 (ru) | Устройство сравнения двоичных чисел | |
RU2277260C1 (ru) | Идентификатор числа единичных сигналов | |
RU2262734C1 (ru) | Логический вычислитель |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20090207 |