RU2300138C1 - Логический вычислитель - Google Patents

Логический вычислитель Download PDF

Info

Publication number
RU2300138C1
RU2300138C1 RU2006100710/09A RU2006100710A RU2300138C1 RU 2300138 C1 RU2300138 C1 RU 2300138C1 RU 2006100710/09 A RU2006100710/09 A RU 2006100710/09A RU 2006100710 A RU2006100710 A RU 2006100710A RU 2300138 C1 RU2300138 C1 RU 2300138C1
Authority
RU
Russia
Prior art keywords
input
output
elements
flip
computer
Prior art date
Application number
RU2006100710/09A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев (RU)
Дмитрий Васильевич Андреев
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2006100710/09A priority Critical patent/RU2300138C1/ru
Application granted granted Critical
Publication of RU2300138C1 publication Critical patent/RU2300138C1/ru

Links

Images

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит n элементов И, n элементов ИЛИ, n D-триггеров. 2 ил., 1 табл.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны логические вычислители (см., например, фиг.1 в описании изобретения к патенту РФ 2227931, кл. G06F 7/00, 2004 г.), которые реализуют любую из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических вычислителей, относится большие аппаратурные затраты.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, логический вычислитель (фиг.1 в описании изобретения к патенту РФ 2248036, кл. G06F 7/38, 2005 г.), который содержит элементы И, элементы ИЛИ, D-триггеры и реализует любую из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится большие аппаратурные затраты.
Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в логическом вычислителе, содержащем n элементов И, n элементов ИЛИ и n D-триггеров, первый вход первого элемента ИЛИ, неинвертирующий выход, вход установки и тактовый вход i-го
Figure 00000002
D-триггера подключены соответственно к шине нулевого потенциала, первому входу i-го элемента И, первому и второму управляющим входам логического вычислителя, особенность заключается в том, что выход k-го
Figure 00000003
элемента И соединен с входом данных (k+1)-го D-триггера, а выход n-го элемента И является выходом логического вычислителя, подключенного i-ым информационным входом к второму входу i-го элемента ИЛИ, первый вход и выход которого соединены соответственно с входом данных i-го D-триггера и вторым входом i-го элемента И.
На фиг.1 и 2 представлены соответственно схема предлагаемого логического вычислителя и временные диаграммы сигналов настройки.
Логический вычислитель содержит элементы И 11, ..., 1n, элементы ИЛИ 21, ..., 2n и D-триггеры 31, ..., 3n, причем неинвертирующий выход, вход установки и тактовый вход D-триггера 3i
Figure 00000002
соединены соответственно с первым входом элемента 1i, первым и вторым управляющими входами логического вычислителя, подключенного выходом и i-ым информационным входом соответственно к выходу элемента 1n и второму входу элемента 2i, первый вход и выход которого соединены соответственно с входом данных D-триггера 3i и вторым входом элемента 1i, выход элемента 1k
Figure 00000003
подключен к входу данных D-триггера 3k+1, а вход данных D-триггера 31 соединен с шиной нулевого потенциала.
Работа предлагаемого логического вычислителя осуществляется следующим образом. На его первый, ..., n-й информационные и первый, второй управляющие входы подаются соответственно двоичные сигналы x1, ..., xn∈{0, 1} и импульсные сигналы у1, у2∈{0, 1} (фиг.2), причем период T сигнала у2 должен удовлетворять условию Т>Δt, где Δt=ΔtTp+ΔtИ+(n-1)(ΔtИЛИ+ΔtИ), а ΔtИ, ΔtИЛИ и ΔtТр есть длительности задержек, вносимых элементами 1i, 2i и D-триггером 3i соответственно. Тогда сигнал на выходе элемента 1i
Figure 00000002
будет определяться рекуррентным выражением
Figure 00000004
где
Figure 00000005
есть номер момента времени tj (фиг.2); W(i-1)0=1; W0j=0. В представленной ниже таблице приведены значения выражения (1) при n=4.
W11=x1 W21=x1∨x2 W31=x1∨x2∨x3 W41=x1∨x2∨x3∨x4
W12=0 W22=x1x2 W32=x1x2∨x1x3∨x2x3 W42=x1x2∨x1x3∨x1x4
∨x2x3∨x2x4∨x3x4
W13=0 W23=0 W33=x1x2x3 W43=x1x2x3∨x1x2x4∨x1x3x4∨x2x3x4
W14=0 W24=0 W34=0 W44=x1x2x3x4
Таким образом, предлагаемый логический вычислитель на своем выходе реализует функцию
Figure 00000006
где τ1, ..., τn есть простые симметричные булевы функции (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974). Согласно (2) и фиг.2 настройка вычислителя (фиг.1) на реализацию функции τj осуществляется соответствующим количеством m=j-1 импульсов сигнала у2. При этом вычислитель (фиг.1) содержит n элементов И, n элементов ИЛИ и n D-триггеров. Отметим, что в состав прототипа входят 2n элементов И, n элементов ИЛИ и n D-триггеров.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический вычислитель реализует любую из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, и обладает меньшими по сравнению с прототипом аппаратурными затратами.

Claims (1)

  1. Логический вычислитель для реализации любой из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, содержащий n элементов И, n элементов ИЛИ и n D-триггеров, причем первый вход первого элемента ИЛИ, неинвертирующий выход, вход установки и тактовый вход i-го
    Figure 00000007
    D-триггера подключены соответственно к шине нулевого потенциала, первому входу i-го элемента И, первому и второму управляющим входам логического вычислителя, отличающийся тем, что выход k-го
    Figure 00000008
    элемента И соединен с входом данных (k+1)-го D-триггера, а выход n-го элемента И является выходом логического вычислителя, подключенного i-м информационным входом к второму входу i-го элемента ИЛИ, первый вход и выход которого соединены соответственно с входом данных i-го D-триггера и вторым входом i-го элемента И.
RU2006100710/09A 2006-01-10 2006-01-10 Логический вычислитель RU2300138C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2006100710/09A RU2300138C1 (ru) 2006-01-10 2006-01-10 Логический вычислитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2006100710/09A RU2300138C1 (ru) 2006-01-10 2006-01-10 Логический вычислитель

Publications (1)

Publication Number Publication Date
RU2300138C1 true RU2300138C1 (ru) 2007-05-27

Family

ID=38310800

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2006100710/09A RU2300138C1 (ru) 2006-01-10 2006-01-10 Логический вычислитель

Country Status (1)

Country Link
RU (1) RU2300138C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445679C1 (ru) * 2011-01-31 2012-03-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический вычислитель
RU2641446C2 (ru) * 2016-03-09 2018-01-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический вычислитель

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445679C1 (ru) * 2011-01-31 2012-03-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический вычислитель
RU2641446C2 (ru) * 2016-03-09 2018-01-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический вычислитель

Similar Documents

Publication Publication Date Title
RU2281545C1 (ru) Логический преобразователь
RU2647639C1 (ru) Логический преобразователь
RU2443009C1 (ru) Логический преобразователь
RU2621281C1 (ru) Логический преобразователь
RU2472209C1 (ru) Логический модуль
RU2300138C1 (ru) Логический вычислитель
RU2580799C1 (ru) Логический преобразователь
RU2629451C1 (ru) Логический преобразователь
RU2542916C1 (ru) Импульсный селектор
RU2641454C2 (ru) Логический преобразователь
RU2393528C2 (ru) Логический модуль
RU2282234C1 (ru) Логический вычислитель
RU2504826C1 (ru) Логический вычислитель
RU2621376C1 (ru) Логический модуль
RU2641446C2 (ru) Логический вычислитель
RU2353967C1 (ru) Логический вычислитель
RU2626345C1 (ru) Логический вычислитель
RU2324219C1 (ru) Логический вычислитель
RU2718209C1 (ru) Логический модуль
RU2335797C1 (ru) Логический вычислитель
RU2700557C1 (ru) Логический преобразователь
RU2630394C2 (ru) Логический модуль
RU2294558C1 (ru) Логический вычислитель
RU2294009C1 (ru) Логический вычислитель
RU2227931C1 (ru) Логический вычислитель

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20080111