RU2298219C1 - Устройство селекции максимального из двух двоичных чисел - Google Patents

Устройство селекции максимального из двух двоичных чисел Download PDF

Info

Publication number
RU2298219C1
RU2298219C1 RU2005137598/09A RU2005137598A RU2298219C1 RU 2298219 C1 RU2298219 C1 RU 2298219C1 RU 2005137598/09 A RU2005137598/09 A RU 2005137598/09A RU 2005137598 A RU2005137598 A RU 2005137598A RU 2298219 C1 RU2298219 C1 RU 2298219C1
Authority
RU
Russia
Prior art keywords
binary numbers
output
inverting
inputs
implicator
Prior art date
Application number
RU2005137598/09A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев (RU)
Дмитрий Васильевич Андреев
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2005137598/09A priority Critical patent/RU2298219C1/ru
Application granted granted Critical
Publication of RU2298219C1 publication Critical patent/RU2298219C1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей. Устройство содержит два элемента И, два элемента ИЛИ, два импликатора. 1 табл., 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны устройства селекции максимального из двух двоичных чисел (см., например, нижний рис. в табл.3.5 на стр.103 в книге Справочник по цифровой вычислительной технике. Малиновский Б.Н., Александров В.Я., Боюн В.П. и др. / Под ред. Б.Н.Малиновского. Киев: Техника, 1974 г.), содержащие импликатор и выполняющие операцию
Figure 00000002
, где х1,x2∈{0,1} - одноразрядные двоичные числа, задаваемые двоичными сигналами.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных устройств селекции максимального из двух двоичных чисел, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка двухразрядных двоичных чисел, задаваемых двоичными сигналами.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятое за прототип, устройство селекции максимального из двух двоичных чисел (рис.4 на стр.24 в книге Цифровые и аналоговые интегральные микросхемы: Справочник / С.В.Якубовский, Л.И.Ниссельсон, В.И.Кулешова и др. Под ред. С.В.Якубовского. М.: Радио и связь, 1989 г.), которое содержит элемент ИЛИ и выполняет операцию у=max(x12), где x12∈{0,1} - одноразрядные двоичные числа, задаваемые двоичными сигналами.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится ограниченные функциональные возможности, обусловленные тем, что не допускается обработка двухразрядных двоичных чисел, задаваемых двоичными сигналами.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения селекции максимального из двух двухразрядных двоичных чисел, задаваемых двоичными сигналами.
Указанный технический результат при осуществлении изобретения достигается тем, что в устройстве селекции максимального из двух двоичных чисел, содержащем элемент ИЛИ, особенность заключается в том, что в него дополнительно введены два элемента И, два импликатора и аналогичный упомянутому элемент ИЛИ, причем неинвертирующий и инвертирующий входы первого импликатора подключены соответственно к инвертирующему и неинвертирующему входам второго импликатора, первому и второму входам второго элемента ИЛИ, выход i-го
Figure 00000003
импликатора соединен с вторым входом i-го элемента И, подключенного выходом к i-му входу первого элемента ИЛИ, выход которого соединен с первым выходом устройства селекции максимального из двух двоичных чисел, подключенного вторым выходом и первым, третьим, вторым, четвертым входами соответственно к выходу второго элемента ИЛИ и первому входу первого, первому входу второго элементов И, неинвертирующему, инвертирующему входам первого импликатора.
На чертеже представлена схема предлагаемого устройства селекции максимального из двух двоичных чисел.
Устройство селекции максимального из двух двоичных чисел содержит два импликатора 11, 12, два элемента И 21, 22, два элемента ИЛИ 31, 32, причем неинвертирующий и инвертирующий входы импликатора 11 подключены соответственно к инвертирующему и неинвертирующему входам импликатора 12, первому и второму входам элемента 32, выход импликатора 1i
Figure 00000004
соединен с вторым входом элемента 2i, подключенного выходом к i-му входу элемента 31, выход которого соединен с первым выходом устройства селекции максимального из двух двоичных чисел, подключенного вторым выходом и первым, третьим, вторым, четвертым входами соответственно к выходу элемента 32 и первому входу элемента 21, первому входу элемента 22, неинвертирующему, инвертирующему входам импликатора 11.
Работа предлагаемого устройства селекции максимального из двух двоичных чисел осуществляется следующим образом. На его первый, второй и третий, четвертый входы подаются соответственно произвольные двоичные сигналы x0, x1∈{0,1} и y0, у1∈{0,1}, которые задают подлежащие обработке двухразрядные двоичные числа x1x0 и y1y01, у1 и x0, у0 определяют значения старших и младших разрядов соответственно). Тогда сигналы на первом, втором выходах предлагаемого устройства будут определяться выражениями
Figure 00000005
Figure 00000006
В представленной ниже таблице приведены значения реализуемых выражениями (1), (2) функций на всех возможных наборах значений их аргументов.
y1 y0 x1 x0 z1 z0
0 0 0 0 0 0
0 0 0 1 0 1
0 0 1 0 1 0
0 0 1 1 1 1
0 1 0 0 0 1
0 1 0 1 0 1
0 1 1 0 1 0
0 1 1 1 1 1
1 0 0 0 1 0
1 0 0 1 1 0
1 0 1 0 1 0
1 0 1 1 1 1
1 1 0 0 1 1
1 1 0 1 1 1
1 1 1 0 1 1
1 1 1 1 1 1
С учетом таблицы имеем z1z0=max{х1x0, у1у0), где z1z0 - двухразрядное двоичное число, задаваемое двоичными сигналами z0, z1∈{0,1} (z1 и z0 определяют значения старшего и младшего разрядов соответственно).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемое устройство обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает селекцию максимального из двух двухразрядных двоичных чисел, задаваемых двоичными сигналами.

Claims (1)

  1. Устройство селекции максимального из двух двоичных чисел, содержащее элемент ИЛИ, отличающееся тем, что в него дополнительно введены два элемента И, два импликатора и аналогичный упомянутому элемент ИЛИ, причем неинвертирующий и инвертирующий входы первого импликатора подключены соответственно к инвертирующему и неинвертирующему входам второго импликатора, первому и второму входам второго элемента ИЛИ, выход i-го
    Figure 00000007
    импликатора соединен с вторым входом i-го элемента И, подключенного выходом к i-му входу первого элемента ИЛИ, выход которого соединен с первым выходом устройства селекции максимального из двух двоичных чисел, подключенного вторым выходом и первым, третьим, вторым, четвертым входами соответственно к выходу второго элемента ИЛИ и первому входу первого, первому входу второго элементов И, неинвертирующему, инвертирующему входам первого импликатора.
RU2005137598/09A 2005-12-02 2005-12-02 Устройство селекции максимального из двух двоичных чисел RU2298219C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2005137598/09A RU2298219C1 (ru) 2005-12-02 2005-12-02 Устройство селекции максимального из двух двоичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2005137598/09A RU2298219C1 (ru) 2005-12-02 2005-12-02 Устройство селекции максимального из двух двоичных чисел

Publications (1)

Publication Number Publication Date
RU2298219C1 true RU2298219C1 (ru) 2007-04-27

Family

ID=38107025

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005137598/09A RU2298219C1 (ru) 2005-12-02 2005-12-02 Устройство селекции максимального из двух двоичных чисел

Country Status (1)

Country Link
RU (1) RU2298219C1 (ru)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2620991C1 (ru) * 2016-03-23 2017-05-30 Олег Александрович Козелков Устройство селекции двоичных чисел
RU2622841C1 (ru) * 2016-01-11 2017-06-20 Олег Александрович Козелков Устройство селекции экстремального числа из двух двоичных чисел
RU2682399C2 (ru) * 2016-12-08 2019-03-19 Частное образовательное учреждение высшего образования "ЮЖНЫЙ УНИВЕРСИТЕТ (ИУБиП)" Способ и устройство нахождения наибольшего и наименьшего элементов массива методом дешифрации данных
RU2710936C2 (ru) * 2016-12-07 2020-01-14 Частное образовательное учреждение высшего образования "ЮЖНЫЙ УНИВЕРСИТЕТ (ИУБиП)" Способ нахождения наибольшего и наименьшего числа в произвольном массиве двоичных многозначных чисел и устройство для его реализации
RU2785554C1 (ru) * 2022-04-19 2022-12-08 "Московский технический университет связи и информатики" (МТУСИ) Устройство для формирования максимальных и минимальных двоичных чисел

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Цифровые и аналоговые интегральные микросхемы. Справочник. Под ред. С.В.ЯКУБОВСКОГО. - М.: Радио и связь, 1989, с.24, рис.4. *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2622841C1 (ru) * 2016-01-11 2017-06-20 Олег Александрович Козелков Устройство селекции экстремального числа из двух двоичных чисел
RU2620991C1 (ru) * 2016-03-23 2017-05-30 Олег Александрович Козелков Устройство селекции двоичных чисел
RU2710936C2 (ru) * 2016-12-07 2020-01-14 Частное образовательное учреждение высшего образования "ЮЖНЫЙ УНИВЕРСИТЕТ (ИУБиП)" Способ нахождения наибольшего и наименьшего числа в произвольном массиве двоичных многозначных чисел и устройство для его реализации
RU2682399C2 (ru) * 2016-12-08 2019-03-19 Частное образовательное учреждение высшего образования "ЮЖНЫЙ УНИВЕРСИТЕТ (ИУБиП)" Способ и устройство нахождения наибольшего и наименьшего элементов массива методом дешифрации данных
RU2785554C1 (ru) * 2022-04-19 2022-12-08 "Московский технический университет связи и информатики" (МТУСИ) Устройство для формирования максимальных и минимальных двоичных чисел

Similar Documents

Publication Publication Date Title
RU2294007C1 (ru) Логический преобразователь
RU2298219C1 (ru) Устройство селекции максимального из двух двоичных чисел
US20180041215A9 (en) Psoc architecture
RU2300133C1 (ru) Устройство селекции минимального из двух двоичных чисел
RU2700554C1 (ru) Мажоритарный модуль
RU2286594C1 (ru) Логический модуль
RU2701461C1 (ru) Мажоритарный модуль
RU2363037C1 (ru) Устройство сравнения двоичных чисел
RU2300131C1 (ru) Компаратор двоичных чисел
RU2324971C1 (ru) Устройство сравнения двоичных чисел
RU2704735C1 (ru) Пороговый модуль
RU2361266C1 (ru) Компаратор двоичных чисел
RU2363038C1 (ru) Устройство селекции двоичных чисел
RU2300135C1 (ru) Устройство селекции большего из двух двоичных чисел
RU2298220C1 (ru) Устройство сравнения двоичных чисел
RU2300137C1 (ru) Мажоритарный модуль
RU2300130C1 (ru) Устройство селекции меньшего из двух двоичных чисел
RU2249844C2 (ru) Логический модуль
RU2629452C1 (ru) Логический преобразователь
RU2713862C1 (ru) УМНОЖИТЕЛЬ ПО МОДУЛЮ q
RU2242044C1 (ru) Мажоритарный модуль
RU2398265C2 (ru) Логический модуль
RU2681693C1 (ru) Устройство селекции двоичных чисел
RU2262733C1 (ru) Логический модуль
RU2678165C1 (ru) Устройство селекции двоичных чисел

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20071203