RU2253944C2 - Преобразователь кода - Google Patents

Преобразователь кода Download PDF

Info

Publication number
RU2253944C2
RU2253944C2 RU2002122728/09A RU2002122728A RU2253944C2 RU 2253944 C2 RU2253944 C2 RU 2253944C2 RU 2002122728/09 A RU2002122728/09 A RU 2002122728/09A RU 2002122728 A RU2002122728 A RU 2002122728A RU 2253944 C2 RU2253944 C2 RU 2253944C2
Authority
RU
Russia
Prior art keywords
input
output
bus
control unit
information
Prior art date
Application number
RU2002122728/09A
Other languages
English (en)
Other versions
RU2002122728A (ru
Inventor
А.А. Курочкин (RU)
А.А. Курочкин
Г.И. Шишкин (RU)
Г.И. Шишкин
Original Assignee
Российский федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики - РФЯЦ-ВНИИЭФ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Российский федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики - РФЯЦ-ВНИИЭФ filed Critical Российский федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики - РФЯЦ-ВНИИЭФ
Priority to RU2002122728/09A priority Critical patent/RU2253944C2/ru
Publication of RU2002122728A publication Critical patent/RU2002122728A/ru
Application granted granted Critical
Publication of RU2253944C2 publication Critical patent/RU2253944C2/ru

Links

Images

Landscapes

  • Bus Control (AREA)
  • Small-Scale Networks (AREA)
  • Dc Digital Transmission (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано в системах передачи цифровой информации. Техническим результатом является расширение функциональных возможностей. Устройство содержит мультиплексор, RS-триггер, блок управления, выполненный на тактируемом срезом m-разрядном счетчике и дешифраторе. 1 з.п. ф-лы, 3 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в системах передачи цифровой информации.
Известен преобразователь кода (см. А.С. СССР №1332536 от 07.03.86, МКИ: Н 03 М 5/12, “Преобразователь кода”, И.В.Келтуяла, опубл. 23.08.87, Бюл. №31), содержащий генератор импульсов, прямой выход которого соединен с вторыми входами первого и второго элементов И, элемент НЕ, выход которого подключен к первому входу второго элемента И, триггер, выход которого является выходом преобразователя. Первый вход первого элемента И объединен с входом элемента НЕ и является входом преобразователя. D-вход триггера подключен к выходу элемента НЕ. Выходы первого и второго элементов И и инверсный выход генератора импульсов соединены, соответственно, с S-, R- и С-входами триггера.
Недостатком известного преобразователя кода является низкое быстродействие из-за низкой скорости преобразования.
Наиболее близким по совокупности существенных признаков к заявляемому изобретению является преобразователь кода (см. патент США № 4100541, “Быстродействующее кодирующее устройство”, МКИ: Н 03 К 13/24, дата публикации: 11 июля 1978 г.), содержащий входную схему для приема последовательной информации, соединенную с синхронизирующим устройством, с помощью которого вырабатывается первая текущая информация и вторая задержанная инверсная текущая информация. С синхронизирующим устройством соединен умножитель (мультиплексор), с помощью которого обеспечивается селекция текущей информации и вырабатывается выходная текущая информация в фазоманипулированном коде (коде Манчестера). Вход входной схемы является входной информационной шиной. Шина тактовых импульсов соединена с синхронизирующим устройством и умножителем. Выход мультиплексора является выходной информационной шиной.
Недостатками известного преобразователя кода являются:
- сложность выделения момента начала поступления полезной информации ввиду постоянного формирования последовательности импульсов на выходе преобразователя в режиме ожидания;
- необходимость формирования признака начала информационной посылки, обеспечивающего взаимную синхронизацию приемника и передатчика и достоверную передачу сообщений вследствие использования фазоманипулированного кода в качестве выходного кода преобразователя;
- отсутствие возможности формирования на выходе преобразователя кода информационных посылок определенной длины вследствие отсутствия в схеме преобразователя устройства, задающего количество битов в выходной информационной посылке.
Задачей, на решение которой направлено заявляемое изобретение, является создание преобразователя кода, обладающего расширенными функциональными возможностями, а именно: формирование на выходе преобразователя сигнала логического "0" в режиме ожидания, формирование на выходе самосинхронизирующейся последовательности импульсов, не требующей дополнительного формирования признака начала информационной посылки, формирование на выходе преобразователя информационных посылок определенной длины.
Технический результат, заключающийся в расширении функциональных возможностей, достигается тем, что в преобразователь кода, содержащий входную информационную шину, шину тактовых импульсов и мультиплексор, выход которого соединен с выходной информационной шиной, введены шина пуска, RS-триггер и блок управления, тактовый вход которого соединен с шиной тактовых импульсов, первый выход - с первым входом мультиплексора, второй вход которого соединен с входной информационной шиной, а вход селекции - со вторым выходом блока управления, третий выход которого соединен с S-входом RS-триггера, выход которого соединен с входом сброса блока управления, а R-вход - с шиной пуска преобразователя.
Указанная совокупность признаков позволяет расширить функциональные возможности преобразователя кода, а именно:
- обеспечить формирование на выходе преобразователя сигнала логического "0" в режиме ожидания, обеспечить формирование на выходе преобразователя информационных посылок определенной длины за счет блокирования работы преобразователя в режиме ожидания и задания количества битов в выходной информационной посылке;
- обеспечить формирование на выходе самосинхронизирующейся последовательности импульсов, не требующей дополнительного формирования признака начала информационной посылки за счет использования широтно-манипулированного кода, формируемого путем манипуляции шириной импульсов внутри постоянных битовых интервалов, в качестве выходного кода преобразователя.
На фиг.1 приведена принципиальная электрическая схема преобразователя кода; на фиг.2 - принципиальная электрическая схема блока управления; на фиг.3 - временные диаграммы работы преобразователя кода.
Преобразователь кода содержит (см.фиг.1) входную информационную шину 1, шину 2 тактовых импульсов, мультиплексор 3, выходную информационную шину 4, шину 5 пуска, переключающийся в единичное состояние по срезу RS-триггер 6 и блок 7 управления. Выход мультиплексора 3 соединен с выходной информационной шиной 4. Тактовый вход блока 7 управления соединен с шиной 2 тактовых импульсов, а его первый выход - с первым входом мультиплексора 3, второй вход которого соединен с входной информационной шиной 1, а вход селекции - со вторым выходом блока 7 управления. Третий выход блока 7 управления соединен с S-входом RS-триггера 6, выход которого соединен с входом сброса блока 7 управления, а R-вход - с шиной 5 пуска преобразователя.
Блок 7 управления (см.фиг.2) выполнен на тактируемом срезом m-разрядном счетчике 8 и дешифраторе 9, имеющем k выходов (k=2m-1). Первым и вторым выходами блока 7 управления являются, соответственно, выходы первого и второго разрядов счетчика 8, третьим выходом - n-й выход дешифратора 9, где n определяет длину передаваемой информационной посылки (n≤k). Тактовым входом и входом сброса блока 7 управления являются соответственно тактовый вход и R-вход счетчика 8. Выходы со второго по m-й разряд счетчика 8 соединены соответственно с адресными входами D1...Dm-1 дешифратора 9.
Преобразователь кода работает следующим образом.
В исходном состоянии на информационной шине 1, шине 2 тактовых импульсов, информационной шине 4 и шине 5 пуска - уровень логического "0". Мультиплексор 3, RS-триггер 6 и блок 7 управления находятся в состоянии логического "0".
Преобразователь готов к преобразованию бинарного кода в широтно-манипулированный код. На шину 2 (см.фиг.3, а) поступают тактовые импульсы. На информационную шину 1 (см.фиг.3, ж) поступает информация в бинарном коде, причем на один бит информации (битовый интервал) приходится четыре импульса на шине 2 тактовых импульсов.
По срезу импульса, поступающего на шину 2 тактовых импульсов (см.фиг.3, а), на первом выходе блока 7 управления (см.фиг.3, б) устанавливается уровень логической "1", который через мультиплексор 3 поступает на информационную шину 4 (см.фиг.3,з). По срезу следующего импульса, поступающего на шину 2 тактовых импульсов, на втором выходе блока 7 управления (см.фиг.3, в) устанавливается уровень логической "1", который поступает на вход селекции мультиплексора 3 и переводит его в режим передачи на свой выход информации со своего второго входа. Таким образом, на информационной шине 4 (см.фиг.3, з) установится логический уровень информационной шины 1 (см.фиг.3, ж). По срезу следующего импульса, поступающего на шину 2 тактовых импульсов, изменения логического уровня на втором выходе блока 7 управления не происходит, поэтому на информационной шине 4 по-прежнему присутствует логический уровень информационной шины 1. По срезу следующего импульса, поступающего на шину 2 тактовых импульсов, на втором выходе блока 7 управления устанавливается уровень логического "0", который поступает на вход селекции мультиплексора 3 и переводит его в режим передачи на свой выход информации со своего первого входа. Уровень логического "0" с первого выхода блока 7 управления через мультиплексор 3 поступает на выходную информационную шину 4. По срезу следующего импульса, поступающего на шину 2 тактовых импульсов, начинается преобразование следующего бита информационной посылки. Преобразование последующих битов информационной посылки осуществляется аналогично. Таким образом, на информационной шине 4 формируется широтно-манипулированный код.
В момент окончания преобразования предпоследнего бита информационной посылки по срезу импульса, поступающего на шину 2 тактовых импульсов, на третьем выходе блока 7 управления (см.фиг.3, г) устанавливается уровень логической "1". В момент окончания преобразования последнего бита информационной посылки по срезу импульса, поступающего на шину 2 тактовых импульсов, на третьем выходе блока 7 управления формируется отрицательный перепад, который переключает в единичное состояние RS-триггер 6 (см.фиг.3, д), уровень логической "1" с выхода которого поступает на вход сброса блока 7 управления, устанавливая последний в нулевое состояние.
Для преобразования следующей информационной посылки необходимо подать информацию в бинарном коде на входную информационную шину 1, а на входе 5 пуска преобразователя (см.фиг.3, е) установить уровень логической "1". При этом RS-триггер 6 устанавливается в нулевое состояние, а удерживающий потенциал с входа сброса блока 7 управления снимается, разрешая тем самым изменение состояния блока 7 управления. Для обеспечения нормального функционирования преобразователя кода необходимо установить уровень логического "0" на входе 5 пуска преобразователя и, соответственно, снять удерживающий потенциал с R-входа RS-триггера 6 до момента окончания преобразования информационной посылки.
Изготовлен лабораторный макет преобразователя кода, испытания которого подтвердили осуществимость и практическую ценность заявляемого объекта.

Claims (2)

1. Преобразователь бинарного кода в широтно-манипулированный код, содержащий входную информационную шину, шину тактовых импульсов и мультиплексор, выход которого соединен с выходной информационной шиной, отличающийся тем, что введены шина пуска, RS-триггер и блок управления, тактовый вход которого соединен с шиной тактовых импульсов, первый выход - с первым входом мультиплексора, второй вход которого соединен с входной информационной шиной, а вход селекции - со вторым выходом блока управления, третий выход которого соединен с S-входом RS-триггера, выход которого соединен с входом сброса блока управления, а R-вход - с шиной пуска преобразователя.
2. Устройство по п.1, отличающееся тем, что блок управления выполнен на тактируемом срезом m-разрядном счетчике и дешифраторе, имеющем k выходов (k=2m-1), первым и вторым выходами блока управления являются соответственно выходы первого и второго разрядов счетчика, третьим выходом - n-й выход дешифратора, где n определяет длину передаваемой информационной посылки (n≤k), тактовым входом и входом сброса блока управления являются соответственно тактовый вход и R-вход счетчика, выходы со второго по m-й разряд счетчика соединены соответственно с адресными входами D1...Dm-1 дешифратора.
RU2002122728/09A 2002-08-23 2002-08-23 Преобразователь кода RU2253944C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002122728/09A RU2253944C2 (ru) 2002-08-23 2002-08-23 Преобразователь кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002122728/09A RU2253944C2 (ru) 2002-08-23 2002-08-23 Преобразователь кода

Publications (2)

Publication Number Publication Date
RU2002122728A RU2002122728A (ru) 2004-03-10
RU2253944C2 true RU2253944C2 (ru) 2005-06-10

Family

ID=35834829

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002122728/09A RU2253944C2 (ru) 2002-08-23 2002-08-23 Преобразователь кода

Country Status (1)

Country Link
RU (1) RU2253944C2 (ru)

Also Published As

Publication number Publication date
RU2002122728A (ru) 2004-03-10

Similar Documents

Publication Publication Date Title
JP2002116231A (ja) ゲート遷移をカウントする回路
RU2253944C2 (ru) Преобразователь кода
US4852128A (en) Optical communications transmitter and receiver
US5394442A (en) Optical communications transmitter and receiver
RU2259009C1 (ru) Преобразователь кода
US5025459A (en) Optical communications transmitter and receiver
RU2260907C2 (ru) Преобразователь кода
RU2250562C2 (ru) Преобразователь бинарного кода в широтно-манипулированный код
RU2259010C1 (ru) Преобразователь кода
RU2262191C1 (ru) Преобразователь кода
RU2258304C1 (ru) Преобразователь кода
RU2274949C2 (ru) Преобразователь кода
RU2249911C2 (ru) Преобразователь кода
US4809303A (en) Dynamic speed shifter for fiber optic work station
RU2042276C1 (ru) Устройство для приема сообщений
RU2282306C1 (ru) Преобразователь кода
SU660207A1 (ru) Генератор серий импульсов
SU1649676A1 (ru) Преобразователь кодов
RU2258305C1 (ru) Преобразователь биимпульсного кода в бинарный код
JPS6220451A (ja) 符号変換装置
SU1619407A1 (ru) Преобразователь параллельного кода в последовательный
SU1001460A1 (ru) Преобразователь двоичного кода во временной интервал
RU2022479C1 (ru) Устройство для передачи двоичной информации
KR100293452B1 (ko) 비동기 직렬 데이터의 수신장치
SU1159164A1 (ru) Преобразователь последовательного кода в параллельный

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20050824