RU2251142C2 - Логический процессор - Google Patents

Логический процессор Download PDF

Info

Publication number
RU2251142C2
RU2251142C2 RU2003118067/09A RU2003118067A RU2251142C2 RU 2251142 C2 RU2251142 C2 RU 2251142C2 RU 2003118067/09 A RU2003118067/09 A RU 2003118067/09A RU 2003118067 A RU2003118067 A RU 2003118067A RU 2251142 C2 RU2251142 C2 RU 2251142C2
Authority
RU
Russia
Prior art keywords
majority
output
elements
logical processor
input
Prior art date
Application number
RU2003118067/09A
Other languages
English (en)
Other versions
RU2003118067A (ru
Inventor
Д.В. Андреев (RU)
Д.В. Андреев
Original Assignee
Ульяновский государственный технический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ульяновский государственный технический университет filed Critical Ульяновский государственный технический университет
Priority to RU2003118067/09A priority Critical patent/RU2251142C2/ru
Publication of RU2003118067A publication Critical patent/RU2003118067A/ru
Application granted granted Critical
Publication of RU2251142C2 publication Critical patent/RU2251142C2/ru

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения реализации любой из n простых симметричных булевых функций, зависящих от n аргументов. Устройство содержит мажоритарные элементы, сгруппированные в V+1-ю группу так, что i-я (I=1,V) и (V+1)-я группы содержат соответственно n и V-1 мажоритарных элементов. 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны логические процессоры (см., например, рис.18.2а на стр.315 в книге Каяцкас А.А. Основы радиоэлектроники. М.: Высш. шк., 1988.), которые реализуют простую симметричную булеву функцию
Figure 00000002
(мажоритарную функцию), зависящую от трех аргументов - входных двоичных сигналов х1, х2, х3 ∈ {0,1}.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических процессоров, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из n простых симметричных булевых функций, зависящих от n аргументов (входных двоичных сигналов).
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, логический процессор (см. рис.83 на стр.133 в книге Цифровые и аналоговые интегральные микросхемы: Справочник/. С.В.Якубовский, Л.И.Ниссельсон, В.И.Кулешова и др. М.: Радио и связь, 1989.), содержащий три мажоритарных элемента, каждый из которых реализует мажоритарную функцию трех аргументов (входных двоичных сигналов).
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из n простых симметричных булевых функций, зависящих от n аргументов (входных двоичных сигналов).
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из n простых симметричных булевых функций, зависящих от n аргументов (входных двоичных сигналов).
Указанный технический результат при осуществлении изобретения достигается тем, что в логическом процессоре, содержащем три мажоритарных элемента, особенность заключается в том, что в него дополнительно введены аналогичные упомянутым мажоритарные элементы, причем все мажоритарные элементы сгруппированы в V+1 групп так, что i-я
Figure 00000003
) и (V+1)-я группы содержат соответственно n и V-1 мажоритарных элементов, в i-й группе выход каждого предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход n-го мажоритарного элемента первой и выходы n-х мажоритарных элементов второй,..., V-й групп подключены соответственно к второму входу первого и третьим входам первого,..., (V-1)-го мажоритарных элементов (V+1)-й группы, в которой выход каждого предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход (V-1)-го мажоритарного элемента является выходом логического процессора, при этом
Figure 00000004
(n≠1 есть любое натуральное число, m=0,5(n+1) либо m=0,5n при нечетном либо четном n соответственно).
На чертеже представлена схема предлагаемого логического процессора.
Логический процессор содержит мажоритарные элементы 111,...,1(V+1)(V-1), где
Figure 00000005
n≠1 есть любое натуральное число, m=0,5(n+1)(m=0,5n) при нечетном (четном) n. Все мажоритарные элементы сгруппированы в V+1 групп так, что i-я (i=
Figure 00000006
) и (V+1)-я группы содержат соответственно элементы 1i1,...,1in и 1(V+1)1,...,1(V+1)(V-1), выход элемента
Figure 00000007
соединен с вторым входом элемента 1i(j+1), выход элемента 11n и выходы элементов 12n,...,1Vn подключены соответственно к второму входу элемента 1(V+1)1 и третьим входам элементов 1(V+1)1,...,1(V+1)(V-1), выход элемента 1(V+1)k (k=(i=
Figure 00000008
) соединен с вторым входом элемента 1(V+1)(k+1), а выход элемента 1(V+1)(V-1) является выходом логического процессора.
Работа предлагаемого логического процессора осуществляется следующим образом. На вторых входах элементов 111,...,1V1 фиксируется сигнал у=1, а на третьи входы элементов 1i1,...,1in (i=
Figure 00000009
) подаются соответственно входные двоичные сигналы хi1,....,хini1,...,хin ∈ {x1,...,xn}, i1≠...≠in), причем V наборов хi1,...,хin должны быть сформированы с учетом того, что подмножества {х11,...,х1(u-1)},...,{хW1,...,xW(u-1)} (W=C u-1 n - число сочетаний из n по u-1) есть сочетания из n переменных (сигналов) x1,...,xn ∈ {0,1} по u-1 (u=
Figure 00000010
). Примеры упомянутых наборов при n=5 приведены в таблице
Figure 00000011
Здесь каждой непрерывной линией обведены все возможные сочетания из пяти переменных X1,...,x5 по u-1 при соответствующих значениях u. На первые входы элементов 1(V+1)1,...1(V+1)(V-1) подаются соответственно управляющие сигналы f1,...,fV-1 ∈ {0,l}, причем
Figure 00000012
где
Figure 00000013
есть число сочетаний из n по n-р, р ∈ {1,...,n} есть номер искомой простой симметричной булевой функции. На первые входы элементов 1i1,...,1in (i=
Figure 00000014
) подаются соответственно управляющие сигналы fi1,...,fin, ∈ {0,l}, причем
Figure 00000015
Сигнал на выходе мажоритарного элемента равен “1” (“0”) только тогда, когда на двух или на всех входах этого элемента действуют сигналы, равные “1” (“0”). Следовательно, если на первом входе мажоритарного элемента присутствует “1” (“0”), то этот элемент будет выполнять операцию “ИЛИ” (“И”) над сигналами, действующими на его втором и третьем входах. Таким образом, сигнал на выходе логического процессора определяется выражением Z=φV-1(MV,...φ2(M3, φ1(M2, M1))...), где
Figure 00000016
Figure 00000017
символами ∨ и ∧ обозначены соответственно операции “ИЛИ” и “И”. С учетом (2) и (1) можно записать:
Figure 00000018
при i=
Figure 00000019
и
Figure 00000020
Выражение (3) содержит
Figure 00000021
неповторяющихся минтермов
Figure 00000022
и совпадает с видом p-й
Figure 00000023
простой симметричной булевой функции τр, зависящей от n аргументов х1,...,хn (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974.). Таким образом, предлагаемый логический процессор будет воспроизводить операцию
Figure 00000024
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический процессор обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает реализацию любой из n простых симметричных булевых функций, зависящих от n аргументов (входных двоичных сигналов).

Claims (1)

  1. Логический процессор для реализации любой из n простых симметричных булевых функций, зависящих от n аргументов, содержащий три мажоритарных элемента, каждый из которых содержит первый, второй, третий входы, отличающийся тем, что в него дополнительно введены аналогичные упомянутые мажоритарные элементы, причем все мажоритарные элементы сгруппированы в V+1 групп так, что i-я
    Figure 00000025
    и (V+1)-я группы содержат соответственно n и V-1 мажоритарных элементов, в i-й группе выход каждого предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход n-го мажоритарного элемента первой и выход n-ых мажоритарных элементов второй, ..., V-й групп подключены соответственно к второму входу первого и третьим входам первого, ..., (V-1)-го мажоритарных элементов (V+1)-й группы, в которой выход каждого предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход (V-1)-го мажоритарного элемента является выходом логического процессора, при этом
    Figure 00000026
    (n≠1 есть любое натуральное число, m=0,5(n+1) либо m=0,5n при нечетном либо четном n соответственно).
RU2003118067/09A 2003-06-16 2003-06-16 Логический процессор RU2251142C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2003118067/09A RU2251142C2 (ru) 2003-06-16 2003-06-16 Логический процессор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2003118067/09A RU2251142C2 (ru) 2003-06-16 2003-06-16 Логический процессор

Publications (2)

Publication Number Publication Date
RU2003118067A RU2003118067A (ru) 2005-01-20
RU2251142C2 true RU2251142C2 (ru) 2005-04-27

Family

ID=34977504

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2003118067/09A RU2251142C2 (ru) 2003-06-16 2003-06-16 Логический процессор

Country Status (1)

Country Link
RU (1) RU2251142C2 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2491613C1 (ru) * 2012-07-20 2013-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический процессор

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Цифровые и аналоговые интегральные микросхемы. Справочник. Под ред. ЯКУБОВСКОГО С.В. - М.: Радио и связь, 1989, с.133, рис.83. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2491613C1 (ru) * 2012-07-20 2013-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический процессор

Also Published As

Publication number Publication date
RU2003118067A (ru) 2005-01-20

Similar Documents

Publication Publication Date Title
RU2281545C1 (ru) Логический преобразователь
RU2294007C1 (ru) Логический преобразователь
RU2287897C1 (ru) Мажоритарный модуль
RU2701461C1 (ru) Мажоритарный модуль
RU2472209C1 (ru) Логический модуль
RU2248034C1 (ru) Логический преобразователь
RU2629451C1 (ru) Логический преобразователь
RU2703675C1 (ru) Логический преобразователь
RU2249844C2 (ru) Логический модуль
RU2251142C2 (ru) Логический процессор
RU2300137C1 (ru) Мажоритарный модуль
RU2718209C1 (ru) Логический модуль
RU2629452C1 (ru) Логический преобразователь
RU2634229C1 (ru) Логический преобразователь
RU2242044C1 (ru) Мажоритарный модуль
RU2700556C1 (ru) Логический преобразователь
RU2621376C1 (ru) Логический модуль
RU2700557C1 (ru) Логический преобразователь
RU2398265C2 (ru) Логический модуль
RU2676888C1 (ru) Логический модуль
RU2361266C1 (ru) Компаратор двоичных чисел
RU2713862C1 (ru) УМНОЖИТЕЛЬ ПО МОДУЛЮ q
RU2778678C1 (ru) Логический модуль
RU2710871C1 (ru) Логический преобразователь
RU2303282C1 (ru) Логический модуль

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20050617