RU2287897C1 - Мажоритарный модуль - Google Patents

Мажоритарный модуль Download PDF

Info

Publication number
RU2287897C1
RU2287897C1 RU2005114133/09A RU2005114133A RU2287897C1 RU 2287897 C1 RU2287897 C1 RU 2287897C1 RU 2005114133/09 A RU2005114133/09 A RU 2005114133/09A RU 2005114133 A RU2005114133 A RU 2005114133A RU 2287897 C1 RU2287897 C1 RU 2287897C1
Authority
RU
Russia
Prior art keywords
majority
elements
inputs
module
group
Prior art date
Application number
RU2005114133/09A
Other languages
English (en)
Other versions
RU2005114133A (ru
Inventor
Дмитрий Васильевич Андреев (RU)
Дмитрий Васильевич Андреев
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2005114133/09A priority Critical patent/RU2287897C1/ru
Application granted granted Critical
Publication of RU2005114133A publication Critical patent/RU2005114133A/ru
Publication of RU2287897C1 publication Critical patent/RU2287897C1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Logic Circuits (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей устройства за счет обеспечения реализации субмажоритарной и супрамажоритарной функций. Устройство содержит мажоритарные элементы, сгруппированные в (N+1) группу так, что i-я (i=1, N) и (N+1)-я группы содержат соответственно m-1 и N-1 мажоритарных элементов, где
Figure 00000001
m=0,5(n+1), n≠1 - любое нечетное натуральное число. 1 табл., 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны мажоритарные модули (см., например, рис. 18.2а на стр.315 в книге Каяцкас А.А. Основы радиоэлектроники. М.: Высш. шк., 1988.), которые реализуют мажоритарную функцию maj(x1,x2,x3)=x1x2∨x1x3∨x2x3 трех аргументов - входных двоичных сигналов x1,x2,x3∈{0,1}.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных мажоритарных модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка любого нечетного количества входных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, мажоритарный модуль (патент РФ 2242044, кл. G 06 F 7/38, 2004 г.), который содержит мажоритарные элементы и реализует мажоритарную функцию n аргументов (входных двоичных сигналов), где n≠1 есть любое нечетное натуральное число.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация субмажоритарной или супрамажоритарной функции тех же n аргументов. Отметим, что субмажоритарная (супрамажоритарная) функция n аргументов - это функция, которая равна 1, когда не менее m-1 (m+1) ее аргументов равны 1, где m=0,5(n+1).
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации субмажоритарной, мажоритарной или супрамажоритарной функции n аргументов (входных двоичных сигналов), где n≠1 есть любое нечетное натуральное число.
Указанный технический результат при осуществлении изобретения достигается тем, что в мажоритарном модуле, содержащем мажоритарные элементы, которые имеют по три входа и сгруппированы в N+1 групп так, что i-я (
Figure 00000004
) и (N+1)-я группы содержат соответственно m-1 и N-1 мажоритарных элементов, в каждой группе выход предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход (m-1)-го мажоритарного элемента первой и выходы (m-1)-х мажоритарных элементов второй,...,N-й групп подключены соответственно к второму входу первого и третьим входам первого,..., (N-1)-го мажоритарных элементов (N+1)-й группы, в которой выход (N-1)-го мажоритарного элемента является выходом мажоритарного модуля, подключенного вторым настроечным входом к первым входам всех мажоритарных элементов (N+1)-й группы, при этом
Figure 00000005
Figure 00000006
n≠1 есть любое нечетное натуральное число, особенность заключается в том, что первые входы первых мажоритарных элементов первой,...,N-й групп объединены и образуют первый настроечный вход мажоритарного модуля, третий настроечный вход которого образован объединенными первыми входами остальных мажоритарных элементов первой,...,N-й групп.
На чертеже представлена схема предлагаемого мажоритарного модуля.
Мажоритарный модуль содержит мажоритарные элементы 111,...,1(N+1)(N-1), где
Figure 00000007
Figure 00000008
n≠1 есть любое нечетное натуральное число. Все мажоритарные элементы сгруппированы в N+1 групп так, что i-я (
Figure 00000009
) и (N+1)-я группы содержат соответственно элементы 1i1,...,1i(m-1) и 1(N+1)1,...,1(N+1)(N-1), в каждой группе выход предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход элемента 11(m-1) и выходы элементов 12(m-1),...,1N(m-1) подключены соответственно к второму входу элемента 1(N+1)1 и третьим входам элементов 1(N+1)1,...,1(N+1)(N-1), выход элемента 1(N+1)(N-1) является выходом мажоритарного модуля, первый, второй и третий настроечные входы которого образованы соответственно объединенными первыми входами элементов 111,...,1N1, объединенными первыми входами элементов 1(N+1)1,...,1(N+1)(N-1) и объединенными первыми входами элементов 1i2,...,1i(m-1) (
Figure 00000010
).
Работа предлагаемого мажоритарного модуля осуществляется следующим образом. На его первом, втором и третьем настроечных входах фиксируются соответственно необходимые двоичные сигналы f1, f2 и f3; на второй вход элемента 1i1, третьи входы элементов 1i1,...,1i(m-1) (
Figure 00000011
) подается соответственно неповторяющийся набор хi1,...,xim,
Figure 00000012
, n≠1 - любое нечетное натуральное число), образованный m неповторяющимися сигналами из входного кортежа двоичных сигналов x1,...,xn. Неповторяющиеся наборы x11,...,x1m-xN1,...,xNm формируются так, чтобы наборы х12,...,х1mN2,...,хNm тоже были неповторяющимися. Примеры упомянутых наборов при n=5 приведены в таблице.
i xi1 xi2 xi3 i xi1 xi2 xi3
1 x3 x1 x2 6 x5 x2 x4
2 x4 x1 x3 7 x1 x2 x5
3 x2 x1 x4 8 x5 x3 x4
4 x3 x1 x5 9 x2 x3 x5
5 x4 x2 x3 10 x1 x4 x5
Сигнал на выходе мажоритарного элемента равен 1 (0) только тогда, когда на двух или на всех входах этого элемента действуют сигналы, равные 1 (0). Следовательно, если на первом входе мажоритарного элемента присутствует 1 (0), то этот элемент будет выполнять операцию ИЛИ (И) над сигналами, действующими на его втором и третьем входах. Таким образом, операция, воспроизводимая предлагаемым модулем, определяется выражением
Figure 00000013
где D(·) есть оператор двойственного преобразования, а символами ∨ и · либо ∧ обозначены соответственно операции ИЛИ и И. В качестве примера запишем (с учетом представленной выше таблицы) соотношения, к которым сводятся при n=5 формулы, приведенные на второй и четвертой строках правой части выражения (1):
Figure 00000014
Figure 00000015
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый мажоритарный модуль обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает реализацию субмажоритарной, мажоритарной или супрамажоритарной функции n аргументов (входных двоичных сигналов), где n≠1 есть любое нечетное натуральное число. Следует отметить, что предлагаемый мажоритарный модуль, так же как и прототип, может выполнять операцию ИЛИ либо И над n входными двоичными сигналами.

Claims (1)

  1. Мажоритарный модуль, содержащий мажоритарные элементы, которые имеют по три входа и сгруппированы в N+1 групп так, что i-я (
    Figure 00000016
    ) и (N+1)-я группы содержат соответственно m-1 и N-1 мажоритарных элементов, в каждой группе выход предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход (m-1)-го мажоритарного элемента первой и выходы (m-1)-х мажоритарных элементов второй,..., N-й групп подключены соответственно к второму входу первого и третьим входам первого,..., (N-1)-го мажоритарных элементов (N+1)-й группы, в которой выход (N-1)-го мажоритарного элемента является выходом мажоритарного модуля, подключенного первым и вторым настроечными входами соответственно к объединенным первым входам первых мажоритарных элементов первой,..., N-й групп и объединенным первым входам всех мажоритарных элементов (N+1)-й группы, при этом
    Figure 00000017
    m=0,5(n+1), n≠1 есть любое нечетное натуральное число, отличающийся тем, что третий настроечный вход мажоритарного модуля образован объединенными первыми входами остальных мажоритарных элементов первой,...,N-й групп, при этом мажоритарный модуль реализует следующие операции:
    Figure 00000018
RU2005114133/09A 2005-05-11 2005-05-11 Мажоритарный модуль RU2287897C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2005114133/09A RU2287897C1 (ru) 2005-05-11 2005-05-11 Мажоритарный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2005114133/09A RU2287897C1 (ru) 2005-05-11 2005-05-11 Мажоритарный модуль

Publications (2)

Publication Number Publication Date
RU2005114133A RU2005114133A (ru) 2006-11-20
RU2287897C1 true RU2287897C1 (ru) 2006-11-20

Family

ID=37501704

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005114133/09A RU2287897C1 (ru) 2005-05-11 2005-05-11 Мажоритарный модуль

Country Status (1)

Country Link
RU (1) RU2287897C1 (ru)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2533079C1 (ru) * 2013-07-09 2014-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2580801C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700554C1 (ru) * 2018-09-20 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700553C1 (ru) * 2018-09-20 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700555C1 (ru) * 2018-09-24 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700552C1 (ru) * 2018-09-20 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2701461C1 (ru) * 2018-09-20 2019-09-26 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2747107C1 (ru) * 2019-12-06 2021-04-27 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2770798C1 (ru) * 2021-04-02 2022-04-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" ВЫЧИТАТЕЛЬ ПО МОДУЛЮ q
RU2778677C1 (ru) * 2021-06-17 2022-08-23 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритальный модуль

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2533079C1 (ru) * 2013-07-09 2014-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2580801C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700554C1 (ru) * 2018-09-20 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700553C1 (ru) * 2018-09-20 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700552C1 (ru) * 2018-09-20 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2701461C1 (ru) * 2018-09-20 2019-09-26 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2700555C1 (ru) * 2018-09-24 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2747107C1 (ru) * 2019-12-06 2021-04-27 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2770798C1 (ru) * 2021-04-02 2022-04-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" ВЫЧИТАТЕЛЬ ПО МОДУЛЮ q
RU2778677C1 (ru) * 2021-06-17 2022-08-23 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритальный модуль
RU2778677C9 (ru) * 2021-06-17 2022-10-24 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль

Also Published As

Publication number Publication date
RU2005114133A (ru) 2006-11-20

Similar Documents

Publication Publication Date Title
RU2287897C1 (ru) Мажоритарный модуль
RU2294007C1 (ru) Логический преобразователь
RU2701461C1 (ru) Мажоритарный модуль
RU2580799C1 (ru) Логический преобразователь
RU2300137C1 (ru) Мажоритарный модуль
RU2363037C1 (ru) Устройство сравнения двоичных чисел
RU2248034C1 (ru) Логический преобразователь
RU2281550C1 (ru) Аналоговый процессор
RU2324971C1 (ru) Устройство сравнения двоичных чисел
RU2697727C2 (ru) Мажоритарный модуль
RU2298219C1 (ru) Устройство селекции максимального из двух двоичных чисел
RU2242044C1 (ru) Мажоритарный модуль
RU2700555C1 (ru) Мажоритарный модуль
RU2676888C1 (ru) Логический модуль
RU2710877C1 (ru) Мажоритарный модуль
RU2789730C1 (ru) Логический модуль
RU2812687C1 (ru) Логический модуль
RU2787338C1 (ru) Логический преобразователь
RU2809213C1 (ru) Мажоритарный модуль
RU2776920C1 (ru) Логический модуль
RU2303282C1 (ru) Логический модуль
RU2789728C1 (ru) Мажоритарный модуль
RU2758188C1 (ru) Логический модуль
RU2700550C1 (ru) Логический модуль
RU2809482C1 (ru) Логический модуль

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20070512