RU2210186C2 - Способ перемежения/обращенного перемежения для системы связи и устройство для его осуществления - Google Patents

Способ перемежения/обращенного перемежения для системы связи и устройство для его осуществления Download PDF

Info

Publication number
RU2210186C2
RU2210186C2 RU2000130215A RU2000130215A RU2210186C2 RU 2210186 C2 RU2210186 C2 RU 2210186C2 RU 2000130215 A RU2000130215 A RU 2000130215A RU 2000130215 A RU2000130215 A RU 2000130215A RU 2210186 C2 RU2210186 C2 RU 2210186C2
Authority
RU
Russia
Prior art keywords
addresses
generators
address
selection
value
Prior art date
Application number
RU2000130215A
Other languages
English (en)
Other versions
RU2000130215A (ru
Inventor
Мин-Гоо КИМ
Беонг-Дзо КИМ
Янг-Хван ЛИ
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Publication of RU2000130215A publication Critical patent/RU2000130215A/ru
Application granted granted Critical
Publication of RU2210186C2 publication Critical patent/RU2210186C2/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2771Internal interleaver for turbo codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/276Interleaving address generation
    • H03M13/2764Circuits therefore

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Detection And Correction Of Errors (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Устройство для создания L адресов, количество которых меньше 2mхNq виртуальных адресов для считывания данных из памяти перемежителя, в которой запоминается L бит данных, причем устройство содержит Nq ПШ генераторов, каждый из которых содержит m устройств памяти; генератор адресов для добавления значения сдвига к размеру входных данных для обеспечения виртуального адреса, имеющего размер, кратный 2m, и создания адресов, отличных от адресов, соответствующих значению сдвига, в областях создания адресов с использованием областей создания адресов, имеющих размер 2m, и средство для считывания входных данных из памяти перемежителя с использованием адресов, созданных в областях создания адресов. Технический результат, достигаемый при реализации изобретения, состоит в обеспечении удовлетворения требуемых характеристики кодового расстояния, весовой характеристики и характеристики рандомизации турбокодера в системе связи. 5 с. и 19 з.п. ф-лы, 14 ил., 15 табл.

Description

Текст описания в факсимильном виде (см. чертежи) Тт

Claims (24)

1. Устройство для создания L адресов, количество которых меньше, чем 2mхNq виртуальных адресов, для считывания данных из памяти перемежителя, в которой запоминается L бит данных, содержащее Nq псевдошумовых (ПШ) генераторов, каждый из которых содержит m устройств памяти, причем один из ПШ генераторов создает (OSV-1) значений сдвига (OSV), удовлетворяющих условию OSV= 2mхNq-L и (2m-OSV) ненулевых состояний и другие ПШ генераторы, каждый из которых создает (2m-1) ненулевых состояний в ответ на первый тактовый сигнал, и первый мультиплексор для периодического выбора ПШ генераторов в соответствии с заданным порядком в ответ на сигнал выбора и выдачи состояния, созданного выбранным ПШ генератором, детектор для обнаружения каждого состояния сдвига от одного ПШ генератора, обеспечения сигнала для пропуска выбора одного ПШ генератора, так что обнаруженное состояние сдвига не выдается, счетчик для создания сигнала выбора и старших разрядов адреса, относящихся к каждому выбору ПШ генераторов, в ответ на тактовые импульсы второго тактового сигнала, имеющего более короткий период, чем первый тактовый сигнал, второй мультиплексор для создания младших разрядов адреса из состояния, выдаваемого из первого мультиплексора, когда количество периодов выбора ПШ генераторов меньше 2m, и создания младших разрядов адреса, соответствующих 2m-1, когда количество периодов выбора равно 2m, и буфер адресов для запоминания адресов, причем каждый из L адресов состоит из старших разрядов адреса и младших разрядов адреса.
2. Устройство по п. 1, отличающееся тем, что OSV является минимальным значением, которое добавляется таким образом, что, когда размер входных данных преобразуется в двоичное значение, количество последовательных нулевых разрядов, начиная с самого младшего разряда (СМР), составляет по меньшей мере единицу.
3. Устройство по п. 1, отличающееся тем, что счетчик создает сигнал выбора для последовательного выбора ПШ генераторов.
4. Устройство по п. 1, отличающееся тем, что счетчик создает сигнал выбора для случайного выбора ПШ генераторов.
5. Устройство по п. 1, отличающееся тем, что значение начального состояния ПШ генераторов устанавливается в удовлетворяющее значение состояния путем сравнения минимального веса, определяемого посредством турбокодирования заданного входного слова для каждого случая, с заданным значением порога.
6. Устройство для создания L адресов, количество которых меньше, чем 2mхNq виртуальных адресов, для считывания данных из памяти перемежителя, в которой запоминаются L бит данных, содержащее Nq ПШ генераторов, каждый из которых содержит m устройств памяти, генератор адресов для добавления значения сдвига к размеру входных данных, чтобы обеспечить виртуальный адрес, имеющий размер, кратный 2m, и создания адресов, отличных от недействительных адресов, соответствующих значению сдвига, в областях создания адресов путем использования областей создания адресов, имеющих размер 2m, и средство для считывания входных данных из памяти перемежителя с использованием случайных адресов, созданных в областях создания адресов.
7. Устройство по п. 6, отличающееся тем, что генератор адресов содержит Nq псевдошумовых (ПШ) генераторов, причем один из ПШ генераторов создает (OSV-1) значений сдвига (OSV), удовлетворяющих условию OSV= 2mхNq-L, и (2m-OSV) ненулевых состояний и другие ПШ генераторы, каждый из которых создает (2m-1) ненулевых состояний в ответ на первый тактовый сигнал, первый мультиплексор для выбора ПШ генераторов в соответствии с заданным порядком в ответ на сигнал выбора и выдачи состояния, созданного выбранным ПШ генератором, детектор для обнаружения каждого состояния сдвига от одного ПШ генератора, обеспечения сигнала для пропуска выбора одного ПШ генератора, так что обнаруженное состояние сдвига не выдается, счетчик для создания сигнала выбора и старших разрядов адреса, относящихся к каждому выбору ПШ генераторов, в ответ на тактовые импульсы второго тактового сигнала, имеющего более короткий период, чем первый тактовый сигнал, второй мультиплексор для создания младших разрядов адреса из состояния, выдаваемого из первого мультиплексора, когда количество периодов выбора ПШ генераторов меньше 2m, и создания младших разрядов адреса, соответствующих 2m-1, когда количество периодов выбора равно 2m, и буфер адресов для запоминания адресов, причем каждый из L адресов состоит из старших разрядов адреса и младших разрядов адреса.
8. Устройство по п. 7, отличающееся тем, что OSV является минимальным значением, которое добавляется таким образом, что, когда размер входных данных преобразуется в двоичное значение, количество последовательных нулевых разрядов, начиная с самого младшего разряда (СМР), составляет по меньшей мере единицу.
9. Устройство по п. 7, отличающееся тем, что счетчик создает сигнал выбора для последовательного выбора ПШ генераторов.
10. Устройство по п. 7, отличающееся тем, что счетчик создает сигнал выбора для случайного выбора ПШ генераторов.
11. Устройство по п. 7, отличающееся тем, что значение начального состояния ПШ генераторов устанавливается в удовлетворяющее значение состояния путем сравнения минимального веса, определяемого посредством турбокодирования заданного входного слова для каждого случая, с заданным значением порога.
12. Способ создания L адресов, количество которых меньше, чем 2mхNq виртуальных адресов, для считывания данных из памяти перемежителя, в которой запоминается L бит данных, заключающийся в том, что создают в одном из Ng ПШ генераторов (OSV-1) значений сдвига (OSV), удовлетворяющих условию OSV= 2mхNq-L, и (2m-OSV) ненулевых состояний, создают в каждом из других ПШ генераторов (2m-1) ненулевых состояний, обнаруживают каждое состояние сдвига от одного ПШ генератора и создают сигнал выбора для пропуска выбора одного ПШ генератора в заданном порядке выбора для ПШ генераторов, так что обнаруженное состояние сдвига не выдают, выбирают ПШ генераторы в соответствии с сигналом выбора и последовательно создают ненулевые состояния, вычитают единицу из ненулевых состояний, обеспечивают полученные после вычитания состояния в виде младших разрядов адреса, когда количество периодов выбора меньше 2m, обеспечивают младшие разряды адреса, соответствующие 2m-1 состояниям, когда количество периодов выбора равно 2m, и создают старшие разряды адреса, относящиеся к каждому выбору ПШ генератора, и считывают L бит данных из памяти перемежителя, используя адреса, состоящие из младших разрядов адреса и старших разрядов адреса.
13. Способ по п. 12, отличающийся тем, что OSV является минимальным значением, которое добавляют таким образом, что когда размер входных данных преобразуют в двоичное значение, количество последовательных нулевых разрядов, начиная с самого младшего разряда (СМР), составляет по меньшей мере единицу.
14. Способ по п. 12, отличающийся тем, что заданный порядок выбора представляет собой порядок последовательного выбора ПШ генераторов.
15. Способ по п. 12, отличающийся тем, что заданный порядок выбора представляет собой порядок случайного выбора ПШ генераторов.
16. Способ по п. 12, отличающийся тем, что значение начального состояния ПШ генераторов устанавливают в удовлетворяющее значение состояния путем сравнения минимального веса, определяемого посредством турбокодирования заданного входного слова для каждого случая, с заданным значением порога.
17. Способ перемежения входных данных, имеющих размер, не кратный 2m(m>1), заключающийся в том, что последовательно запоминают входные данные в памяти, добавляют значение сдвига к размеру входных данных для обеспечения размера виртуального адреса, который кратен (Nq)2m, обеспечивают Nq областей создания адресов, каждый из которых имеет размер 2m, и создают адреса, отличные от недействительных адресов, соответствующих значению сдвига, в областях создания адресов и считывают входные данные из памяти с использованием адресов, созданных в областях создания адресов.
18. Способ по п. 17, отличающийся тем, что при создании адресов создают в одном из ПШ генераторов, соответствующих областям создания адресов, (2m-1) ненулевых состояний, включая состояния сдвига, соответствующие значению сдвига (OSV), создают в каждом из других ПШ генераторов (2m-1) ненулевых состояний, обнаруживают каждое состояние сдвига от одного ПШ генератора и выбирают ненулевые состояния от ПШ генераторов в соответствии с сигналом выбора, имеющим период выбора, для пропуска выбора одного ПШ генератора в заданном порядке выбора для ПШ генераторов, вычитают единицу из выбранных состояний для обеспечения состояний, полученных после вычитания, в виде младших разрядов адреса, и создают старшие разряды адреса, относящиеся к каждому выбору ПШ генератора, и создают адреса, состоящие из младших разрядов адреса и старших разрядов адреса.
19. Способ по п. 18, отличающийся тем, что при создании старшего разряда адреса обеспечивают состояния, полученные после вычитания, в виде младших разрядов адреса, когда количество периодов выбора меньше 2m, обеспечивают младшие разряды адреса, соответствующие 2m-1 состояниям, когда количество периодов выбора равно 2m, создают старшие разряды адреса, относящиеся к каждому выбору ПШ генератора.
20. Способ по п. 18, отличающийся тем, что OSV является минимальным значением, которое добавляют таким образом, что, когда размер входных данных преобразуют в двоичное значение, количество последовательных нулевых разрядов, начиная с самого младшего разряда (СМР), составляет по меньшей мере единицу.
21. Способ по п. 18, отличающийся тем, что заданный порядок выбора представляет собой порядок последовательного выбора ПШ генераторов.
22. Способ по п. 18, отличающийся тем, что заданный порядок выбора представляет собой порядок случайного выбора ПШ генераторов.
23. Способ по п. 18, отличающийся тем, что значение начального состояния ПШ генераторов устанавливают в удовлетворяющее значение состояния путем сравнения минимального веса, определяемого посредством турбокодирования заданного входного слова для каждого случая, с заданным значением порога.
24. Устройство турбокодирования, содержащее первый компонентный кодер для кодирования входных данных, имеющих размер, не кратный 2m(m>1), перемежитель для последовательного запоминания входных данных в памяти перемежителя, добавления значения сдвига к размеру входных данных для обеспечения размера виртуального адреса, причем размер виртуального адреса кратен (Nq)2m, для обеспечения Nq областей создания адресов, каждый из которых имеет размер 2m, для создания адресов, отличных от недействительных адресов, соответствующих значению сдвига, в областях создания адресов и считывания входных данных из памяти перемежителя с использованием созданных адресов, и второй компонентный кодер для кодирования данных, считываемых из памяти перемежителя.
Приоритет по пунктам:
06.04.1999 - по пп. 1-23;
02.04.1999 - по п. 24.
RU2000130215A 1999-04-02 2000-04-03 Способ перемежения/обращенного перемежения для системы связи и устройство для его осуществления RU2210186C2 (ru)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR1999/12858 1999-04-02
KR19990012858 1999-04-02
KR19990011798 1999-04-06
KR1999/11798 1999-04-06

Publications (2)

Publication Number Publication Date
RU2000130215A RU2000130215A (ru) 2003-01-27
RU2210186C2 true RU2210186C2 (ru) 2003-08-10

Family

ID=26634905

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2000130215A RU2210186C2 (ru) 1999-04-02 2000-04-03 Способ перемежения/обращенного перемежения для системы связи и устройство для его осуществления

Country Status (10)

Country Link
US (1) US6721908B1 (ru)
EP (1) EP1095460A4 (ru)
JP (1) JP3447269B2 (ru)
CN (1) CN1136663C (ru)
AU (1) AU745959B2 (ru)
BR (1) BR0006012B1 (ru)
CA (1) CA2333032C (ru)
DE (1) DE20023252U1 (ru)
RU (1) RU2210186C2 (ru)
WO (1) WO2000060750A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2582570C2 (ru) * 2008-01-14 2016-04-27 Квэлкомм Инкорпорейтед Рандомизация выделения ресурса

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100306282B1 (ko) * 1998-12-10 2001-11-02 윤종용 통신시스템의인터리빙/디인터리빙장치및방법
JP3095732B2 (ja) * 1998-12-28 2000-10-10 株式会社東京精密 画像分配処理装置
US7302621B2 (en) 2000-01-03 2007-11-27 Icoding Technology, Inc. High spread highly randomized generatable interleavers
WO2001050614A2 (en) * 2000-01-03 2001-07-12 Icoding Technology, Inc. System and method for high speed processing of turbo codes
US20020138807A1 (en) * 2001-03-26 2002-09-26 Quang Nguyen Optimum UMTS modem
DE60110083T2 (de) 2001-10-10 2005-09-08 Matsushita Electric Industrial Co., Ltd., Kadoma Dekorrelation von interferenzen von mehreren verschachtelten Datenströmen
JP3931100B2 (ja) * 2002-03-12 2007-06-13 株式会社日立コミュニケーションテクノロジー ターボ復号器並びにターボ符号器及びターボ符号器、復号器を含む無線基地局
RU2274951C2 (ru) * 2002-10-29 2006-04-20 Самсунг Электроникс Ко., Лтд. Способ и устройство для деперемежения потока перемеженных данных в системе связи
KR100532325B1 (ko) * 2002-11-23 2005-11-29 삼성전자주식회사 터보 복호기의 입력 제어 방법 및 장치
US7123672B2 (en) * 2003-04-30 2006-10-17 Motorola, Inc. Method and apparatus for facilitating efficient deinterleaving and diversity-combining of a data signal
US8077743B2 (en) * 2003-11-18 2011-12-13 Qualcomm Incorporated Method and apparatus for offset interleaving of vocoder frames
US7343530B2 (en) * 2004-02-10 2008-03-11 Samsung Electronics Co., Ltd. Turbo decoder and turbo interleaver
US7702968B2 (en) 2004-02-27 2010-04-20 Qualcomm Incorporated Efficient multi-symbol deinterleaver
WO2005099099A1 (en) * 2004-03-05 2005-10-20 Thomson Licensing Address generation apparatus for turbo interleaver and deinterleaver in w-cdma systems
US7081597B2 (en) * 2004-09-03 2006-07-25 The Esab Group, Inc. Electrode and electrode holder with threaded connection
US7552377B1 (en) * 2005-02-10 2009-06-23 Xilinx, Inc. Method of and circuit for interleaving data in a data coder
US7437650B2 (en) * 2005-04-12 2008-10-14 Agere Systems Inc. Pre-emptive interleaver address generator for turbo decoders
US7395461B2 (en) * 2005-05-18 2008-07-01 Seagate Technology Llc Low complexity pseudo-random interleaver
US7949926B2 (en) * 2006-11-30 2011-05-24 Motorola Mobility, Inc. Method and apparatus for encoding and decoding data
US8249513B2 (en) * 2007-08-13 2012-08-21 Samsung Electronics Co., Ltd. System and method for training different types of directional antennas that adapts the training sequence length to the number of antennas
US8027394B2 (en) * 2007-09-25 2011-09-27 Silicon Laboratories Inc. Reducing data stream jitter during deinterleaving
US8165595B2 (en) * 2008-01-25 2012-04-24 Samsung Electronics Co., Ltd. System and method for multi-stage antenna training of beamforming vectors
US8051037B2 (en) * 2008-01-25 2011-11-01 Samsung Electronics Co., Ltd. System and method for pseudorandom permutation for interleaving in wireless communications
US8280445B2 (en) * 2008-02-13 2012-10-02 Samsung Electronics Co., Ltd. System and method for antenna training of beamforming vectors by selective use of beam level training
US8478204B2 (en) * 2008-07-14 2013-07-02 Samsung Electronics Co., Ltd. System and method for antenna training of beamforming vectors having reuse of directional information
US8555131B2 (en) 2010-03-31 2013-10-08 Silicon Laboratories Inc. Techniques to control power consumption in an iterative decoder by control of node configurations
US8433970B2 (en) 2010-03-31 2013-04-30 Silicon Laboratories Inc. Techniques to control power consumption in an iterative decoder by control of node configurations
US8237869B2 (en) 2010-03-31 2012-08-07 Silicon Laboratories Inc. Multi-standard digital demodulator for TV signals broadcast over cable, satellite and terrestrial networks
US8341486B2 (en) 2010-03-31 2012-12-25 Silicon Laboratories Inc. Reducing power consumption in an iterative decoder
US8837611B2 (en) 2011-02-09 2014-09-16 Silicon Laboratories Inc. Memory-aided synchronization in a receiver
TWI457407B (zh) 2011-07-27 2014-10-21 Wistron Corp 單液型油墨與其製法、薄膜的形成方法
US8644370B2 (en) 2012-01-25 2014-02-04 Silicon Laboratories Providing slope values for a demapper
US8959274B2 (en) 2012-09-06 2015-02-17 Silicon Laboratories Inc. Providing a serial download path to devices
CN106375243B (zh) * 2015-07-22 2019-09-03 华为技术有限公司 数据处理设备和光传送网络交换机
US11023241B2 (en) 2018-08-21 2021-06-01 Advanced Micro Devices, Inc. Systems and methods for selectively bypassing address-generation hardware in processor instruction pipelines
KR20200046481A (ko) * 2018-10-24 2020-05-07 삼성전자주식회사 난수 생성기, 이를 포함하는 암호화 장치 및 이의 동작 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0430231A (ja) * 1990-05-25 1992-02-03 Hitachi Ltd 主記憶アドレッシング方式
FR2675971B1 (fr) 1991-04-23 1993-08-06 France Telecom Procede de codage correcteur d'erreurs a au moins deux codages convolutifs systematiques en parallele, procede de decodage iteratif, module de decodage et decodeur correspondants.
JPH09102748A (ja) 1995-10-04 1997-04-15 Matsushita Electric Ind Co Ltd インターリーブ回路
EP0931290A1 (en) * 1997-03-21 1999-07-28 International Business Machines Corporation Address mapping for system memory
KR100237745B1 (ko) * 1997-05-23 2000-01-15 김영환 회전형 인터리버/디인터리버의 메모리 주소 발생장치 및 그 방법
US6381728B1 (en) * 1998-08-14 2002-04-30 Qualcomm Incorporated Partitioned interleaver memory for map decoder
US6334197B1 (en) * 1998-08-17 2001-12-25 Hughes Electronics Corporation Turbo code interleaver with near optimal performance
US6353900B1 (en) * 1998-09-22 2002-03-05 Qualcomm Incorporated Coding system having state machine based interleaver
US6314534B1 (en) * 1999-03-31 2001-11-06 Qualcomm Incorporated Generalized address generation for bit reversed random interleaving

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2582570C2 (ru) * 2008-01-14 2016-04-27 Квэлкомм Инкорпорейтед Рандомизация выделения ресурса

Also Published As

Publication number Publication date
DE20023252U1 (de) 2003-07-31
EP1095460A1 (en) 2001-05-02
CN1297617A (zh) 2001-05-30
JP2002541710A (ja) 2002-12-03
EP1095460A4 (en) 2002-04-03
CA2333032C (en) 2005-11-29
US6721908B1 (en) 2004-04-13
BR0006012B1 (pt) 2012-12-25
AU3681600A (en) 2000-10-23
AU745959B2 (en) 2002-04-11
CN1136663C (zh) 2004-01-28
WO2000060750A1 (en) 2000-10-12
CA2333032A1 (en) 2000-10-12
JP3447269B2 (ja) 2003-09-16
BR0006012A (pt) 2001-03-06

Similar Documents

Publication Publication Date Title
RU2210186C2 (ru) Способ перемежения/обращенного перемежения для системы связи и устройство для его осуществления
RU2000130215A (ru) Способ перемежения/обращенного перемежения для системы связи и устройство для его осуществления
RU2217864C2 (ru) Устройство и способ перемежения обращенного перемежения для системы связи
EP0913040B1 (en) Spiral scrambling
RU2000121962A (ru) Устройство и способ перемежения обращенного перемежения для системы связи
WO2001065562A8 (en) Data balancing scheme in solid state storage devices
KR970702520A (ko) 순열 유닛이 포함된 회로 및 아이템 군 처리방법(Circuit arrangement comprising a permutation unit and method of processing a batch of items)
KR940010543A (ko) 허프만 부호(Huffman code)복호회로
RU2000116891A (ru) Устройство и способ перемежения/обратного перемежения для системы связи
KR920019105A (ko) 가변길이 데이타의 부호화 및 복호 장치
NO20034455L (no) System for å generere pseudo-tilfeldige sekvenser
EP0998046A2 (en) Interleaving method and apparatus, de-interleaving method and apparatus, and interleaving/de-interleaving system and apparatus
US20070005673A1 (en) The Creation and Detection of Binary and Non-Binary Pseudo-Noise Sequences Not Using LFSR Circuits
US6788617B1 (en) Device for generating memory address and mobile station using the address for writing/reading data
US20070130240A1 (en) Circuit arrangement and method for initializing a random number generator
GB9909539D0 (en) Data storage and retrieval
US4200935A (en) Process and device for generating stochastically coded constants
KR900002646A (ko) 텔레텍스트 디코더에 사용적합한 문자 발생기
JP2710917B2 (ja) ヘッダ検出器及びこれを用いた復号装置
KR100509471B1 (ko) 개선된 pn 코드 생성기
GB2302633B (en) Convolutional coder
JP4532637B2 (ja) データ順序変更装置
RU2019047C1 (ru) Способ контроля достоверности дискретной информации
KR940025191A (ko) 가변길이 부호화 방법
JPS62109446A (ja) デ−タ変換器

Legal Events

Date Code Title Description
PC41 Official registration of the transfer of exclusive right

Effective date: 20190624