RU2096920C1 - Device for reception of digital information - Google Patents
Device for reception of digital information Download PDFInfo
- Publication number
- RU2096920C1 RU2096920C1 RU92015598A RU92015598A RU2096920C1 RU 2096920 C1 RU2096920 C1 RU 2096920C1 RU 92015598 A RU92015598 A RU 92015598A RU 92015598 A RU92015598 A RU 92015598A RU 2096920 C1 RU2096920 C1 RU 2096920C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- shift register
- trigger
- inputs
- Prior art date
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
Изобретение относится к области приема дискретной информации и может найти применение в системах связи, передачи данных и ввода- вывода информации. The invention relates to the field of receiving discrete information and may find application in communication systems, data transmission and input-output information.
Известно устройство для передачи и приема сообщений (см. авт. св. СССР N" 1399795), содержащее на приемной стороне регистр сдвига, генератор тактовых импульсов и элемент И, при этом вход приема сигналов последовательного кода регистра сдвига соединен с входом устройства и первым входом элемента И, выход и второй вход которого соединены соответственно с установочным (фазирующим) входом и выходом сигнала младшего разряда регистра сдвига, выход инверсного сигнала младшего разряда которого соединен с входом генератора тактовых импульсов выход которого соединен с синхронизирующим входом регистра сдвига. A device for transmitting and receiving messages (see ed. St. USSR N "1399795) containing on the receiving side a shift register, a clock pulse generator and an element And, while the input signal reception of the serial code of the shift register is connected to the input of the device and the first input element And, the output and the second input of which are connected respectively to the installation (phasing) input and output of the signal of the least significant digit of the shift register, the output of the inverse signal of the least significant digit of which is connected to the input of the clock generator orogo connected to the clock input of the shift register.
Недостаток устройства в том, что оно имеет низкую скорость приема информации. The disadvantage of this device is that it has a low speed of receiving information.
Известно устройство для приема дискретной информации (см. авт.св. СССР N" 1506575), содержащее входной блок, вход которого соединен с входом устройства, а выход входного блока соединен с входами первого и второго пороговых элементов, выход второго порогового элемента соединен с первым входом элемента И, выход которого соединен с фазирующим входом регистра сдвига, вход приема сигналов последовательного кода и синхронизирующий вход которого соединены соответственно с выходом первого порогового элемента и выходом генератора тактовых импульсов, вход которого соединен с вторым входом элемента И и выходом коммутатора, выход которого соединен с сигнальным выходом устройства, входы коммутатора соединены с выходами двух младших раэрядов регистра сдвига, выходы старших разрядов которого соединены с информационными выходами устройства. A device for receiving discrete information (see ed. St. USSR N "1506575), containing an input unit, the input of which is connected to the input of the device, and the output of the input unit is connected to the inputs of the first and second threshold elements, the output of the second threshold element is connected to the first the input of the element And, the output of which is connected to the phasing input of the shift register, the input signal reception of the serial code and the synchronizing input of which are connected respectively to the output of the first threshold element and the output of the clock generator , the input of which is connected to the second input of the And element and the output of the switch, the output of which is connected to the signal output of the device, the inputs of the switch are connected to the outputs of the two lower ranks of the shift register, the outputs of the highest bits of which are connected to the information outputs of the device.
Недостаток устройства в том, что оно имеет низкую скорость приема информации. The disadvantage of this device is that it has a low speed of receiving information.
Известно устройство для приема дискретной информации (см. авт. св. СССР N" 1709549), содержащее первый элемент И, входной согласующий блок, выход которого соединен с входом первого и второго пороговых блоков, выход первого порогового блока подключен к входу приема сигналов последовательного кода первого регистра сдвига, синхронизирующий вход которого соединен с выходом первого генератора тактовых импульсов, а вход входного согласующего блока является входом устройства, второй регистр сдвига, последовательно соединенные второй генератор тактовых импульсов и второй элемент И, последовательно соединенные элемент НЕ и триггер, первый выход которого подключен к входу второго генератора тактовых импульсов, выход которого через первый элемент И подключен к второму входу триггера, выход второго порогового блока подключен к входу элемента НЕ и управляющему входу первого регистра сдвига, входы старшего и младших разрядов и выходы которого соединены соответственно с шиной логической единицы, шиной логического нуля и входами приема сигналов параллельного кода второго регистра сдвига, выход элемента НЕ подключен к входу первого генератора тактовых импульсов и управляющему входу второго регистра сдвига, вход приема сигналов последовательного кода, синхронизирующий вход и выход младшего разряда которого соединены соответственно с шиной логического нуля, выходом второго элемента И и вторым входом первого элемента И, соединенным с вторым входом второго элемента И, выходы старших разрядов второго регистра сдвига являются информационными выходами устройства, сигнальным выходом которого является второй выход триггера (прототип). A device for receiving discrete information (see ed. St. USSR N "1709549) containing the first element And, the input matching unit, the output of which is connected to the input of the first and second threshold blocks, the output of the first threshold block is connected to the input signal reception of the serial code the first shift register, the synchronizing input of which is connected to the output of the first clock generator, and the input of the input matching block is the input of the device, the second shift register, connected in series to the second generator so pulses and the second AND element, the HE element and the trigger connected in series, the first output of which is connected to the input of the second clock pulse generator, the output of which through the first AND element is connected to the second trigger input, the output of the second threshold block is connected to the input of the NOT element and the control input of the first the shift register, the inputs of the senior and lower digits and the outputs of which are connected respectively to the logical unit bus, the logical zero bus and the signal reception inputs of the parallel code of the second register ha, the output of the element is NOT connected to the input of the first clock generator and the control input of the second shift register, the input signal of the serial code, the synchronizing input and output of the least significant bit of which are connected respectively to the logical zero bus, the output of the second element And and the second input of the first element And, connected to the second input of the second element And, the outputs of the upper bits of the second shift register are the information outputs of the device, the signal output of which is the second output of the trigger RA (prototype).
Недостаток устройства в том, что оно имеет низкую скорость приема информации. The disadvantage of this device is that it has a low speed of receiving information.
Цель изобретения повышение быстродействия (скорости приема информации). The purpose of the invention is the increase in speed (information reception speed).
Поставленная цель достигается тем, что в устройство для приема дискретной информации, содержащее первый элемент И, входной согласующий блок, выход которого соединен с входами первого и второго пороговых блоков, выход первого порогового блока подключен к входу приема сигналов последовательного кода первого регистра сдвига, синхронизирующий вход которого соединен с выходом первого генератора тактовых импульсов, а вход входного согласующего блока является входом устройства, второй регистр сдвига, последовательно соединенные второй генератор тактовых импульсов и второй элемент И, последовательно соединенные элемент НЕ и первый триггер, первый выход которого подключен к входу второго генератора тактовых импульсов, выход которого через первый элемент И подключен к второму входу первого триггера, выход второго порогового блока подключен к входу элемента НЕ и управляющему входу первого регистра сдвига, входы старшего и младших разрядов и выходы которого соединены соответственно с шиной логической единицы, шиной логического нуля и входами приема сигналов параллельного кода второго регистра сдвига, выход элемента НЕ подключен к входу первого генератора тактовых импульсов и управляющему входу второго регистра сдвига, синхронизирующий вход и выход младшего разряда которого соединены соответственно с выходом второго элемента И и вторым входом первого элемента И, соединенного с вторым входом второго элемента И, выходы старших разрядов второго регистра сдвига являются информационными выходами устройства, сигнальным выходом которого является второй выход триггера, дополнительно введены второй триггер, выход которого соединен с первым входом коммутатора, второй вход которого подключен к шине логического нуля, а выход коммутатора соединен с входом приема сигналов последовательного кода второго регистра сдвига, первый и второй входы второго триггера подключены соответственно к выходу элемента НЕ и выходу элемента задержки, вход которого подключен к выходу второго элемента И. This goal is achieved by the fact that in the device for receiving discrete information containing the first element And, the input matching unit, the output of which is connected to the inputs of the first and second threshold blocks, the output of the first threshold block is connected to the input signal reception of the serial code of the first shift register, the synchronizing input which is connected to the output of the first clock generator, and the input of the input matching block is the input of the device, the second shift register, the second gene connected in series a clock pulse generator and a second AND element, serially connected an element NOT and a first trigger, the first output of which is connected to the input of the second clock generator, the output of which through the first element And is connected to the second input of the first trigger, the output of the second threshold block is connected to the input of the element NOT and the control input of the first shift register, the inputs of the senior and lower digits and the outputs of which are connected respectively to the logical unit bus, the logical zero bus and the signal reception inputs parallel to ode of the second shift register, the output of the element is NOT connected to the input of the first clock generator and the control input of the second shift register, the synchronizing input and output of the least significant bit of which are connected respectively to the output of the second element And and the second input of the first element And connected to the second input of the second element And , the high-order outputs of the second shift register are the information outputs of the device, the signal output of which is the second output of the trigger, a second trigger is additionally introduced, the path of which is connected to the first input of the switch, the second input of which is connected to the logical zero bus, and the output of the switch is connected to the input signal reception of the serial code of the second shift register, the first and second inputs of the second trigger are connected respectively to the output of the element NOT and the output of the delay element, the input of which connected to the output of the second element I.
Проведенный патентный поиск показал, что вышеперечисленные отличия заявляемого устройства по сравнению с известными, обеспечивающие достижение поставленной цели, являются новыми и существенными, т.к. признаки, сходные с признаками, отличающими заявляемое техническое решение от известных, в известных технических решениях отсутствуют и обеспечивают достижение свойств, не совпадающих со свойствами, имеющимися у прототипа. Т.о. заявляемое устройство обладает новизной и существенными отличиями. A patent search showed that the above differences of the claimed device in comparison with the known ones, ensuring the achievement of the goal, are new and significant, because features similar to those that distinguish the claimed technical solution from the known, in the known technical solutions are absent and ensure the achievement of properties that do not coincide with the properties available to the prototype. T.O. The claimed device has novelty and significant differences.
На фиг. 1 приведена функциональная схема устройства для приема дискретной информации; на фиг. 2 временные диаграммы, поясняющие работу устройства в стартстопном режиме (коммутатор 15 в положении "0"); на фиг. 3 временные диаграммы, поясняющие работу устройства в синхронном режиме (коммутатор 15 в положении "0"); на фиг. 4 временные диаграммы, поясняющие работу устройства в стартстопном режиме (коммутатор 15 в положении "1"); на фиг. 5 временные диаграммы, поясняющие работу устройства в синхронном режиме (коммутатор 15 в положении "1"). In FIG. 1 shows a functional diagram of a device for receiving discrete information; in FIG. 2 timing diagrams explaining the operation of the device in start-stop mode (switch 15 in position "0"); in FIG. 3 time diagrams explaining the operation of the device in synchronous mode (switch 15 in position "0"); in FIG. 4 time diagrams explaining the operation of the device in start-stop mode (switch 15 in position "1"); in FIG. 5 are timing diagrams explaining the operation of the device in synchronous mode (switch 15 in position “1”).
Устройство (фиг. 1) для приема дискретной информации содержит первый 1 элемент И, входной согласующий блок 2, выход которого соединен с входами первого 3 и второго 4 пороговых блоков, выход первого 3 порогового блока подключен к входу приема сигналов последовательного кода первого 5 регистра сдвига, синхронизирующий вход которого соединен с выходом первого 6 генератора тактовых импульсов, а вход входного согласующего блока 2 является входом устройства, второй 7 регистр сдвига, последовательно соединенные второй 8 генератор тактовых импульсов и второй элемент И 9, последовательно соединенные элемент НЕ 10 и первый 11 триггер, первый выход которого подключен к входу второго 8 генератора тактовых импульсов, выход которого через первый элемент И 1 подключен к второму входу первого 11 триггера, выход второго 4 порогового блока подключен к входу элемента НЕ 10 и управляющему входу первого 5 регистра сдвига, входы старшего и младших разрядов и выходы которого соединены соответственно с шиной 12 логической единицы, шиной 13 логического нуля и входами приема сигналов параллельного кода второго 7 регистра сдвига, выход элемента НЕ 10 подключен к входу первого 6 генератора тактовых импульсов и управляющему входу второго 7 регистра сдвига, синхронизирующий вход и выход младшего разряда которого соединены соответственно с выходом второго 9 элемента И и вторым входом первого 1 элемента И, соединенного с вторым входом второго 9 элемента И, выходы старших разрядов второго 7 регистра сдвига являются информационными выходами устройства, сигнальным выходом которого является второй выход триггера 11, выход второго 14 триггера соединен с первым входом коммутатора 15, второй вход которого подключен к шине 13 логического нуля, а выход коммутатора 15 соединен с входом приема сигналов последовательного кода второго 7 регистра сдвига, первый и второй входы второго 14 триггера подключены соответственно к выходу элемента НЕ 10 и выходу элемента 16 задержки, вход которого подключен к выходу второго 9 элемента И. The device (Fig. 1) for receiving discrete information contains the first 1 AND element, the
Работает устройство для приема дискретной информации следующим образом. A device for receiving discrete information as follows.
Пороговый элемент 3 имеет порог срабатывания (U1), а пороговый элемент 4 (U2).The
После снятия стопового потенциала (фиг.2 а, б и 4 а, б стартстопный режим) или окончания символов синхронизации (фиг.3 а, б и 5 а, б синхронный режим) (по срезу стоповой посылки или символа синхронизации) начинается цикл приема дискретной информации. Изменение уровня потенциала с высокого на низкий по срезу стоповой посылки или символа синхронизации вызывает аналогичное изменение уровня потенциала на выходе (г) порогового элемента 4 и как следствие на выходе (д) элемента НЕ 10 изменение уровня потенциала с низкого на высокий. Изменение уровня сигнала с высокого на низкий на управляющем входе (г) регистра 5 сдвига обеспечивает запись в регистр 5 кодовой комбинации "100. 0" благодаря тому, что вход сигнала старшего разряда и объединенные входы сигналов других разрядов первого 5 регистра сдвига соединены соответственно с шиной логической единицы 12 и логического нуля 13. Высокий потенциал с выхода (д) элемента НЕ 10 включает генератор 6. С выхода (е) генератора 6 тактовые импульсы поступают на синхронизирующий (сдвигающий) вход регистра 5. Т.к. на вход (в) приема сигналов последовательного кода регистра 5 поступают с выхода (в) порогового элемента 3 сигналы, соответствующие посылкам принимаемой кодовой комбинации (а, б), а на синхронизирующий вход (е)
тактовые импульсы, то в регистр 5 при сдвиге информации записываются кодовые комбинации, соответствующие кодовым комбинациям принимаемого сигнала.After removing the stop potential (Fig. 2 a, b and 4 a, b start-stop mode) or the end of the synchronization symbols (Fig. 3 a, b and 5 a, b synchronous mode) (by cutting the stop parcel or synchronization symbol), the reception cycle begins discrete information. A change in the potential level from high to low at the cut-off of the stop burst or synchronization symbol causes a similar change in the potential level at the output (d) of the
clock pulses, then in the
По фронту стопового потенциала или символа синхронизации изменяется уровень сигнала на выходе (г) порогового элемента 4 с низкого на высокий. В результате на выходе (д) элемента НЕ 10 происходит изменение уровня сигнала с высокого на низкий. Изменение уровня сигнала с высокого на низкий на выходе (д) элемента НЕ 10 обеспечивает опрокидывание триггера 11, запись в регистр 7 сдвига кодовой комбинации, записанной ранее в регистр 5, и установку триггера 14 в единичное состояние. Опрокидывание триггера 11 обуславливает установление высокого потенциала на его первом выходе (ж), соединенным с входом генератора 8. Высокий потенциал на входе (ж) генератора 8 включает последний. С выхода (и) генератора 8 тактовые импульсы поступают через элемент И 9 на синхронизирующий вход (к) регистра 7 и через элемент 16 задержки на нулевой вход (л) триггера 14 до тех пор, пока на выходе (н1) регистра 7 не установится сигнал высокого уровня. Сигнал высокого уровня на выходе (н1 регистра 7 устанавливается:
сразу после перезаписи информации из регистра 5 в регистр 7, если в регистр 5 была принята кодовая комбинация, состоящая из полного набора посылок, т.е. кодовая комбинация, структурное сжатие которой на передаче не проводилось;
после окончания сдвига информации перезаписанной из регистра 5 в регистр 7, если в регистр 5 была принята кодовая комбинация, состоящая менее чем из полного набора посылок, т.е. кодовая комбинация, структурное сжатие которой на передаче проводилась.Along the front of the stop potential or synchronization symbol, the signal level at the output (g) of the
immediately after overwriting the information from
after the end of the shift, the information rewritten from
При сдвиге кодовой комбинации в регистре 7 производится ее дополнение:
нулями ("0","00","00.0") до полного набора посылок по мере сдвига, если коммутатор 15 находится в состоянии "0" (фиг.2 и 3, табл.1);
единицей или единицей с последующими нулями ("1", "10", "100", "100.0") до полного набора посылок по мере сдвига, если коммутатор 15 находится в состоянии "1" (фиг.4 и 5, табл.2).When the code combination is shifted in
zeros ("0", "00", "00.0") to the complete set of packages as it moves, if the
unit or unit followed by zeros ("1", "10", "100", "100.0") to the complete set of packages as it moves, if the
При появлении на выходе (н1) регистра 7 сигнала высокого уровня запрещается дальнейшее прохождение импульсов от генератора 8 через элемент И 9 и разрешается их прохождение через элемент И 1. Первый же импульс, прошедший через элемент И 1 на вход (0) триггера 11, возвращает триггер 11 в исходное состояние. На выходах (ж) и (п) триггера 11 устанавливаются соответственно низкий и высокий потенциалы. Генератор 8 выключается.When the
Появление высокого потенциала на выходе (п) устройства обеспечивает ввод сигналов двоичных информационных разрядов принятой кодовой комбинации с выходов (н2 н6) устройства для приема дискретной информации в сопряженное с ним устройство.The appearance of a high potential at the output (p) of the device provides the input of signals of binary information bits of the received code combination from the outputs (n 2 n 6 ) of the device for receiving discrete information into the device paired with it.
По срезу новой стоповой посылки или символа синхронизации цикл работы устройства повторяется. By cutting a new stop parcel or symbol of synchronization, the cycle of the device is repeated.
Как видно из описания работы устройства и временных диаграмм (фиг.2-5), поясняющих его работу, устройство обеспечивает прием дискретной информации, не подвергаемой на передаче структурному сжатию (см. табл.3) и прием информации, подвергаемой на передаче структурному сжатию по одному алгоритму (источник сигналов информации, например, устройство по авт. св. СССР N" 1709548, табл. 1) и по другому алгоритму (источник сигналов информации, например, устройство по положительному решению от 17.09.91г. по заявке N" 4919263/24 (022274) от 11.03.91г. табл.2). As can be seen from the description of the operation of the device and time charts (Figs. 2-5) explaining its operation, the device provides reception of discrete information not subject to structural compression in transmission (see Table 3) and reception of information subjected to structural compression in transmission one algorithm (a source of information signals, for example, a device according to ed. St. USSR N "1709548, Table 1) and another algorithm (a source of information signals, for example, a device according to a positive decision dated 09.17.91, according to the application N" 4919263 / 24 (022274) dated 11.03.91, table 2).
Как видно из вышеизложенного, существенные отличия заявляемого устройства для приема дискретной информации обеспечивают достижение цели изобретения повышение быстродействия (скорости приема информации) и расширяют функциональные возможности устройства, т.к. устройство обеспечивает прием сообщений, структурно не сжатых на передаче (табл.3) и структурно сжатых на передаче по одному алгоритму (табл.1) и по другому алгоритму (табл.2). As can be seen from the foregoing, significant differences of the claimed device for receiving discrete information ensure the achievement of the purpose of the invention increase the speed (speed of reception of information) and expand the functionality of the device, because the device provides reception of messages that are not structurally compressed in transmission (Table 3) and structurally compressed in transmission according to one algorithm (Table 1) and another algorithm (Table 2).
Таким образом, предлагаемое устройство является новым, обладает существенными отличиями, а при его использовании дает положительный эффект. Thus, the proposed device is new, has significant differences, and when used it gives a positive effect.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU92015598A RU2096920C1 (en) | 1992-12-30 | 1992-12-30 | Device for reception of digital information |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU92015598A RU2096920C1 (en) | 1992-12-30 | 1992-12-30 | Device for reception of digital information |
Publications (2)
Publication Number | Publication Date |
---|---|
RU92015598A RU92015598A (en) | 1995-04-30 |
RU2096920C1 true RU2096920C1 (en) | 1997-11-20 |
Family
ID=20134866
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU92015598A RU2096920C1 (en) | 1992-12-30 | 1992-12-30 | Device for reception of digital information |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2096920C1 (en) |
-
1992
- 1992-12-30 RU RU92015598A patent/RU2096920C1/en active
Non-Patent Citations (1)
Title |
---|
SU, авторское свидетельство, 1709549, кл. H 04 L 17/16, 1992. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4099163A (en) | Method and apparatus for digital data transmission in television receiver remote control systems | |
RU2096920C1 (en) | Device for reception of digital information | |
GB1190904A (en) | Digital Data Receiver | |
RU1783632C (en) | Device for reception of discrete information | |
SU873421A1 (en) | Multi-channel device for receiving noise-like signals | |
SU1172060A1 (en) | Device for decoding double-current frequency-shift keyed signals | |
SU1566499A1 (en) | Device for transmitting and receiving digit signals | |
RU2168867C1 (en) | Start-stop communication system | |
SU491220A1 (en) | Device for separating recurrent sync signal | |
US4243836A (en) | Digital autostart circuit | |
SU1297230A1 (en) | Method of coding signal with partial response for digital information transmission | |
SU1080252A2 (en) | Device for receiving self-synchronizing digital data | |
SU1709549A1 (en) | Device to receive discrete information | |
SU1555897A1 (en) | Device for reception of signals with minimum frequency modulation | |
SU1506575A1 (en) | Device for receiving discrete information | |
SU563730A1 (en) | Radio circuit with noise-like signals for relaying discrete information | |
SU535584A1 (en) | Device for receiving remote control commands | |
SU788423A1 (en) | Start-stop receiving device | |
RU2023309C1 (en) | Device for receiving telecontrol programs | |
SU985962A1 (en) | Device for cyclic synchronization | |
SU365033A1 (en) | DECODER | |
SU1406803A1 (en) | Multichannel device for interfacing subscribers to common trunk line | |
RU1771075C (en) | Device for receiving binary data in serial code | |
RU2229200C2 (en) | Start-stop communication system | |
RU2252489C2 (en) | Start-stop communication system |