RU2047922C1 - Однотактный регистр сдвига - Google Patents
Однотактный регистр сдвига Download PDFInfo
- Publication number
- RU2047922C1 RU2047922C1 SU4890840A RU2047922C1 RU 2047922 C1 RU2047922 C1 RU 2047922C1 SU 4890840 A SU4890840 A SU 4890840A RU 2047922 C1 RU2047922 C1 RU 2047922C1
- Authority
- RU
- Russia
- Prior art keywords
- elements
- inputs
- discharge
- shift register
- outputs
- Prior art date
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относится к цифровой вычислительной технике и дискретной автоматике. Техническим результатом является достижение высокой надежности (устойчивости) работы однотактного регистра сдвига. Однотактный регистр сдвига содержит в каждом разряде последовательно соединенные первый и второй триггеры, выполненные соответственно на элементах И-ИЛИ-НЕ и И-НЕ, два элемента И-НЕ и элемент ИЛИ-НЕ. 2 ил.
Description
Изобретение относится к цифровой вычислительной технике и дискретной автоматике и может использоваться для построения регистров сдвига, выполненных на логических элементах.
К однотактным регистрам сдвига относятся, например, устройства [1 и 2] Они являются аналогами изобретения по выполняемой функции и различаются в основном примененными схемотехническими решениями, направленными на совершенствование основных технических характеристик, таких, например, как устойчивость (надежность) работы, быстродействие, затраты оборудования и т.д. По технической сущности наиболее близким к предлагаемому является однотактный регистр сдвига [3]
Поставленная цель, заключающаяся в повышении надежности, достигается введением запрещающих связей, соединяющих выходы элементов И-НЕ со входами элементов И-ИЛИ-НЕ соответственно, благодаря чему перепись информации из вспомогательных триггеров разрядов в основные триггеры блокируется до тех пор, пока не будет заблокирована перепись информации между разрядами.
Поставленная цель, заключающаяся в повышении надежности, достигается введением запрещающих связей, соединяющих выходы элементов И-НЕ со входами элементов И-ИЛИ-НЕ соответственно, благодаря чему перепись информации из вспомогательных триггеров разрядов в основные триггеры блокируется до тех пор, пока не будет заблокирована перепись информации между разрядами.
В структуре БИС, спроектированной на основе базовых матричных кристаллов условие ложного переноса, фактически выполняется при реально возможных разбросах времен переключения логических элементов и задержек распространения сигналов даже в нормальных условиях. Таким образом, наличие в прототипе дополнительных запрещающих связей недостаточно эффективно.
В однотактный регистр сдвига, содержащий в каждом разряде два триггера, выполненные на элементах И-ИЛИ-НЕ и И-НЕ соответственно, и два элемента И-НЕ, причем выходы элементов И-ИЛИ-НЕ первого триггера каждого разряда соединены с первыми входами первых элементов И-НЕ последующего разряда, а первые запрещающие входы элементов И-ИЛИ-НЕ триггеров каждого разряда соединены с выходами первых элементов И-НЕ последующего разряда соответственно, дополнительно введен в каждый разряд элемент ИЛИ-НЕ, входы которого соединены с выходами элементов И-ИЛИ-НЕ данного разряда, его выход подключен ко вторым входам первых элементов И-НЕ этого же разряда, а вторые запрещающие входы элементов И-ИЛИ-НЕ соединены с выходами первых элементов И-НЕ последующего разряда в соответствии, противоположном подключению первых запрещающих входов.
Наличие заявленных дополнительных элементов и их связей обеспечивает согласно изобретению повышение устойчивости Л (надежности) работы однотактного регистра сдвига.
На фиг.1 и 2 изображены два разряда предлагаемого регистра сдвига.
Элементы И-ИЛИ-НЕ 1 и 2, 3 и 4 образуют первые триггеры данного и последующего разрядов соответственно, элементы 5 и 6, 7 и И-НЕ 8 вторые триггеры, а элементы 9 и 10, 11 и 12 первые элементы И-НЕ, элементы ИЛИ-НЕ 13 и 14 служат для формирования сигнала управления сдвигом, входы элементов 9 и 10 соединены с выходом элемента 13, а входы элементов 11 и 12 с выходами элемента 14, вторые входы элементов 9 и 10 данного разряда соединены соответственно с выходами триггера предыдущего разряда. Выходы элементов 9 12 в каждом разряде соединены со входами элементов 5 8 своего разряда и с входами элементов И-ИЛИ-НЕ 1, 2, 3 и 4 предыдущего разряда.
Регистр работает следующим образом.
В исходном состоянии сигналы управления сдвигом на выходах дополнительных элементов ИЛИ-НЕ 13 и 14 равны "0", выходы 9 10, 11 и 12 обоих разрядов равны "1": а в триггерах, выполненных на элементах 1 8 обоих разрядов, хранится сдвиговый код, причем значения на выходах элементов 1 и 6, 2 и 5, 3 и 8, 4 и 7 совпадают.
После того, как сигнал управления сдвигом на выходе элемента 14 примет значение "1", что имеет место лишь в случае, если входы элементов И-ИЛИ-НЕ 3 и 4 заблокированы сигналами, поступающими с выходом первых элементов И-НЕ последующего разряда (не показанного на фиг.2), производится перенос информации из триггера, выполненного на элементах И-ИЛИ-НЕ 1 и 2, в триггер, выполненный на элементах И-НЕ 7 и 8. Одновременно блокируются входы триггера, выполненного на элементах 1 и 2, сигналами с выходов элементов 11 или 12, и на выходах схем и элементов 1 и 2 появляются сигналы "0", в результате чего на выходе элемента 13 формируется "1", разрешающая перепись информации из предыдущего разряда (не показанного на фиг.1). В триггер, выполненный на элементах 5 и 6, одновременно на выходах элементов 9 или 10 формируется "0", блокирующий запись информации в триггер, выполненный на элементах И-ИЛИ-НЕ предыдущего разряда (не показанного на фиг.1).
Рассмотрим условие ложного переноса информации в предлагаемом регистре сдвига при аналогичных, что и для прототипа, условиях, т.е. один разряд есть библиотечный элемент. В нем формирование сигналов управления сдвигом осуществляется последовательно, начиная с последнего разряда, поэтому условие ложного переноса одинаково для любой пары полуразрядов регистра. В качестве примера запишем условие ложного переноса информации с выхода i-го разряда на выход (i + 1)-го разряда. Пусть в i-м разряде записана "1" информации, а в (i+1)-м "0". Тогда при появлении "0" на входах элементов И-ИЛИ-НЕ (i+1)-го разряда условие ложного переноса состояния i-го разряда на выход (i + 1)-го разряда описывается выражением t ≥ ≥ t + t __→ + t __→ _→ + t + t __→ + + t _→ + t + t _→ __→ + t
(1) в общем виде выражение (1) принимает вид
tраспр 2макс ≥ 6tпер.мин + 5tраспр.мин. (2)
Пренебрегая в выражении (2) значениям 5 tраспр.мин, получают
tраспр ˙2макс ≥ 6tпер.мин (3)
Количественная оценка достигаемого эффекта может быть проведена при условии выполнения обеих структур регистров сдвига на одинаковой элементной базе. Так при использовании базовых матричных кристаллов типа 1537ХМ1 левая часть выражения (3) составляет величину не более 1-2 нс, что соответствует времени распространения сигналов между входами двух вентилей одного и того же библиотечного элемента. Количественно эффект от применения предлагаемого регистра сдвига можно определить из соотношения
(4)
Пусть в выражении (4) tпер.макс ≈ 5 НС, tраспр˙1макс ≈ 30 НС, tраспр.2макс ≈ 2 НС. Тогда количественно эффективность от применения предлагаемого регистра сдвига примерно в 20 раз выше (т.е. можно говорить о повышении устойчивости (надежности) работы регистра не менее чем на порядок). При этом затраты оборудования на реализацию известного и предлагаемого устройств практически одинаковы. Высокие характеристики устойчивости (надежности) работы предлагаемого регистра сдвига позволяет уменьшить затраты на проектирование БИС за счет снижения требований к квалификации разработчиков БИС (схемотехников и топологов), а при использовании известных систем автоматизированного проектирования топологии бис практически снять все ограничения на трассировке цепей тактовых (синхронизирующих) частот между разрядами регистров сдвига, что позволяет повысить коэффициент заполнения бис. На основе разряда предлагаемого однотактного регистра сдвига могут быть реализованы известными способами счетные схемы, обладающие столь же высокими параметрами устойчивости (надежности) работы. На фиг.2 представлен вариант технической реализации предлагаемого регистра сдвига, содержащего n разрядов, тактовая частота подается на вход последнего (n-го) разряда регистра. Информационный вход подключен к первому разряду регистра сдвига через полуразряд, выполняющий функцию согласования регистра сдвига с другими узлами БИС. Поскольку вход Т синхронизации предлагаемого регистра представляет собой весьма небольшую нагрузку для усилителя синхронизации, то доля оборудования БИС, используемого на реализацию последних, резко сокращается, а освободившееся оборудование может быть использовано для других целей.
(1) в общем виде выражение (1) принимает вид
tраспр 2макс ≥ 6tпер.мин + 5tраспр.мин. (2)
Пренебрегая в выражении (2) значениям 5 tраспр.мин, получают
tраспр ˙2макс ≥ 6tпер.мин (3)
Количественная оценка достигаемого эффекта может быть проведена при условии выполнения обеих структур регистров сдвига на одинаковой элементной базе. Так при использовании базовых матричных кристаллов типа 1537ХМ1 левая часть выражения (3) составляет величину не более 1-2 нс, что соответствует времени распространения сигналов между входами двух вентилей одного и того же библиотечного элемента. Количественно эффект от применения предлагаемого регистра сдвига можно определить из соотношения
(4)
Пусть в выражении (4) tпер.макс ≈ 5 НС, tраспр˙1макс ≈ 30 НС, tраспр.2макс ≈ 2 НС. Тогда количественно эффективность от применения предлагаемого регистра сдвига примерно в 20 раз выше (т.е. можно говорить о повышении устойчивости (надежности) работы регистра не менее чем на порядок). При этом затраты оборудования на реализацию известного и предлагаемого устройств практически одинаковы. Высокие характеристики устойчивости (надежности) работы предлагаемого регистра сдвига позволяет уменьшить затраты на проектирование БИС за счет снижения требований к квалификации разработчиков БИС (схемотехников и топологов), а при использовании известных систем автоматизированного проектирования топологии бис практически снять все ограничения на трассировке цепей тактовых (синхронизирующих) частот между разрядами регистров сдвига, что позволяет повысить коэффициент заполнения бис. На основе разряда предлагаемого однотактного регистра сдвига могут быть реализованы известными способами счетные схемы, обладающие столь же высокими параметрами устойчивости (надежности) работы. На фиг.2 представлен вариант технической реализации предлагаемого регистра сдвига, содержащего n разрядов, тактовая частота подается на вход последнего (n-го) разряда регистра. Информационный вход подключен к первому разряду регистра сдвига через полуразряд, выполняющий функцию согласования регистра сдвига с другими узлами БИС. Поскольку вход Т синхронизации предлагаемого регистра представляет собой весьма небольшую нагрузку для усилителя синхронизации, то доля оборудования БИС, используемого на реализацию последних, резко сокращается, а освободившееся оборудование может быть использовано для других целей.
Claims (1)
- ОДНОТАКТНЫЙ РЕГИСТР СДВИГА, содержащий в каждом разряде последовательно соединенные первый и второй триггеры, выполненные соответственно на элементах И-ИЛИ-НЕ и И-НЕ, и два элемента И-НЕ, причем выходы первого и второго элементов И-ИЛИ-НЕ первого триггера каждого разряда соединены соответственно с первыми входами первого и второго элементов И-НЕ последующего разряда, а первые запрещающие входы элементов И-ИЛИ-НЕ первого триггера каждого разряда соединены с выходами соответственно первого и второго элементов И-НЕ и установочными входами второго триггера последующего разряда, отличающийся тем, что в каждый разряд регистра введен элемент ИЛИ-НЕ, входы которого соединены с соответствующими выходами элементов И элементов И-ИЛИ-НЕ первого триггера данного разряда, а выход элемента ИЛИ-НЕ подключен к вторым входам первого и второго элементов И-НЕ данного разряда, вторые запрещающие входы первого и второго элементов И-ИЛИ-НЕ первого триггера каждого разряда соединены с выходами соответственно второго и первого элементов И-НЕ последующего разряда.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4890840 RU2047922C1 (ru) | 1990-12-10 | 1990-12-10 | Однотактный регистр сдвига |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4890840 RU2047922C1 (ru) | 1990-12-10 | 1990-12-10 | Однотактный регистр сдвига |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2047922C1 true RU2047922C1 (ru) | 1995-11-10 |
Family
ID=21549967
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4890840 RU2047922C1 (ru) | 1990-12-10 | 1990-12-10 | Однотактный регистр сдвига |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2047922C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2691852C2 (ru) * | 2017-10-30 | 2019-06-18 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный технический университет" | Регистр сдвига |
-
1990
- 1990-12-10 RU SU4890840 patent/RU2047922C1/ru active
Non-Patent Citations (3)
Title |
---|
1. Авторское свидетельство СССР N 527744, кл. G 11C 19/00, 1976. * |
2. Авторское свидетельство СССР N 1264242, кл. G 11C 19/00, 1986. * |
3. Авторское свидетельство СССР N 723683, кл. G 11C 19/00, 1980. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2691852C2 (ru) * | 2017-10-30 | 2019-06-18 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный технический университет" | Регистр сдвига |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2735034B2 (ja) | クロック信号分配回路 | |
US6771100B2 (en) | Clock control circuit | |
US4152775A (en) | Single line propagation adder and method for binary addition | |
JPS6084015A (ja) | 同期式アツプ/ダウンカウンタ | |
US5125011A (en) | Apparatus for masking data bits | |
JPH0440894B2 (ru) | ||
US3999165A (en) | Interrupt information interface system | |
JPH0815252B2 (ja) | フリップフロップ回路 | |
KR870009595A (ko) | 직렬-비트 2의 보수 디지탈 신호 처리 장치 | |
KR950012058B1 (ko) | 레지스터 제어 회로 | |
RU2047922C1 (ru) | Однотактный регистр сдвига | |
US5479646A (en) | Method and apparatus for obtaining data from a data circuit utilizing alternating clock pulses to gate the data to the output | |
US6690221B1 (en) | Method and apparatus to delay signal latching | |
US5023893A (en) | Two phase non-overlapping clock counter circuit to be used in an integrated circuit | |
EP0147836A2 (en) | Precharge-type carry chained adder circuit | |
EP0438126A2 (en) | Pipeline type digital signal processing device | |
US3385980A (en) | Latching circuit having minimal operational delay | |
KR950013707B1 (ko) | 펄스폭 신장회로 | |
KR0176845B1 (ko) | 마이크로컴퓨터의 입출력포트 확장 방법 및 회로 | |
JP3236235B2 (ja) | トグルフリップフロップ | |
JPS6132758B2 (ru) | ||
US3274498A (en) | Twelve-state timing pulse generator using trailing-edge triggering | |
KR920008260B1 (ko) | 3-상태(tri-state) 방지용 논리회로 | |
JPH04105412A (ja) | フリップフロップ | |
KR100418574B1 (ko) | 로드가능 업/다운 카운터 회로 |