RU2010139638A - Энергосберегающее планирование потоков и динамическое использование процессоров - Google Patents

Энергосберегающее планирование потоков и динамическое использование процессоров Download PDF

Info

Publication number
RU2010139638A
RU2010139638A RU2010139638/08A RU2010139638A RU2010139638A RU 2010139638 A RU2010139638 A RU 2010139638A RU 2010139638/08 A RU2010139638/08 A RU 2010139638/08A RU 2010139638 A RU2010139638 A RU 2010139638A RU 2010139638 A RU2010139638 A RU 2010139638A
Authority
RU
Russia
Prior art keywords
core
cores
standby
power
policy
Prior art date
Application number
RU2010139638/08A
Other languages
English (en)
Other versions
RU2503987C2 (ru
Inventor
Аллен МАРШАЛЛ (US)
Аллен МАРШАЛЛ
Иминь ДЭН (US)
Иминь ДЭН
Николас С. ДЖАДЖ (US)
Николас С. ДЖАДЖ
Арун У. КИШАН (US)
Арун У. КИШАН
Эндрю Дж. РИТЦ (US)
Эндрю Дж. РИТЦ
Original Assignee
Майкрософт Корпорейшн (Us)
Майкрософт Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Майкрософт Корпорейшн (Us), Майкрософт Корпорейшн filed Critical Майкрософт Корпорейшн (Us)
Publication of RU2010139638A publication Critical patent/RU2010139638A/ru
Application granted granted Critical
Publication of RU2503987C2 publication Critical patent/RU2503987C2/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/329Power saving characterised by the action undertaken by task scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • G06F9/5033Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering data affinity
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5094Allocation of resources, e.g. of the central processing unit [CPU] where the allocation takes into account power or heat criteria
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Abstract

1. Способ уравновешивания производительности и энергосбережения вычислительного устройства, имеющего несколько ядер, содержащий этапы, на которых: ! задают, какие ядра (202, 204) используются для выполнения работы; ! определяют политику мощности (210, 214, 406), чтобы запустить план производительности и энергосбережения как для заданных, так и незаданных ядер; и ! переводят в режим ожидания по меньшей мере одно из незаданных ядер (222) на основе политики мощности. ! 2. Способ по п.1, в котором этап, на котором определяют политику мощности, дополнительно включает в себя этапы, на которых: ! создают маску (202) перевода в режим ожидания ядер; ! определяют привязку (210) потока к процессору; ! обеспечивают по меньшей мере часть плана производительности и энергосбережения для ядер путем объединения маски перевода в режим ожидания ядер и масок (214) привязки потока к процессору, чтобы создать набор доступных процессоров (220); и ! вычисляют, какие ядра переводятся в режим ожидания или работают, на основе набора доступных процессоров и ядер, которые активно выполняют работу (222). ! 3. Способ по п.2, в котором этап, на котором определяют политику мощности, совершается динамически в виде итеративного процесса (210, 214, 220). ! 4. Способ по п.1, дополнительно содержащий этап, на котором масштабируют по меньшей мере одно из заданных ядер на основе политики мощности (512). ! 5. Способ по п.4, в котором этап, на котором масштабируют по меньшей мере одно из заданных ядер, включает в себя этап, на котором регулируют по меньшей мере одно из эффективности ядра или состояния питания (p-состояния) ядра, чтобы увеличить энергосбережение (512). ! 6. Способ по п.1, в котором этап, на

Claims (20)

1. Способ уравновешивания производительности и энергосбережения вычислительного устройства, имеющего несколько ядер, содержащий этапы, на которых:
задают, какие ядра (202, 204) используются для выполнения работы;
определяют политику мощности (210, 214, 406), чтобы запустить план производительности и энергосбережения как для заданных, так и незаданных ядер; и
переводят в режим ожидания по меньшей мере одно из незаданных ядер (222) на основе политики мощности.
2. Способ по п.1, в котором этап, на котором определяют политику мощности, дополнительно включает в себя этапы, на которых:
создают маску (202) перевода в режим ожидания ядер;
определяют привязку (210) потока к процессору;
обеспечивают по меньшей мере часть плана производительности и энергосбережения для ядер путем объединения маски перевода в режим ожидания ядер и масок (214) привязки потока к процессору, чтобы создать набор доступных процессоров (220); и
вычисляют, какие ядра переводятся в режим ожидания или работают, на основе набора доступных процессоров и ядер, которые активно выполняют работу (222).
3. Способ по п.2, в котором этап, на котором определяют политику мощности, совершается динамически в виде итеративного процесса (210, 214, 220).
4. Способ по п.1, дополнительно содержащий этап, на котором масштабируют по меньшей мере одно из заданных ядер на основе политики мощности (512).
5. Способ по п.4, в котором этап, на котором масштабируют по меньшей мере одно из заданных ядер, включает в себя этап, на котором регулируют по меньшей мере одно из эффективности ядра или состояния питания (p-состояния) ядра, чтобы увеличить энергосбережение (512).
6. Способ по п.1, в котором этап, на котором переводят в режим ожидания по меньшей мере одно из незаданных ядер, включает в себя этапы, на которых:
определяют, включает ли в себя работающий блок ядер переведенное в режим ожидания ядро (316(2)); и
переводят в режим ожидания по меньшей мере одно работающее ядро в работающем блоке ядер, если определяется работающий блок ядер, имеющий переведенное в режим ожидания ядро (320).
7. Способ по п.1, дополнительно содержащий этап, на котором изменяют политику мощности с использованием по меньшей мере одного из:
эвристические правила (708) ядра и системы;
отношение (710, 714, 718) зависимости процессора; и
параметры политики ядра для перевода в режим ожидания (706) ядер.
8. Способ, содержащий этапы, на которых:
контролируют активность ядер в многоядерной системе (402);
извлекают политику мощности для многоядерной системы (406), причем политика мощности уравновешивает энергосбережение и производительность обработки у каждого ядра в многоядерной системе; и
переводят в режим ожидания по меньшей мере одно ядро в ответ на активность ядер на основе политики мощности (412).
9. Способ по п.8, в котором этап, на котором переводят в режим ожидания ядро, включает в себя этап, на котором уменьшают состояние питания ядра до состояния простоя процессора с минимальной мощностью (C-состояние) (524).
10. Способ по п.8, дополнительно содержащий этап, на котором регулируют состояние питания у по меньшей мере одного работающего ядра в многоядерной системе (520).
11. Способ по п.8, в котором этап, на котором переводят в режим ожидания по меньшей мере одно ядро в ответ на активность ядер, запускается динамически с заранее установленной частотой (502, 524).
12. Способ по п.8, в котором этап, на котором контролируют активность ядер в многоядерной системе, совершается в течение заранее установленного периода (402) времени, и в котором этап, на котором переводят в режим ожидания по меньшей мере одно ядро в ответ на активность ядер, совершается динамически в ответ на возможность энергосбережения, обнаруженную с помощью контролируемой активности (210, 214, 220) ядер.
13. Способ по п.8, в котором этап, на котором переводят в режим ожидания по меньшей мере одно ядро в ответ на активность ядер, включает в себя этап, на котором переносят работу на работающее ядро, которое разрешено маской сходства, ассоциированной с планом (712, 714) программ.
14. Способ по п.8, дополнительно содержащий этапы, на которых
изменяют контролируемую активность ядер для создания измененной активности (508) ядер;
возобновляют работу по меньшей мере одного ядра в ответ на измененную активность ядер на основе политики (512) мощности; и
перераспределяют по меньшей мере один поток по меньшей мере одному работающему ядру (514).
15. Система с несколькими логическими процессорами, содержащая:
множество процессоров (104); и
контроллер (106), соединенный с множеством процессоров, предназначенный для:
реализации плана производительности;
реализации политики энергосбережения; и
уравновешивания плана производительности и политики энергосбережения путем перевода в режим ожидания одного или нескольких из множества процессоров.
16. Система по п.15, в которой контроллер принимает команды от диспетчера (114) питания ядра, находящегося в системной памяти, чтобы реализовать политику энергосбережения.
17. Система по п.15, в которой политика (702) энергосбережения включает в себя маску (202) перевода в режим ожидания ядер, причем маска перевода в режим ожидания ядер объединяется с графиками программных модулей для определения результирующего набора процессоров, на котором нужно планировать работу (116, 220).
18. Система по п.15, в которой множество процессоров включает в себя по меньшей мере один блок ядер, имеющий несколько ядер (300).
19. Система по п.18, в которой уравновешивание плана производительности и политики энергосбережения включает в себя создание приоритизации перевода в режим ожидания ядер для работающего ядра в блоке ядер, имеющем по меньшей мере одно переведенное в режим ожидания ядро (318, 714).
20. Система по п.15, дополнительно содержащая регулирование состояния питания у по меньшей мере одного работающего ядра (520).
RU2010139638/08A 2008-03-28 2009-02-16 Энергосберегающее планирование потоков и динамическое использование процессоров RU2503987C2 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/057,716 US8010822B2 (en) 2008-03-28 2008-03-28 Power-aware thread scheduling and dynamic use of processors
US12/057,716 2008-03-28
PCT/US2009/034209 WO2009120427A1 (en) 2008-03-28 2009-02-16 Power-aware thread scheduling and dynamic use of processors

Publications (2)

Publication Number Publication Date
RU2010139638A true RU2010139638A (ru) 2012-04-10
RU2503987C2 RU2503987C2 (ru) 2014-01-10

Family

ID=41114264

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010139638/08A RU2503987C2 (ru) 2008-03-28 2009-02-16 Энергосберегающее планирование потоков и динамическое использование процессоров

Country Status (9)

Country Link
US (2) US8010822B2 (ru)
EP (1) EP2257861B1 (ru)
JP (1) JP5075274B2 (ru)
KR (2) KR20100138954A (ru)
CN (1) CN101981529B (ru)
BR (1) BRPI0907774B1 (ru)
RU (1) RU2503987C2 (ru)
TW (1) TWI464570B (ru)
WO (1) WO2009120427A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2577476C2 (ru) * 2012-06-28 2016-03-20 Хуавэй Текнолоджиз Ко., Лтд. Способ, устройство и система для диспетчеризации ядра процессора в системе ядра мультипроцессора

Families Citing this family (135)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101390067B (zh) * 2006-02-28 2012-12-05 英特尔公司 增强众核处理器的可靠性
GB0614515D0 (en) 2006-07-21 2006-08-30 Ibm An apparatus for managing power-consumption
US8112648B2 (en) * 2008-03-11 2012-02-07 Globalfoundries Inc. Enhanced control of CPU parking and thread rescheduling for maximizing the benefits of low-power state
US8010822B2 (en) 2008-03-28 2011-08-30 Microsoft Corporation Power-aware thread scheduling and dynamic use of processors
US20090320031A1 (en) * 2008-06-19 2009-12-24 Song Justin J Power state-aware thread scheduling mechanism
US8296773B2 (en) * 2008-06-30 2012-10-23 International Business Machines Corporation Systems and methods for thread assignment and core turn-off for integrated circuit energy efficiency and high-performance
US20100058086A1 (en) * 2008-08-28 2010-03-04 Industry Academic Cooperation Foundation, Hallym University Energy-efficient multi-core processor
US8473964B2 (en) 2008-09-30 2013-06-25 Microsoft Corporation Transparent user mode scheduling on traditional threading systems
US8321874B2 (en) * 2008-09-30 2012-11-27 Microsoft Corporation Intelligent context migration for user mode scheduling
US8209554B2 (en) * 2009-02-23 2012-06-26 International Business Machines Corporation Applying power management on a partition basis in a multipartitioned computer system
EP3130623A1 (en) 2009-03-03 2017-02-15 The Coca-Cola Company Bio-based polyethylene terephthalate packaging and method of making thereof
US8689017B2 (en) * 2009-03-12 2014-04-01 Cisco Technology, Inc. Server power manager and method for dynamically managing server power consumption
US8271818B2 (en) * 2009-04-30 2012-09-18 Hewlett-Packard Development Company, L.P. Managing under-utilized resources in a computer
US8239699B2 (en) * 2009-06-26 2012-08-07 Intel Corporation Method and apparatus for performing energy-efficient network packet processing in a multi processor core system
US8683476B2 (en) * 2009-06-30 2014-03-25 Oracle America, Inc. Method and system for event-based management of hardware resources using a power state of the hardware resources
US9146755B2 (en) * 2009-07-08 2015-09-29 Kaseya Limited System and method for transporting platform independent power configuration parameters
US8428930B2 (en) * 2009-09-18 2013-04-23 International Business Machines Corporation Page mapped spatially aware emulation of a computer instruction set
US8543857B2 (en) * 2009-09-26 2013-09-24 Intel Corporation Method and apparatus for low power operation of multi-core processors
US8578384B2 (en) * 2009-10-28 2013-11-05 Freescale Semiconductor, Inc. Method and apparatus for activating system components
KR101648978B1 (ko) * 2009-11-05 2016-08-18 삼성전자주식회사 저전력 멀티코어 시스템에서의 전력 제어 방법 및 장치
US9098274B2 (en) 2009-12-03 2015-08-04 Intel Corporation Methods and apparatuses to improve turbo performance for events handling
US8850404B2 (en) * 2009-12-23 2014-09-30 Intel Corporation Relational modeling for performance analysis of multi-core processors using virtual tasks
US8572622B2 (en) * 2009-12-30 2013-10-29 International Business Machines Corporation Reducing queue synchronization of multiple work items in a system with high memory latency between processing nodes
WO2011117669A1 (en) 2010-03-22 2011-09-29 Freescale Semiconductor, Inc. Integrated circuit device, signal processing system, electronic device and method therefor
US8335935B2 (en) * 2010-03-29 2012-12-18 Intel Corporation Power management based on automatic workload detection
US8607083B2 (en) 2010-04-01 2013-12-10 Intel Corporation Method and apparatus for interrupt power management
US9804874B2 (en) 2011-04-20 2017-10-31 Microsoft Technology Licensing, Llc Consolidation of idle virtual machines on idle logical processors
US8381004B2 (en) 2010-05-26 2013-02-19 International Business Machines Corporation Optimizing energy consumption and application performance in a multi-core multi-threaded processor system
WO2012009252A2 (en) * 2010-07-13 2012-01-19 Advanced Micro Devices, Inc. Dynamic control of simds
US8736619B2 (en) 2010-07-20 2014-05-27 Advanced Micro Devices, Inc. Method and system for load optimization for power
US9311102B2 (en) * 2010-07-13 2016-04-12 Advanced Micro Devices, Inc. Dynamic control of SIMDs
US8631253B2 (en) * 2010-08-17 2014-01-14 Red Hat Israel, Ltd. Manager and host-based integrated power saving policy in virtualization systems
US8484498B2 (en) * 2010-08-26 2013-07-09 Advanced Micro Devices Method and apparatus for demand-based control of processing node performance
US8677361B2 (en) 2010-09-30 2014-03-18 International Business Machines Corporation Scheduling threads based on an actual power consumption and a predicted new power consumption
US8656408B2 (en) 2010-09-30 2014-02-18 International Business Machines Corporations Scheduling threads in a processor based on instruction type power consumption
WO2012069881A1 (en) * 2010-11-25 2012-05-31 Freescale Semiconductor, Inc. Method and apparatus for managing power in a multi-core processor
US20120137289A1 (en) * 2010-11-30 2012-05-31 International Business Machines Corporation Protecting high priority workloads in a virtualized datacenter
US9069555B2 (en) * 2011-03-21 2015-06-30 Intel Corporation Managing power consumption in a multi-core processor
US8924752B1 (en) 2011-04-20 2014-12-30 Apple Inc. Power management for a graphics processing unit or other circuit
US20120284729A1 (en) * 2011-05-03 2012-11-08 Microsoft Corporation Processor state-based thread scheduling
US9086883B2 (en) 2011-06-10 2015-07-21 Qualcomm Incorporated System and apparatus for consolidated dynamic frequency/voltage control
KR101812583B1 (ko) 2011-07-21 2018-01-30 삼성전자주식회사 태스크 할당 장치, 태스크 할당 방법 및 컴퓨터로 읽을 수 있는 저장 매체
CN106155265B (zh) 2011-09-06 2020-03-31 英特尔公司 有功率效率的处理器体系结构
US9129060B2 (en) * 2011-10-13 2015-09-08 Cavium, Inc. QoS based dynamic execution engine selection
US9128769B2 (en) 2011-10-13 2015-09-08 Cavium, Inc. Processor with dedicated virtual functions and dynamic assignment of functional resources
CN102945162B (zh) * 2011-10-26 2016-12-21 微软技术许可有限责任公司 用于设备实现逻辑cpu划分的使用热度图表示的方法和装置
US10114679B2 (en) * 2011-10-26 2018-10-30 Microsoft Technology Licensing, Llc Logical CPU division usage heat map representation
TWI493332B (zh) * 2011-11-29 2015-07-21 Intel Corp 用於電力管理的方法與設備及其平台與電腦可讀取媒體
US8862909B2 (en) 2011-12-02 2014-10-14 Advanced Micro Devices, Inc. System and method for determining a power estimate for an I/O controller based on monitored activity levels and adjusting power limit of processing units by comparing the power estimate with an assigned power limit for the I/O controller
US8924758B2 (en) 2011-12-13 2014-12-30 Advanced Micro Devices, Inc. Method for SOC performance and power optimization
US9372524B2 (en) 2011-12-15 2016-06-21 Intel Corporation Dynamically modifying a power/performance tradeoff based on processor utilization
US8856566B1 (en) 2011-12-15 2014-10-07 Apple Inc. Power management scheme that accumulates additional off time for device when no work is available and permits additional power consumption by device when awakened
US8881145B2 (en) * 2011-12-15 2014-11-04 Industrial Technology Research Institute System and method for generating application-level dependencies in one or more virtual machines
US9436512B2 (en) * 2011-12-22 2016-09-06 Board Of Supervisors Of Louisana State University And Agricultural And Mechanical College Energy efficient job scheduling in heterogeneous chip multiprocessors based on dynamic program behavior using prim model
KR101899811B1 (ko) * 2012-04-04 2018-09-20 엘지전자 주식회사 이동 단말기 및 그 제어 방법, 이를 위한 기록 매체
US9137848B2 (en) * 2012-01-31 2015-09-15 Lg Electronics Inc. Mobile terminal, controlling method thereof and recording medium thereof
US8924754B2 (en) 2012-02-02 2014-12-30 Empire Technology Development Llc Quality of service targets in multicore processors
US9110777B2 (en) * 2012-02-14 2015-08-18 International Business Machines Corporation Reducing performance degradation in backup semiconductor chips
JP5554358B2 (ja) 2012-03-23 2014-07-23 株式会社東芝 マルチプロセッサシステムおよび電力制御方法
JP5853817B2 (ja) * 2012-03-28 2016-02-09 富士通株式会社 情報処理装置、制御方法及び制御プログラム
US8650538B2 (en) 2012-05-01 2014-02-11 Concurix Corporation Meta garbage collection for functional code
US8726255B2 (en) 2012-05-01 2014-05-13 Concurix Corporation Recompiling with generic to specific replacement
US9035956B1 (en) 2012-05-08 2015-05-19 Apple Inc. Graphics power control with efficient power usage during stop
US9390461B1 (en) 2012-05-08 2016-07-12 Apple Inc. Graphics hardware mode controls
US9176563B2 (en) * 2012-05-14 2015-11-03 Broadcom Corporation Leakage variation aware power management for multicore processors
CN102707996A (zh) * 2012-05-15 2012-10-03 江苏中科梦兰电子科技有限公司 一种异构多核处理器上的任务调度方法
US9250665B2 (en) 2012-06-07 2016-02-02 Apple Inc. GPU with dynamic performance adjustment
US8904204B2 (en) * 2012-06-29 2014-12-02 International Business Machines Corporation Managing computing resources through aggregated core management
US9575813B2 (en) 2012-07-17 2017-02-21 Microsoft Technology Licensing, Llc Pattern matching process scheduler with upstream optimization
US8793669B2 (en) 2012-07-17 2014-07-29 Concurix Corporation Pattern extraction from executable code in message passing environments
CN104641352B (zh) * 2012-08-02 2018-06-29 西门子公司 用于周期控制系统的流水线操作
US8943252B2 (en) 2012-08-16 2015-01-27 Microsoft Corporation Latency sensitive software interrupt and thread scheduling
US20140089699A1 (en) * 2012-09-27 2014-03-27 Advanced Micro Devices Power management system and method for a processor
US10585801B2 (en) 2012-11-26 2020-03-10 Advanced Micro Devices, Inc. Prefetch kernels on a graphics processing unit
US9182807B2 (en) * 2012-12-31 2015-11-10 Hewlett-Packard Development Company, L.P. Systems and methods for predictive power management in a computing center
JP6042217B2 (ja) * 2013-01-28 2016-12-14 ルネサスエレクトロニクス株式会社 半導体装置、電子装置、及び半導体装置の制御方法
EP2778915A1 (de) * 2013-03-13 2014-09-17 Siemens Aktiengesellschaft Verfahren zum Betrieb einer Industriesteuerung und Industriesteuerung
US9727345B2 (en) * 2013-03-15 2017-08-08 Intel Corporation Method for booting a heterogeneous system and presenting a symmetric core view
WO2014185906A1 (en) * 2013-05-15 2014-11-20 Empire Technology Development, Llc Core affinity bitmask translation
US9629020B2 (en) * 2013-05-28 2017-04-18 Rivada Networks, Llc Methods and systems for data context and management via dynamic spectrum controller and dynamic spectrum policy controller
KR102110812B1 (ko) * 2013-05-30 2020-05-14 삼성전자 주식회사 멀티 코어 시스템 및 멀티 코어 시스템의 작업 스케줄링 방법
US9195291B2 (en) 2013-06-21 2015-11-24 Apple Inc. Digital power estimator to control processor power consumption
US9304573B2 (en) 2013-06-21 2016-04-05 Apple Inc. Dynamic voltage and frequency management based on active processors
JPWO2015015756A1 (ja) * 2013-08-02 2017-03-02 日本電気株式会社 不揮発性メモリ搭載サーバの省電力制御システム、制御装置、制御方法および制御プログラム
US9495001B2 (en) 2013-08-21 2016-11-15 Intel Corporation Forcing core low power states in a processor
US20150081400A1 (en) * 2013-09-19 2015-03-19 Infosys Limited Watching ARM
US9927866B2 (en) * 2013-11-21 2018-03-27 Qualcomm Incorporated Method and system for optimizing a core voltage level and enhancing frequency performance of individual subcomponents for reducing power consumption within a PCD
US9541985B2 (en) 2013-12-12 2017-01-10 International Business Machines Corporation Energy efficient optimization in multicore processors under quality of service (QoS)/performance constraints
JP5946068B2 (ja) * 2013-12-17 2016-07-05 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 演算コア上で複数の演算処理単位が稼働可能なコンピュータ・システムにおける応答性能を評価する計算方法、計算装置、コンピュータ・システムおよびプログラム
KR102205836B1 (ko) 2014-01-29 2021-01-21 삼성전자 주식회사 태스크 스케줄링 방법 및 장치
US9652298B2 (en) 2014-01-29 2017-05-16 Vmware, Inc. Power-aware scheduling
US9189273B2 (en) 2014-02-28 2015-11-17 Lenovo Enterprise Solutions PTE. LTD. Performance-aware job scheduling under power constraints
US9606605B2 (en) 2014-03-07 2017-03-28 Apple Inc. Dynamic voltage margin recovery
US9354943B2 (en) * 2014-03-19 2016-05-31 International Business Machines Corporation Power management for multi-core processing systems
US9195493B2 (en) * 2014-03-27 2015-11-24 International Business Machines Corporation Dispatching multiple threads in a computer
US20150355942A1 (en) * 2014-06-04 2015-12-10 Texas Instruments Incorporated Energy-efficient real-time task scheduler
US10162683B2 (en) 2014-06-05 2018-12-25 International Business Machines Corporation Weighted stealing of resources
US10082858B2 (en) * 2014-06-23 2018-09-25 Mellanox Technologies, Ltd. Peripheral device assistance in reducing CPU power consumption
US9395797B2 (en) 2014-07-02 2016-07-19 Freescale Semiconductor, Inc. Microcontroller with multiple power modes
US9785481B2 (en) * 2014-07-24 2017-10-10 Qualcomm Innovation Center, Inc. Power aware task scheduling on multi-processor systems
US10324513B2 (en) 2014-08-31 2019-06-18 Mellanox Technologies, Ltd. Control of peripheral device data exchange based on CPU power state
US9424092B2 (en) * 2014-09-26 2016-08-23 Microsoft Technology Licensing, Llc Heterogeneous thread scheduling
US9489242B2 (en) * 2014-09-30 2016-11-08 Telefonaktiebolaget L M Ericsson (Publ) Algorithm for faster convergence through affinity override
US9190989B1 (en) 2014-10-07 2015-11-17 Freescale Semiconductor, Inc. Integrated circuit power management
US9891699B2 (en) * 2014-12-18 2018-02-13 Vmware, Inc. System and method for performing distributed power management without power cycling hosts
US9588811B2 (en) * 2015-01-06 2017-03-07 Mediatek Inc. Method and apparatus for analysis of thread latency
US9652027B2 (en) 2015-04-01 2017-05-16 Microsoft Technology Licensing, Llc Thread scheduling based on performance state and idle state of processing units
US20160314024A1 (en) * 2015-04-24 2016-10-27 Mediatek Inc. Clearance mode in a multicore processor system
US9760160B2 (en) 2015-05-27 2017-09-12 Intel Corporation Controlling performance states of processing engines of a processor
WO2017016590A1 (en) 2015-07-27 2017-02-02 Hewlett-Packard Development Company, L P Scheduling heterogenous processors
US9710041B2 (en) 2015-07-29 2017-07-18 Intel Corporation Masking a power state of a core of a processor
US10073718B2 (en) 2016-01-15 2018-09-11 Intel Corporation Systems, methods and devices for determining work placement on processor cores
US10146287B2 (en) 2016-04-01 2018-12-04 Intel Corporation Processor power monitoring and control with dynamic load balancing
US10133341B2 (en) * 2016-06-06 2018-11-20 Arm Limited Delegating component power control
CN106201726A (zh) * 2016-07-26 2016-12-07 张升泽 多内核芯片线程分配方法及系统
US10379904B2 (en) * 2016-08-31 2019-08-13 Intel Corporation Controlling a performance state of a processor using a combination of package and thread hint information
US10503238B2 (en) 2016-11-01 2019-12-10 Microsoft Technology Licensing, Llc Thread importance based processor core parking and frequency selection
US10372494B2 (en) * 2016-11-04 2019-08-06 Microsoft Technology Licensing, Llc Thread importance based processor core partitioning
KR20180098904A (ko) * 2017-02-27 2018-09-05 삼성전자주식회사 컴퓨팅 장치 및 컴퓨팅 장치에 포함된 복수의 코어들에 전력을 할당하는 방법
CN107239348B (zh) * 2017-06-23 2020-05-15 厦门美图移动科技有限公司 一种多核处理器调度方法、装置及移动终端
RU2703188C1 (ru) * 2017-10-05 2019-10-15 НФВаре, Инц Способ распределения нагрузки в многоядерной системе
US20190146567A1 (en) * 2017-11-10 2019-05-16 Advanced Micro Devices, Inc. Processor throttling based on accumulated combined current measurements
JP7100154B6 (ja) 2018-04-20 2022-09-30 オッポ広東移動通信有限公司 プロセッサコアのスケジューリング方法、装置、端末及び記憶媒体
US10721172B2 (en) 2018-07-06 2020-07-21 Marvell Asia Pte, Ltd. Limiting backpressure with bad actors
US20200034190A1 (en) * 2018-07-24 2020-01-30 Vmware, Inc. Live migration of virtual machines between heterogeneous virtualized computing environments
US10915356B2 (en) * 2018-08-30 2021-02-09 Intel Corporation Technology to augment thread scheduling with temporal characteristics
US10997029B2 (en) * 2019-03-07 2021-05-04 International Business Machines Corporation Core repair with failure analysis and recovery probe
US11409560B2 (en) * 2019-03-28 2022-08-09 Intel Corporation System, apparatus and method for power license control of a processor
US11766975B2 (en) * 2019-07-17 2023-09-26 Marvell Asia Pte, Ltd. Managing power in an integrated circuit for high-speed activation
CN112241197A (zh) * 2019-07-17 2021-01-19 马维尔亚洲私人有限公司 针对高速激活管理集成电路中的功率
US10948957B1 (en) 2019-09-26 2021-03-16 Apple Inc. Adaptive on-chip digital power estimator
US11782755B2 (en) * 2019-12-02 2023-10-10 Intel Corporation Methods, systems, articles of manufacture, and apparatus to optimize thread scheduling
US11301298B2 (en) 2020-03-28 2022-04-12 Intel Corporation Apparatus and method for dynamic control of microprocessor configuration
US11947454B2 (en) * 2021-06-09 2024-04-02 Ampere Computing Llc Apparatuses, systems, and methods for controlling cache allocations in a configurable combined private and shared cache in a processor-based system
US11880306B2 (en) 2021-06-09 2024-01-23 Ampere Computing Llc Apparatus, system, and method for configuring a configurable combined private and shared cache

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5530932A (en) * 1994-12-23 1996-06-25 Intel Corporation Cache coherent multiprocessing computer system with reduced power operating features
JPH09185589A (ja) * 1996-01-05 1997-07-15 Toshiba Corp 情報処理システムと情報処理システムの省電力方法
JP2000112585A (ja) * 1998-10-02 2000-04-21 Toshiba Corp システムlsi及びパワーマネジメント方法
US7137117B2 (en) 2000-06-02 2006-11-14 Microsoft Corporation Dynamically variable idle time thread scheduling
US6901522B2 (en) 2001-06-07 2005-05-31 Intel Corporation System and method for reducing power consumption in multiprocessor system
US7174467B1 (en) 2001-07-18 2007-02-06 Advanced Micro Devices, Inc. Message based power management in a multi-processor system
US6804632B2 (en) * 2001-12-06 2004-10-12 Intel Corporation Distribution of processing activity across processing hardware based on power consumption considerations
US7318164B2 (en) * 2001-12-13 2008-01-08 International Business Machines Corporation Conserving energy in a data processing system by selectively powering down processors
US7093147B2 (en) 2003-04-25 2006-08-15 Hewlett-Packard Development Company, L.P. Dynamically selecting processor cores for overall power efficiency
US20050050310A1 (en) * 2003-07-15 2005-03-03 Bailey Daniel W. Method, system, and apparatus for improving multi-core processor performance
US7111182B2 (en) 2003-08-29 2006-09-19 Texas Instruments Incorporated Thread scheduling mechanisms for processor resource power management
KR100673690B1 (ko) * 2004-01-13 2007-01-24 엘지전자 주식회사 복수의 코어가 구비된 프로세서의 전원 제어방법
US7315952B2 (en) * 2004-06-02 2008-01-01 Intel Corporation Power state coordination between devices sharing power-managed resources
US7676655B2 (en) 2004-06-30 2010-03-09 Sun Microsystems, Inc. Single bit control of threads in a multithreaded multicore processor
US7437581B2 (en) * 2004-09-28 2008-10-14 Intel Corporation Method and apparatus for varying energy per instruction according to the amount of available parallelism
US7788670B2 (en) 2004-10-26 2010-08-31 Intel Corporation Performance-based workload scheduling in multi-core architectures
US7526661B2 (en) 2004-12-02 2009-04-28 Intel Corporation Performance state-based thread management
US20060123422A1 (en) 2004-12-02 2006-06-08 International Business Machines Corporation Processor packing in an SMP server to conserve energy
US7502948B2 (en) 2004-12-30 2009-03-10 Intel Corporation Method, system, and apparatus for selecting a maximum operation point based on number of active cores and performance level of each of the active cores
US20060212677A1 (en) 2005-03-15 2006-09-21 Intel Corporation Multicore processor having active and inactive execution cores
JP4555140B2 (ja) * 2005-04-22 2010-09-29 株式会社日立製作所 複合型計算機装置およびその管理方法
US20070204268A1 (en) 2006-02-27 2007-08-30 Red. Hat, Inc. Methods and systems for scheduling processes in a multi-core processor environment
US7574613B2 (en) 2006-03-14 2009-08-11 Microsoft Corporation Scaling idle detection metric for power management on computing device
US7490256B2 (en) 2006-04-04 2009-02-10 Microsoft Corporation Identifying a target processor idle state
US7752468B2 (en) * 2006-06-06 2010-07-06 Intel Corporation Predict computing platform memory power utilization
US7992151B2 (en) * 2006-11-30 2011-08-02 Intel Corporation Methods and apparatuses for core allocations
US7900069B2 (en) * 2007-03-29 2011-03-01 Intel Corporation Dynamic power reduction
JP4834625B2 (ja) * 2007-07-31 2011-12-14 株式会社東芝 電源管理装置及び電源管理方法
US7966506B2 (en) * 2007-12-12 2011-06-21 Intel Corporation Saving power in a computer system
US7962770B2 (en) * 2007-12-19 2011-06-14 International Business Machines Corporation Dynamic processor reconfiguration for low power without reducing performance based on workload execution characteristics
US8010822B2 (en) 2008-03-28 2011-08-30 Microsoft Corporation Power-aware thread scheduling and dynamic use of processors

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2577476C2 (ru) * 2012-06-28 2016-03-20 Хуавэй Текнолоджиз Ко., Лтд. Способ, устройство и система для диспетчеризации ядра процессора в системе ядра мультипроцессора

Also Published As

Publication number Publication date
RU2503987C2 (ru) 2014-01-10
CN101981529B (zh) 2013-09-11
US9003215B2 (en) 2015-04-07
BRPI0907774A2 (pt) 2015-07-14
TWI464570B (zh) 2014-12-11
US20110307730A1 (en) 2011-12-15
KR101629155B1 (ko) 2016-06-21
KR20100138954A (ko) 2010-12-31
JP5075274B2 (ja) 2012-11-21
TW200941209A (en) 2009-10-01
JP2011515776A (ja) 2011-05-19
CN101981529A (zh) 2011-02-23
EP2257861B1 (en) 2022-08-03
EP2257861A4 (en) 2017-10-25
BRPI0907774B1 (pt) 2020-06-02
KR20160005367A (ko) 2016-01-14
US8010822B2 (en) 2011-08-30
US20090249094A1 (en) 2009-10-01
EP2257861A1 (en) 2010-12-08
WO2009120427A1 (en) 2009-10-01

Similar Documents

Publication Publication Date Title
RU2010139638A (ru) Энергосберегающее планирование потоков и динамическое использование процессоров
KR101873935B1 (ko) 전력 효율적 프로세서 아키텍처
US8543843B1 (en) Virtual core management
TWI425422B (zh) 多cpu領域行動電子裝置與其操作方法
CN110832434B (zh) 用于处理器的频率调控的方法和系统
JP2011515776A5 (ru)
CN100465857C (zh) 一种面向嵌入式系统低功耗实时任务调度的简化方法
WO2016043899A1 (en) Technologies for collaborative hardware and software scenario-based power management
JP2012256310A (ja) 異種計算機システムのためのスーパーオペレーティングシステム
KR102060431B1 (ko) 멀티 코어 시스템의 전력 관리 장치 및 방법
CN102541246B (zh) 一种基于龙芯处理器平台的待机方法
KR20130121412A (ko) 모바일 장치에서의 비대칭 멀티 프로세서 코어 스케줄링 방법 및 모바일 장치
CN106598203B (zh) 一种数据密集环境下的单芯片多处理器系统的电源管理方法
Huang et al. A energy efficient scheduling base on dynamic voltage and frequency scaling for multi-core embedded real-time system
CN114787777A (zh) 异构处理器之间的任务转移方法
CN104731616A (zh) 一种关闭Linux OS下Intel CPU节能模式的方法
CN106020424B (zh) 有功率效率的处理器体系结构
JP6795827B1 (ja) IaaSホストの省エネ方法及びそのシステム
Ghasemi et al. Comparison of single-ISA heterogeneous versus wide dynamic range processors for mobile applications
CN1936776A (zh) 面向嵌入式系统低功耗实时任务调度的简化方法
Yuanfei et al. A new DVS prediction algorithm for ubiquitous devices based on Cycle Mode Matching
GB2537300A (en) Power efficient processor architecture
Nacul et al. Adaptive Online Cache Reconfiguration for Low Power Systems
Pal Scheduling to Consolidate Idle Periods for Energy-Efficiency in Multicore Systems.
Furuichi et al. Adaptive speed control of a general-purpose processor based on activities

Legal Events

Date Code Title Description
PC41 Official registration of the transfer of exclusive right

Effective date: 20150526