CN106201726A - 多内核芯片线程分配方法及系统 - Google Patents

多内核芯片线程分配方法及系统 Download PDF

Info

Publication number
CN106201726A
CN106201726A CN201610594858.4A CN201610594858A CN106201726A CN 106201726 A CN106201726 A CN 106201726A CN 201610594858 A CN201610594858 A CN 201610594858A CN 106201726 A CN106201726 A CN 106201726A
Authority
CN
China
Prior art keywords
thread
core
new thread
new
peak power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610594858.4A
Other languages
English (en)
Inventor
张升泽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201610594858.4A priority Critical patent/CN106201726A/zh
Publication of CN106201726A publication Critical patent/CN106201726A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明提供了一种多内核芯片线程分配方法,所述方法包括如下步骤:获取多核中每个核的最大功率以及当前线程数;依据该最大功率以及当前线程数确定其是否可以能够新的线程;如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。本发明提供的技术方案具有线程分配合理的优点。

Description

多内核芯片线程分配方法及系统
技术领域
本发明涉及电子芯片领域,尤其涉及一种多内核芯片线程分配方法及系统。
背景技术
芯片也有它独特的地方,广义上,只要是使用微细加工手段制造出来的半导体片子,都可以叫做芯片,里面并不一定有电路。比如半导体光源芯片;比如机械芯片,如MEMS陀螺仪;或者生物芯片如DNA芯片。在通讯与信息技术中,当把范围局限到硅集成电路时,芯片和集成电路的交集就是在“硅晶片上的电路”上。芯片组,则是一系列相互关联的芯片组合,它们相互依赖,组合在一起能发挥更大的作用,比如计算机里面的处理器和南北桥芯片组,手机里面的射频、基带和电源管理芯片组。
现有的芯片对线程的分配不合理,导致多核工作不平等。
发明内容
提供一种多内核芯片线程分配方法,其解决了现有技术线程分配不合理的缺点。
一方面,提供一种多内核芯片线程分配方法,所述方法包括如下步骤:
获取多核中每个核的最大功率以及当前线程数;
依据该最大功率以及当前线程数确定其是否可以能够新的线程;
如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。
可选的,所述方法还包括:
如所有内核均不能接收新的线程,则停止接收外部的新线程。
可选的,所述方法还包括:
依据该线程数量调整每个核的工作频率。
第二方面,提供一种多内核芯片线程分配系统,所述系统包括:
获取单元,用于获取多核中每个核的最大功率以及当前线程数;
判断单元,用于依据该最大功率以及当前线程数确定其是否可以能够新的线程;
分配单元,用于如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。
可选的,所述系统还包括:
停止单元,用于如所有内核均不能接收新的线程,则停止接收外部的新线程。
可选的,所述系统还包括:
调整单元,用于依据该线程数量调整每个核的工作频率。
本发明具体实施方式提供的技术方案获取多核中每个核的最大功率以及当前线程数,依据该最大功率以及当前线程数确定其是否可以能够新的线程,如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核,所以其具有线程分配合理的优点。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种多内核芯片线程分配方法的流程图;
图2为本发明提供的一种多内核芯片线程分配系统的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参阅图1,图1为本发明第一较佳实施方式提供的一种多内核芯片线程分配方法的流程图,该方法由电子芯片来完成,该方法如图1所示,包括如下步骤:
步骤S101、获取多核中每个核的最大功率以及当前线程数;
步骤S102、依据该最大功率以及当前线程数确定其是否可以能够新的线程;
步骤S103、如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。
本发明具体实施方式提供的技术方案获取多核中每个核的最大功率以及当前线程数,依据该最大功率以及当前线程数确定其是否可以能够新的线程,如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核,所以其具有线程分配合理的优点。
可选的,上述方法在步骤S103之后还可以包括:
如所有内核均不能接收新的线程,则停止接收外部的新线程。
可选的,上述方法在步骤S103之后还可以包括:
依据该线程数量调整每个核的工作频率。
参阅图2,图2为本发明第一较佳实施方式提供的一种多内核芯片线程分配系统,该系统包括:
获取单元201,用于获取多核中每个核的最大功率以及当前线程数;
判断单元202,用于依据该最大功率以及当前线程数确定其是否可以能够新的线程;
分配单元203,用于如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。
本发明具体实施方式提供的技术方案获取多核中每个核的最大功率以及当前线程数,依据该最大功率以及当前线程数确定其是否可以能够新的线程,如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核,所以其具有线程分配合理的优点。
可选的,上述系统还可以包括:
停止单元204,用于如所有内核均不能接收新的线程,则停止接收外部的新线程。
可选的,上述系统还可以包括:
调整单元205,用于依据该线程数量调整每个核的工作频率。
需要说明的是,对于前述的各方法实施方式或实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为根据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述实施方式或实施例均属于优选实施例,所涉及的动作和单元并不一定是本发明所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
本发明实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。
本发明实施例装置中的单元可以根据实际需要进行合并、划分和删减。本领域的技术人员可以将本说明书中描述的不同实施例以及不同实施例的特征进行结合或组合。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到本发明可以用硬件实现,或固件实现,或它们的组合方式来实现。当使用软件实现时,可以将上述功能存储在计算机可读介质中或作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是计算机能够存取的任何可用介质。以此为例但不限于:计算机可读介质可以包括随机存取存储器(Random Access Memory,RAM)、只读存储器(Read-Only Memory,ROM)、电可擦可编程只读存储器(ElectricallyErasable Programmable Read-Only Memory,EEPROM)、只读光盘(Compact Disc Read-Only Memory,CD-ROM)或其他光盘存储、磁盘存储介质或者其他磁存储设备、或者能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质。此外。任何连接可以适当的成为计算机可读介质。例如,如果软件是使用同轴电缆、光纤光缆、双绞线、数字用户线(Digital Subscriber Line,DSL)或者诸如红外线、无线电和微波之类的无线技术从网站、服务器或者其他远程源传输的,那么同轴电缆、光纤光缆、双绞线、DSL或者诸如红外线、无线和微波之类的无线技术包括在所属介质的定影中。如本发明所使用的,盘(Disk)和碟(disc)包括压缩光碟(CD)、激光碟、光碟、数字通用光碟(DVD)、软盘和蓝光光碟,其中盘通常磁性的复制数据,而碟则用激光来光学的复制数据。上面的组合也应当包括在计算机可读介质的保护范围之内。
总之,以上所述仅为本发明技术方案的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种多内核芯片线程分配方法,其特征在于,所述方法包括如下步骤:
获取多核中每个核的最大功率以及当前线程数;
依据该最大功率以及当前线程数确定其是否可以能够新的线程;
如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
如所有内核均不能接收新的线程,则停止接收外部的新线程。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
依据该线程数量调整每个核的工作频率。
4.一种多内核芯片线程分配系统,其特征在于,所述系统包括:
获取单元,用于获取多核中每个核的最大功率以及当前线程数;
判断单元,用于依据该最大功率以及当前线程数确定其是否可以能够新的线程;
分配单元,用于如能够接收新的线程,则将新的线程均匀分配至能够接收新的线程的核。
5.根据权利要求4所述的系统,其特征在于,所述系统还包括:
停止单元,用于如所有内核均不能接收新的线程,则停止接收外部的新线程。
6.根据权利要求4所述的系统,其特征在于,所述系统还包括:
调整单元,用于依据该线程数量调整每个核的工作频率。
CN201610594858.4A 2016-07-26 2016-07-26 多内核芯片线程分配方法及系统 Pending CN106201726A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610594858.4A CN106201726A (zh) 2016-07-26 2016-07-26 多内核芯片线程分配方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610594858.4A CN106201726A (zh) 2016-07-26 2016-07-26 多内核芯片线程分配方法及系统

Publications (1)

Publication Number Publication Date
CN106201726A true CN106201726A (zh) 2016-12-07

Family

ID=57496402

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610594858.4A Pending CN106201726A (zh) 2016-07-26 2016-07-26 多内核芯片线程分配方法及系统

Country Status (1)

Country Link
CN (1) CN106201726A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018018425A1 (zh) * 2016-07-26 2018-02-01 张升泽 多内核芯片线程分配方法及系统
WO2018018451A1 (zh) * 2016-07-27 2018-02-01 李媛媛 电子芯片中的功率分配方法及系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1577280A (zh) * 2003-07-15 2005-02-09 英特尔公司 提高多内核处理器性能的方法、系统和装置
CN101076770A (zh) * 2004-09-28 2007-11-21 英特尔公司 根据可用并行数目改变每条指令能量的方法和设备
CN101981529A (zh) * 2008-03-28 2011-02-23 微软公司 功率知晓线程调度和处理器的动态使用
CN102163072A (zh) * 2008-12-09 2011-08-24 英特尔公司 用于节能的基于软件的线程重映射
CN105144082A (zh) * 2012-12-28 2015-12-09 英特尔公司 基于平台热以及功率预算约束,对于给定工作负荷的最佳逻辑处理器计数和类型选择

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1577280A (zh) * 2003-07-15 2005-02-09 英特尔公司 提高多内核处理器性能的方法、系统和装置
CN101076770A (zh) * 2004-09-28 2007-11-21 英特尔公司 根据可用并行数目改变每条指令能量的方法和设备
CN101981529A (zh) * 2008-03-28 2011-02-23 微软公司 功率知晓线程调度和处理器的动态使用
CN102163072A (zh) * 2008-12-09 2011-08-24 英特尔公司 用于节能的基于软件的线程重映射
CN105144082A (zh) * 2012-12-28 2015-12-09 英特尔公司 基于平台热以及功率预算约束,对于给定工作负荷的最佳逻辑处理器计数和类型选择

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018018425A1 (zh) * 2016-07-26 2018-02-01 张升泽 多内核芯片线程分配方法及系统
WO2018018451A1 (zh) * 2016-07-27 2018-02-01 李媛媛 电子芯片中的功率分配方法及系统

Similar Documents

Publication Publication Date Title
CN106201726A (zh) 多内核芯片线程分配方法及系统
CN106056837A (zh) 电子芯片的噪声报警方法及系统
CN106250235A (zh) 基于多内核芯片的多任务调度方法及系统
CN106294063A (zh) 基于芯片的温度控制方法及系统
CN106227603A (zh) 多个内核芯片的功率计算方法及系统
CN106227606A (zh) 多区间分配电子芯片电压的方法及系统
CN106202773A (zh) 电子芯片的噪声调制方法及系统
CN106199149A (zh) 电子芯片的电流报警方法及系统
CN106200740A (zh) 电子芯片的电压调制方法及系统
CN106227602A (zh) 负载在多核芯片之间的分配方法及系统
CN106093522A (zh) 电子芯片的电流绘制方法及系统
CN106201725A (zh) 多核芯片的功率实现方法及系统
CN106292976A (zh) 电子芯片内部电压分配方法及系统
CN106227639A (zh) 多核芯片电压计算方法及系统
CN106155862A (zh) 电子芯片内的电流计算方法及系统
CN106018933A (zh) 电子芯片的电压报警方法及系统
CN106292950A (zh) 多区间温度值在多核芯片的应用方法及系统
CN106295818A (zh) 英文课程的时候订制方法及系统
CN106254662A (zh) 手机内部控制方法及系统
CN106126119A (zh) 电子芯片的信号存储方法及系统
CN106201359A (zh) 电子芯片的电流存储方法及系统
CN106124877A (zh) 电子芯片的噪声信息发送方法及系统
CN106126120A (zh) 电子芯片的噪声存储方法及系统
CN106096174A (zh) 电子芯片的噪声绘制方法及系统
CN106095343A (zh) 电子芯片的功率存储方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20161207