RU2009124925A - Способ и устройство кодирования и декодирования данных - Google Patents
Способ и устройство кодирования и декодирования данных Download PDFInfo
- Publication number
- RU2009124925A RU2009124925A RU2009124925/09A RU2009124925A RU2009124925A RU 2009124925 A RU2009124925 A RU 2009124925A RU 2009124925/09 A RU2009124925/09 A RU 2009124925/09A RU 2009124925 A RU2009124925 A RU 2009124925A RU 2009124925 A RU2009124925 A RU 2009124925A
- Authority
- RU
- Russia
- Prior art keywords
- size
- interleaver
- input block
- interleaving
- index
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2789—Interleaver providing variable interleaving, e.g. variable block sizes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/275—Interleaver wherein the permutation pattern is obtained using a congruential operation of the type y=ax+b modulo c
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2903—Methods and arrangements specifically for encoding, e.g. parallel encoding of a plurality of constituent codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
- H03M13/2996—Tail biting
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6566—Implementations concerning memory access contentions
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
1. Способ работы турбокодера, причем способ содержит этапы: ! приема информационного блока размера K; ! определения размера K' перемежителя, который связан с K”, где K” из набора размеров; причем набор размеров содержит K”=a p×f, p min≤p≤p max; f min≤f≤f max, где a представляет собой целое число, f представляет собой постоянное целое число между f min и f max, и p принимает целочисленные значения между p min и p max, a>1, p max>p min, p min>1, и набор не содержит никаких других K” в диапазоне ; ! заполнения информационного блока размера K во входной блок размера K'; и ! перемежения входного блока, используя перемежитель размера K', причем этап перемежения входного блока содержит этап использования перестановки π(i)=(f 1×i+f 2×i 2)modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений символа после перемежения, π(i) представляет собой индекс символа перед перемежением, соответствующий положению i, K' представляет собой размер перемежителя в символах, и f 1 и f 2 представляют собой коэффициенты, определяющие перемежитель; ! кодирования исходного входного блока и перемеженного входного блока для получения блока кодового слова; и ! передачи блока кодового слова по каналу. ! 2. Способ по п.1, в котором значения K', f1, f2 берут из, по меньшей мере, одной строки следующей таблицы; ! K_info K f1 f2 Доступная параллельность 40 40 37 20 1,2,4,5,8,10,20 52 56 19 42 1,2,4,7,8,14,28 67 72 19 60 1,2,3,4,6,8,9,12,18,24 87 88 5 22 1,2,4,8,11,22 99 104 45 26 1,2,4,8,13,26 113 120 103 90 1,2,3,4,5,6,8,10,12,15,20,24,30 129 136 19 102 1,2,4,8,17 146 152 135 38 1,2,4,8,19 167 168 101 84 1,2,3,4,6,7,8,12,14,21,24,28 190 192 85 24 1,2,3,4,6,8,12,16,24,32 216 216 13 36 1,2,3,4,6,8,9,12,18,24,27 246 248 33 62 1,2,4,8,31 280 280 103 210 1,2,4,5,7,8,10,14,20,28 319 320 21 120 1,2,4,5,8,10,16,20,32 363 368 25 138 1,2,4,8,16,23 384 384 25 240 1,2,3,4,6,8,12,16,24,32 414 416 77 52 1,2,4,8,13,16,26,32 471 472 175 118 1,2,4,8 536
Claims (8)
1. Способ работы турбокодера, причем способ содержит этапы:
приема информационного блока размера K;
определения размера K' перемежителя, который связан с K”, где K” из набора размеров; причем набор размеров содержит K”=a p×f, p min≤p≤p max; f min≤f≤f max, где a представляет собой целое число, f представляет собой постоянное целое число между f min и f max, и p принимает целочисленные значения между p min и p max, a>1, p max>p min, p min>1, и набор не содержит никаких других K” в диапазоне ;
заполнения информационного блока размера K во входной блок размера K'; и
перемежения входного блока, используя перемежитель размера K', причем этап перемежения входного блока содержит этап использования перестановки π(i)=(f 1×i+f 2×i 2)modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений символа после перемежения, π(i) представляет собой индекс символа перед перемежением, соответствующий положению i, K' представляет собой размер перемежителя в символах, и f 1 и f 2 представляют собой коэффициенты, определяющие перемежитель;
кодирования исходного входного блока и перемеженного входного блока для получения блока кодового слова; и
передачи блока кодового слова по каналу.
2. Способ по п.1, в котором значения K', f1, f2 берут из, по меньшей мере, одной строки следующей таблицы;
3. Способ работы турбокодера, причем способ содержит этапы:
приема входного блока размера K'; и
кодирования входного блока, используя перемежитель размера K' и перестановку π(i)=(iP 0+A+d(i))modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений бита после перемежения, π(i) представляет собой индекс бита перед перемежением, соответствующий положению i, P 0 представляет собой число, которое является относительно простым для K', А представляет собой постоянную, равную 3, C представляет собой небольшое число, которое делит K', и d(i) представляет собой вектор возмущения вида d(i)=β(imodC)+P 0×α(imodC), где α(·) и β(·) представляют собой векторы, каждый длиной С, периодически применяемые для 0≤i≤K'-1, и значения K', C, P 0, α(·) и β(·) берутся, по меньшей мере, из одной строки нижеследующей таблицы:
Когда длина цикла C=4,
α=
β=
Когда длина цикла C=8,
α=
β=
4. Способ работы турбокодера, причем способ содержит этапы:
приема входного блока размера K'; и
кодирования входного блока, используя перемежитель размера K' и перестановку π(i)=(f 1×i+f 2×i 2)modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений символа после перемежения, π(i) представляет собой индекс символа перед перемежением, соответствующий положению i, K' представляет собой размер перемежителя в символах, и f 1 и f 2 представляют собой коэффициенты, определяющие перемежитель, и значения K', f1, f2 берут, по меньшей мере, из одной строки нижеследующей таблицы:
5. Устройство для работы турбокодера, причем устройство содержит:
схему определения размера перемежителя, которая определяет размер K' перемежителя, который связан с K”, где K” из набора размеров; причем набор размеров содержит K”=a p×f, p min≤p≤p max; f min≤f≤f max, где a представляет собой целое число, f представляет собой постоянное целое число между f min и f max, и p принимает целочисленные значения между p min и p max, a>1, p max>p min, p min>1, и набор не содержит никаких других K” в диапазоне ;
схему вставки заполнителя, принимающую информационный блок размера K и заполнение информационного блока размера K во входной блок размера K'; и
перемежитель, перемежающий входной блок размера K', причем перемежитель использует перестановку π(i)=(f 1×i+f 2×i 2)modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений символа после перемежения, π(i) представляет собой индекс символа перед перемежением, соответствующий положению i, K' представляет собой размер перемежителя в символах, и f 1 и f 2 представляют собой коэффициенты, определяющие перемежитель; и
кодер, который кодирует исходный входной блок и перемеженный входной блок для получения блока кодового слова.
6. Устройство по п.5, где значения K', f1, f2 берутся, по меньшей мере, из одной строки нижеследующей таблицы:
7. Устройство для работы турбокодера, причем устройство содержит:
приемную схему, которая принимает входной блок размера K'; и
кодер, который кодирует входной блок, используя перемежитель размера K' и перестановку π(i)=(iP 0+A+d(i))modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений бита после перемежения, π(i) представляет собой индекс бита перед перемежением, соответствующий положению i, P 0 представляет собой число, которое является относительно простым для K', А представляет собой постоянную, равную 3, C представляет собой небольшое число, которое делит K', и d(i) представляет собой вектор возмущения вида d(i)=β(imodC)+P 0×α(imodC), где α(·) и β(·) представляют собой векторы, каждый длиной С, периодически применяемые для 0≤i≤K'-1, и значения K', C, P 0, α(·) и β(·) берутся, по меньшей мере, из одной строки нижеследующей таблицы:
Когда длина цикла C=4,
α=
β=
Когда длина цикла C=8,
α=
β=
8. Устройство для работы турбокодера, причем устройство содержит:
приемную схему, которая принимает входной блок размера K'; и
кодер, который кодирует входной блок, используя перемежитель размера K' и перестановку π(i)=(f 1×i+f 2×i 2)modK', где 0≤i≤K'-1 представляет собой последовательный индекс положений символа после перемежения, π(i) представляет собой индекс символа перед перемежением, соответствующий положению i, K' представляет собой размер перемежителя в символах, и f 1 и f 2 представляют собой коэффициенты, определяющие перемежитель, и значения K', f1, f2 берутся, по меньшей мере, из одной строки нижеследующей таблицы:
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US86789906P | 2006-11-30 | 2006-11-30 | |
US60/867,899 | 2006-11-30 | ||
US11/683,024 US7949926B2 (en) | 2006-11-30 | 2007-03-07 | Method and apparatus for encoding and decoding data |
US11/683,024 | 2007-03-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2009124925A true RU2009124925A (ru) | 2011-01-10 |
RU2437208C2 RU2437208C2 (ru) | 2011-12-20 |
Family
ID=39186041
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2009124925/08A RU2437208C2 (ru) | 2006-11-30 | 2007-11-12 | Способ и устройство кодирования и декодирования данных |
Country Status (12)
Country | Link |
---|---|
US (2) | US7949926B2 (ru) |
EP (3) | EP2442450B1 (ru) |
JP (2) | JP4858991B2 (ru) |
KR (1) | KR101459801B1 (ru) |
CN (1) | CN101601188B (ru) |
AR (1) | AR064088A1 (ru) |
AT (1) | ATE553541T1 (ru) |
BR (1) | BRPI0721176B1 (ru) |
ES (3) | ES2381595T3 (ru) |
PL (3) | PL2102989T3 (ru) |
RU (1) | RU2437208C2 (ru) |
WO (1) | WO2008067149A2 (ru) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101449467B (zh) * | 2006-05-17 | 2013-12-18 | 日本电气株式会社 | Turbo编码器以及用于其的HARQ处理方法 |
US8356232B2 (en) | 2006-10-06 | 2013-01-15 | Motorola Mobility Llc | Method and apparatus for encoding and decoding data |
US7949926B2 (en) * | 2006-11-30 | 2011-05-24 | Motorola Mobility, Inc. | Method and apparatus for encoding and decoding data |
JP4922453B2 (ja) | 2007-09-25 | 2012-04-25 | テレフオンアクチーボラゲット エル エム エリクソン(パブル) | 制御チャネル要素の干渉のランダム化 |
US8250448B1 (en) * | 2008-03-26 | 2012-08-21 | Xilinx, Inc. | Method of and apparatus for implementing a decoder |
US8284732B2 (en) | 2009-02-03 | 2012-10-09 | Motorola Mobility Llc | Method and apparatus for transport block signaling in a wireless communication system |
US9130728B2 (en) | 2009-06-16 | 2015-09-08 | Intel Mobile Communications GmbH | Reduced contention storage for channel coding |
CN101931419B (zh) * | 2009-06-24 | 2013-04-03 | 中兴通讯股份有限公司 | 一种turbo码内交织器的计算方法及装置 |
CN102484484B (zh) | 2009-08-25 | 2014-08-20 | 富士通株式会社 | 发送机、编码装置、接收机以及解码装置 |
US8495476B2 (en) * | 2009-12-17 | 2013-07-23 | Samsung Electronics Co., Ltd | System and method for coding and interleaving for short frame support in visible light communication |
US8448033B2 (en) * | 2010-01-14 | 2013-05-21 | Mediatek Inc. | Interleaving/de-interleaving method, soft-in/soft-out decoding method and error correction code encoder and decoder utilizing the same |
RU2010111027A (ru) * | 2010-03-24 | 2011-09-27 | ЭлЭсАй Корпорейшн (US) | Устройство и способ для высокоскоростного расчета таблиц перемежения для нескольких стандартов беспроводной связи |
US8527833B2 (en) * | 2010-09-13 | 2013-09-03 | Hughes Network Systems, Llc | Method and apparatus for a parameterized interleaver design process |
CN101969310B (zh) * | 2010-10-22 | 2012-11-28 | 上海交通大学 | Turbo码并行译码器的QPP内交织器及其交织方法 |
KR101286021B1 (ko) * | 2012-02-02 | 2013-07-19 | 주식회사 이노와이어리스 | 인터리버 인덱스 생성장치 및 방법 |
US9128888B2 (en) | 2012-08-30 | 2015-09-08 | Intel Deutschland Gmbh | Method and apparatus for turbo decoder memory collision resolution |
CN107659384A (zh) * | 2012-11-16 | 2018-02-02 | 华为技术有限公司 | 数据处理的方法和装置 |
CN103973319B (zh) * | 2013-02-06 | 2017-04-19 | 联想(北京)有限公司 | 全整数Turbo码迭代译码的方法和系统 |
JP6193051B2 (ja) * | 2013-08-15 | 2017-09-06 | Necプラットフォームズ株式会社 | アドレス生成回路及びアドレス生成方法 |
WO2015137712A1 (en) | 2014-03-14 | 2015-09-17 | Samsung Electronics Co., Ltd. | Method and apparatus for controlling interleaving depth |
US10135467B2 (en) * | 2016-06-08 | 2018-11-20 | Echelon Corporation | Methods and systems for applying an improved interleaver for modems operating on power grid |
CN110071728B (zh) * | 2018-01-24 | 2021-02-05 | 华为技术有限公司 | 一种交织方法及交织设备 |
CN112398486B (zh) * | 2020-11-10 | 2023-01-31 | 中国人民解放军战略支援部队信息工程大学 | 利用多种纠错方式进行优化的Turbo码交织参数识别方法及系统 |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100238714B1 (ko) * | 1990-10-24 | 2000-01-15 | 루엘랑 브리지뜨 | 데이타를 전송 및 기억시키기 위한 방법, 코더 및 디코더 |
US5898698A (en) * | 1996-09-24 | 1999-04-27 | Orckit Communications Ltd. | Multiple codeword interleaver method and apparatus |
KR19990012821A (ko) * | 1997-07-31 | 1999-02-25 | 홍성용 | 전자기파 흡수체 조성물과 이의 제조 방법, 전자기파 흡수용도료 조성물과 이의 제조 방법 및 이의 도포 방법 |
US6339834B1 (en) * | 1998-05-28 | 2002-01-15 | Her Majesty The Queen In Right Of Canada, As Represented By The Minister Of Industry Through The Communication Research Centre | Interleaving with golden section increments |
US6347385B1 (en) * | 1998-08-03 | 2002-02-12 | Nortel Networks Limited | Interleavers for turbo code |
US6427214B1 (en) * | 1998-09-29 | 2002-07-30 | Nortel Networks Limited | Interleaver using co-set partitioning |
FR2785743A1 (fr) * | 1998-11-09 | 2000-05-12 | Canon Kk | Dispositif et procede d'adaptation des turbocodeurs et des decodeurs associes a des sequences de longueur variable |
US6304991B1 (en) * | 1998-12-04 | 2001-10-16 | Qualcomm Incorporated | Turbo code interleaver using linear congruential sequence |
KR100346170B1 (ko) * | 1998-12-21 | 2002-11-30 | 삼성전자 주식회사 | 통신시스템의인터리빙/디인터리빙장치및방법 |
FR2790621B1 (fr) * | 1999-03-05 | 2001-12-21 | Canon Kk | Dispositif et procede d'entrelacement pour turbocodage et turbodecodage |
US6314534B1 (en) * | 1999-03-31 | 2001-11-06 | Qualcomm Incorporated | Generalized address generation for bit reversed random interleaving |
EP1095460A4 (en) * | 1999-04-02 | 2002-04-03 | Samsung Electronics Co Ltd | INTERLEAVING / DE-INTERLACING SYSTEM AND METHOD IN A COMMUNICATION SYSTEM |
JP3574405B2 (ja) * | 1999-04-06 | 2004-10-06 | サムスン エレクトロニクス カンパニー リミテッド | 2次元インタリービング装置及び方法 |
FI106758B (fi) * | 1999-04-16 | 2001-03-30 | Nokia Networks Oy | Segmentointimekanismi lohkoenkooderia varten |
US6775800B2 (en) * | 2000-01-03 | 2004-08-10 | Icoding Technology, Inc. | System and method for high speed processing of turbo codes |
JP3399904B2 (ja) * | 2000-03-17 | 2003-04-28 | 松下電器産業株式会社 | インタリーブアドレス生成装置 |
US6785859B2 (en) * | 2000-08-04 | 2004-08-31 | Texas Instruments Incorporated | Interleaver for variable block size |
US6854077B2 (en) * | 2000-08-05 | 2005-02-08 | Motorola, Inc. | Apparatus and method for providing turbo code interleaving in a communications system |
KR100713331B1 (ko) * | 2000-12-23 | 2007-05-04 | 삼성전자주식회사 | 부호분할다중접속 이동통신시스템의 반복복호 중지 장치 및 방법 |
US7170849B1 (en) * | 2001-03-19 | 2007-01-30 | Cisco Systems Wireless Networking (Australia) Pty Limited | Interleaver, deinterleaver, interleaving method, and deinterleaving method for OFDM data |
US7236480B2 (en) * | 2002-06-07 | 2007-06-26 | Sandbridge Technologies, Inc. | Method of first interleaving of a two interleaver transmitter |
EP1576735B1 (en) * | 2002-12-16 | 2016-04-06 | Telecom Italia S.p.A. | Address generation for interleavers in turbo encoders and decoders |
JP3880542B2 (ja) | 2003-05-19 | 2007-02-14 | 松下電器産業株式会社 | 誤り訂正符号化/復号化装置および誤り訂正符号化/復号化方法 |
JP3847733B2 (ja) | 2003-06-12 | 2006-11-22 | 松下電器産業株式会社 | マルチキャリア通信方法及びその通信装置 |
US7428669B2 (en) * | 2003-12-07 | 2008-09-23 | Adaptive Spectrum And Signal Alignment, Inc. | Adaptive FEC codeword management |
KR100739511B1 (ko) * | 2004-06-25 | 2007-07-13 | 삼성전자주식회사 | 직교 주파수 분할 다중 방식을 사용하는 통신 시스템에서파일럿 신호 송수신 장치 및 방법 |
US7583586B2 (en) * | 2004-07-02 | 2009-09-01 | Samsung Electronics Co., Ltd | Apparatus and method for transmitting/receiving pilot signal in communication system using OFDM scheme |
US7409626B1 (en) * | 2004-07-28 | 2008-08-05 | Ikanos Communications Inc | Method and apparatus for determining codeword interleaver parameters |
WO2006082923A1 (ja) * | 2005-02-03 | 2006-08-10 | Matsushita Electric Industrial Co., Ltd. | 並列インターリーバ、並列デインターリーバ及びインターリーブ方法 |
US7644340B1 (en) * | 2005-07-08 | 2010-01-05 | Marvell International Ltd. | General convolutional interleaver and deinterleaver |
US7925956B2 (en) * | 2006-10-03 | 2011-04-12 | Motorola Mobility, Inc. | Method and apparatus for encoding and decoding data |
US8356232B2 (en) * | 2006-10-06 | 2013-01-15 | Motorola Mobility Llc | Method and apparatus for encoding and decoding data |
JP2010508790A (ja) * | 2006-11-01 | 2010-03-18 | クゥアルコム・インコーポレイテッド | 高データレートのためのターボインターリーバ |
US7949926B2 (en) * | 2006-11-30 | 2011-05-24 | Motorola Mobility, Inc. | Method and apparatus for encoding and decoding data |
-
2007
- 2007-03-07 US US11/683,024 patent/US7949926B2/en active Active
- 2007-11-12 BR BRPI0721176A patent/BRPI0721176B1/pt active IP Right Grant
- 2007-11-12 WO PCT/US2007/084390 patent/WO2008067149A2/en active Application Filing
- 2007-11-12 PL PL07864260T patent/PL2102989T3/pl unknown
- 2007-11-12 ES ES07864260T patent/ES2381595T3/es active Active
- 2007-11-12 PL PL11008453T patent/PL2442450T3/pl unknown
- 2007-11-12 ES ES11008453T patent/ES2397665T3/es active Active
- 2007-11-12 CN CN2007800424952A patent/CN101601188B/zh active Active
- 2007-11-12 EP EP11008453A patent/EP2442450B1/en active Active
- 2007-11-12 EP EP07864260A patent/EP2102989B1/en active Active
- 2007-11-12 AT AT07864260T patent/ATE553541T1/de active
- 2007-11-12 ES ES11008483T patent/ES2430361T3/es active Active
- 2007-11-12 RU RU2009124925/08A patent/RU2437208C2/ru active
- 2007-11-12 KR KR1020097011215A patent/KR101459801B1/ko active IP Right Grant
- 2007-11-12 EP EP11008483.7A patent/EP2493079B1/en active Active
- 2007-11-12 PL PL11008483T patent/PL2493079T3/pl unknown
- 2007-11-29 JP JP2007308343A patent/JP4858991B2/ja active Active
- 2007-11-30 AR ARP070105368A patent/AR064088A1/es unknown
-
2011
- 2011-04-19 US US13/089,357 patent/US8850286B2/en active Active
- 2011-04-25 JP JP2011097251A patent/JP5396599B2/ja active Active
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2009124925A (ru) | Способ и устройство кодирования и декодирования данных | |
US6744744B1 (en) | Rate matching and channel interleaving for a communications system | |
EP2171908B1 (en) | An apparatus comprising a circular buffer and method for assigning redundancy versions to a circular buffer | |
KR100299132B1 (ko) | 서비스 품질에 따른 프레임 데이터 처리를 위한 터보 부호화/복호화 장치 및 그 방법 | |
US8543884B2 (en) | Communications channel parallel interleaver and de-interleaver | |
US6684361B2 (en) | Data interleaver and method of interleaving data | |
RU2009116644A (ru) | Способ и устройство для кодирования и декодирования данных | |
US8948272B2 (en) | Joint source-channel decoding with source sequence augmentation | |
CN108400838B (zh) | 数据处理方法及设备 | |
AR065503A1 (es) | Metodo y aparato para codificar y decodificar datos | |
RU2009138241A (ru) | Способ и устройство для кодирования сигнала связи | |
JP2004525575A (ja) | 符号分割多重アクセス方式を使用する無線通信システムのための物理層処理 | |
US7512863B2 (en) | Turbo code interleaver for low frame error rate | |
RU2701085C2 (ru) | Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность | |
US7272769B1 (en) | System and method for interleaving data in a wireless transmitter | |
US20090077431A1 (en) | Devices and methods for bit-level coding and decoding of turbo codes | |
KR20060121312A (ko) | 컨볼루션 터보 부호 인터리버 | |
KR101049947B1 (ko) | 컨볼루셔널 터보 코드 부호화 장치 및 컨볼루셔널 터보 코드를 사용하는 부호화 방법 | |
KR20040037624A (ko) | 인터리빙된 데이터 열의 디인터리빙 방법 및 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PC41 | Official registration of the transfer of exclusive right |
Effective date: 20190304 |
|
PC43 | Official registration of the transfer of the exclusive right without contract for inventions |
Effective date: 20190718 |
|
PC41 | Official registration of the transfer of exclusive right |
Effective date: 20190916 |