RU2002130554A - DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT - Google Patents

DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT

Info

Publication number
RU2002130554A
RU2002130554A RU2002130554/09A RU2002130554A RU2002130554A RU 2002130554 A RU2002130554 A RU 2002130554A RU 2002130554/09 A RU2002130554/09 A RU 2002130554/09A RU 2002130554 A RU2002130554 A RU 2002130554A RU 2002130554 A RU2002130554 A RU 2002130554A
Authority
RU
Russia
Prior art keywords
input
output
adder
memory element
information
Prior art date
Application number
RU2002130554/09A
Other languages
Russian (ru)
Other versions
RU2233482C1 (en
Inventor
Владимир Дмитриевич Гришин
Юрий Сергеевич Мануйлов
Александр Владимирович Беляев
Original Assignee
Военный инженерно-космический университет им. А.Ф. Можайского
Filing date
Publication date
Application filed by Военный инженерно-космический университет им. А.Ф. Можайского filed Critical Военный инженерно-космический университет им. А.Ф. Можайского
Priority to RU2002130554/09A priority Critical patent/RU2233482C1/en
Priority claimed from RU2002130554/09A external-priority patent/RU2233482C1/en
Application granted granted Critical
Publication of RU2233482C1 publication Critical patent/RU2233482C1/en
Publication of RU2002130554A publication Critical patent/RU2002130554A/en

Links

Claims (2)

1. Устройство для определения оптимального периода технического обслуживания изделия, содержащее четвертый блок перемножения, первый вход которого является вторым входом устройства, пятый вход которого соединен с первым входом первого блока перемножения, второй вход которого соединен с выходом блока нелинейности, информационным входом интегратора и вторым входом второго блока перемножения, а выход с первым входом первого сумматора, второй вход которого является третьим входом устройства, четвертый вход которого является первым входом третьего блока перемножения, второй вход которого соединен с выходом третьего сумматора, первый вход которого соединен с выходом интегратора и вторым входом четвертого блока перемножения, выход которого соединен с первым входом четвертого сумматора, второй вход которого соединен с выходом первого сумматора, третий вход которого соединен с выходом третьего блока перемножения, выход четвертого сумматора через четвертый элемент задержки соединен с информационным входом первого элемента памяти, управляющий вход которого соединен с входом одновибратора, вторым входом второго элемента памяти, вторым входом первого ключа, с входом второго таймера, со вторым входом первого триггера, вторым входом третьего элемента памяти и выходом второго триггера, первый вход которого соединен с выходом первого компаратора, первый вход которого непосредственно, а второй через элемент задержки связаны с выходом блока деления, выход одновибратора является вторым входом первого накапливающего сумматора, информационный вход которого соединен с выходом первого элемента памяти, а выход со вторым входом третьего компаратора, первый вход которого является первым входом устройства, а выход является первым выходом устройства, шестой вход которого соединен с информационным входом четвертого элемента памяти, выход которого является информационным входом блока нелинейности, другой вход которого соединен со вторым входом интегратора, со вторым входом второго триггера, со вторым входом четвертого элемента памяти, с выходом первого триггера и со входом первого таймера, выход которого непосредственно соединен со вторым входом третьего сумматора и через второй элемент задержки □ с информационным входом второго элемента памяти, выход которого соединен с информационным входом первого ключа, выход которого является третьим выходом устройства, седьмой вход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первым входом первого триггера, а второй выход □ с выходом второго компаратора, первый вход которого является выходом второго таймера, а второй вход подключен к выходу третьего элемента; памяти, информационный вход которого через третий элемент задержки соединен с выходом второго сумматора, второй вход которого является девятым входом устройства, восьмой вход которого соединен с первым входом второго блока перемножения, выход которого подключен к первому входу второго сумматора, отличающееся тем, что в него введены второй ключ, пятый сумматор и второй накапливающий сумматор, второй вход которого соединен с выходом одновибратора, а первый вход □ с выходом пятого сумматора, первый вход которого является выходом третьего элемента памяти, а второй вход соединен с третьим выходом устройства, второй выход которого является выходом второго ключа, управляющий вход которого соединен с выходом третьего компаратора, а информационный вход ; с выходом второго накапливающего сумматора, выход четвертого сумматора подключен к входу делителя блока деления, входом делимого которого является выход первого сумматора.1. A device for determining the optimal period of maintenance of the product, containing the fourth multiplication unit, the first input of which is the second input of the device, the fifth input of which is connected to the first input of the first multiplication unit, the second input of which is connected to the output of the nonlinearity unit, the information input of the integrator and the second input the second block of multiplication, and the output with the first input of the first adder, the second input of which is the third input of the device, the fourth input of which is the first input m of the third multiplication unit, the second input of which is connected to the output of the third adder, the first input of which is connected to the output of the integrator and the second input of the fourth multiplication unit, the output of which is connected to the first input of the fourth adder, the second input of which is connected to the output of the first adder, the third input of which is connected with the output of the third multiplication block, the output of the fourth adder through the fourth delay element is connected to the information input of the first memory element, the control input of which is connected to the input single-vibrator house, with the second input of the second memory element, the second input of the first key, with the input of the second timer, with the second input of the first trigger, the second input of the third memory element and the output of the second trigger, the first input of which is connected to the output of the first comparator, the first input of which is directly the second through a delay element is connected to the output of the division unit, the output of the single-shot is the second input of the first accumulating adder, the information input of which is connected to the output of the first memory element, and the output from the third input of the third comparator, the first input of which is the first input of the device, and the output is the first output of the device, the sixth input of which is connected to the information input of the fourth memory element, the output of which is the information input of the nonlinearity block, the other input of which is connected to the second input of the integrator, with the second the input of the second trigger, with the second input of the fourth memory element, with the output of the first trigger and with the input of the first timer, the output of which is directly connected to the second input of the track fifth adder and through the second delay element □ with the information input of the second memory element, the output of which is connected to the information input of the first key, the output of which is the third output of the device, the seventh input of which is connected to the first input of the OR element, the output of which is connected to the first input of the first trigger, and the second output □ with the output of the second comparator, the first input of which is the output of the second timer, and the second input is connected to the output of the third element; memory, the information input of which through the third delay element is connected to the output of the second adder, the second input of which is the ninth input of the device, the eighth input of which is connected to the first input of the second multiplication unit, the output of which is connected to the first input of the second adder, characterized in that the second key, the fifth adder and the second accumulating adder, the second input of which is connected to the output of the one-shot, and the first input □ with the output of the fifth adder, the first input of which is the output of the third memory element, and the second input is connected to the third output of the device, the second output of which is the output of the second key, the control input of which is connected to the output of the third comparator, and the information input; with the output of the second accumulating adder, the output of the fourth adder is connected to the input of the divider of the division unit, the input of which is the output of the first adder. 2. Устройство по п.1, отличающееся тем, что накапливающий сумматор содержит сумматор, первый вход которого является информационным входом накапливающего сумматора, а выход соединен с информационным входом первого элемента памяти, управляющий вход которого является управляющим входом накапливающего сумматора и через элемент НЕ соединен с управляющим входом второго элемента памяти, информационный вход которого соединен с выходом первого элемента памяти, а выход является выходом накапливающего сумматора и соединен со вторым входом сумматора.2. The device according to claim 1, characterized in that the accumulating adder contains an adder, the first input of which is the information input of the accumulating adder, and the output is connected to the information input of the first memory element, the control input of which is the control input of the accumulating adder and is NOT connected to the control input of the second memory element, the information input of which is connected to the output of the first memory element, and the output is the output of the accumulating adder and connected to the second input Torah.
RU2002130554/09A 2002-11-14 2002-11-14 Device for determining optimal period for maintenance of product RU2233482C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002130554/09A RU2233482C1 (en) 2002-11-14 2002-11-14 Device for determining optimal period for maintenance of product

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002130554/09A RU2233482C1 (en) 2002-11-14 2002-11-14 Device for determining optimal period for maintenance of product

Publications (2)

Publication Number Publication Date
RU2233482C1 RU2233482C1 (en) 2004-07-27
RU2002130554A true RU2002130554A (en) 2004-08-27

Family

ID=33413258

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002130554/09A RU2233482C1 (en) 2002-11-14 2002-11-14 Device for determining optimal period for maintenance of product

Country Status (1)

Country Link
RU (1) RU2233482C1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2542666C1 (en) * 2014-02-19 2015-02-20 Общество с ограниченной ответственностью"Научно-технический центр Инновационных космических технологий СПИИРАН"(ООО"НТЦ ИКТ СПИИРАН") Device for determination of optimal period for control of product technical condition
RU2580099C2 (en) * 2014-05-27 2016-04-10 Федеральное государственное бюджетное учреждение науки Санкт-Петербургский институт информатики и автоматизации РАН (СПИИРАН) Apparatus for determining values ??of characteristics of readiness for use product

Similar Documents

Publication Publication Date Title
DE69529362D1 (en) System for controlling a peripheral bus clock signal
RU2002130554A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
RU2007121226A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
RU2002106524A (en) Device for determining the optimal period of product maintenance
RU2002130553A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
RU2001111510A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
RU2001132712A (en) Device for determining the optimal period of product maintenance
IT1303111B1 (en) DELAY CIRCUIT TO DELAY AN OUTPUT SIGNAL.
SU1580412A1 (en) Device for counting visitors
RU2002127158A (en) HARMONIC PARAMETER METER
RU97101006A (en) INTERPOLATOR
SU1027720A2 (en) Square root extractor
SU1585783A1 (en) Apparatus for determining parameters of inspection
RU1830622C (en) Time interval/code converter
RU2003115629A (en) CURRENT RELAY
RU2002111501A (en) Device for monitoring the quality of the communication channel
RU2001102634A (en) ADAPTIVE DATA TRANSMISSION DEVICE IN THE MULTIPLE ACCESS CHANNEL
RU2001129637A (en) ELECTRONIC CODE LOCK
RU96101601A (en) MAJORITY DEVICE
RU2003129756A (en) DEVICE FOR AUTOMATIC SIGNAL SEARCH IN RADIO COMMUNICATION CHANNELS
RU99103456A (en) METHOD FOR DETERMINING THE FREQUENCY OF THE BASIC HARMONIC OF A PERIODIC SIGNAL
RU97118817A (en) DEVICE FOR CONVERTING TIME TO CODE
RU2000131765A (en) FASOMANIPULATED SIGNAL RECEIVER WITH ACCELERATED SEARCH
RU2002116739A (en) Digital frequency synthesizer
RU2003101383A (en) CURRENT RELAY