Claims (1)
Устройство адаптивного управления передачей данных в канале множественного доступа, содержащее генератор случайных чисел, синхронизатор, первый элемент И, счетчик, первый триггер, второй элемент И, первый блок сравнения, коррелятор, счетчик необслуженной нагрузки, счетчик обслуженной нагрузки, решающий блок, блок анализа адреса, причем сигнальный вход первого элемента И является сигнальным входом устройства, выход первого элемента И соединен с входом генератора случайных чисел и инверсным входом первого триггера, выход которого подключен к управляющему входу второго элемента И, выход которого соединен с управляющим входом первого элемента И, а сигнальный вход второго элемента И соединен с выходом синхронизатора и тактовым входом счетчика, выход которого соединен с первым информационным входом первого блока сравнения, вход коррелятора является информационным входом устройства, выход коррелятора соединен с входом решающего блока, второй и первый информационные выходы которого подключены к входам счетчиков соответственно необслуженной и обслуженной нагрузки, а информационно-адресный выход решающего блока соединен с информационно-адресным входом блока анализа адреса, адресный вход которого является адресным входом устройства, а первый и второй управляющие выходы блока анализа адреса являются соответственно первым и вторым информационными выходами устройства, отличающееся тем, что дополнительно введены коммутатор режимов, третий элемент И, элемент ИЛИ, блок хранения, сумматор по модулю два, второй блок сравнения, дешифратор, второй триггер, причем первый информационный вход коммутатора режимов соединен с выходом генератора случайных чисел, а второй информационный вход коммутатора режимов является управляющим входом устройства, управляющий вход коммутатора режимов подключен к выходу второго блока сравнения, первый информационный вход которого соединен с выходом блока хранения, а второй информационный вход соединен с выходом сумматора по модулю два, первый и второй входы которого соединены с выходами счетчиков соответственно необслуженной и обслуженной нагрузки, выход коммутатора режимов соединен с вторым информационным входом первого блока сравнения, первый выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с прямым входом первого триггера и инверсным входом второго триггера и является выходом "Разрешение передачи" устройства, выход второго триггера соединен с управляющим входом третьего элемента И, сигнальный вход которого соединен со вторым выходом первого блока сравнения, а выход соединен со вторым входом элемента ИЛИ, прямой вход второго триггера соединен с выходом дешифратора, вход которого является приоритетным входом устройства.Adaptive data transmission control device in a multiple access channel, containing a random number generator, synchronizer, first AND element, counter, first trigger, second AND element, first comparison unit, correlator, unmetered load counter, served load counter, solving unit, address analysis unit moreover, the signal input of the first element And is the signal input of the device, the output of the first element And is connected to the input of the random number generator and the inverse input of the first trigger, the output of which is connected is connected to the control input of the second element And, the output of which is connected to the control input of the first element And, and the signal input of the second element And is connected to the synchronizer output and the clock input of the counter, the output of which is connected to the first information input of the first comparison unit, the input of the correlator is the information input of the device , the output of the correlator is connected to the input of the decisive block, the second and first information outputs of which are connected to the inputs of the counters of the unattended and serviced load, respectively, and the info the radiation-address output of the decision block is connected to the information-address input of the address analysis block, the address input of which is the address input of the device, and the first and second control outputs of the address analysis block are the first and second information outputs of the device, characterized in that the mode switch is additionally introduced , the third AND element, the OR element, the storage unit, the modulo two adder, the second comparison unit, the decoder, the second trigger, the first information input of the mode switch with is single with the output of the random number generator, and the second information input of the mode switch is the control input of the device, the control input of the mode switch is connected to the output of the second comparison unit, the first information input of which is connected to the output of the storage unit, and the second information input is connected to the output of the adder modulo two , the first and second inputs of which are connected to the outputs of the counters respectively unattended and served load, the output of the mode switch is connected to the second information input the house of the first comparison unit, the first output of which is connected to the first input of the OR element, the output of which is connected to the direct input of the first trigger and the inverse input of the second trigger and is the "Transfer enable" output of the device, the output of the second trigger is connected to the control input of the third element And, the signal input which is connected to the second output of the first comparison unit, and the output is connected to the second input of the OR element, the direct input of the second trigger is connected to the output of the decoder, the input of which is the priority input triplets.