RU2002122552A - Параллельный знаковый коррелометр - Google Patents

Параллельный знаковый коррелометр

Info

Publication number
RU2002122552A
RU2002122552A RU2002122552/09A RU2002122552A RU2002122552A RU 2002122552 A RU2002122552 A RU 2002122552A RU 2002122552/09 A RU2002122552/09 A RU 2002122552/09A RU 2002122552 A RU2002122552 A RU 2002122552A RU 2002122552 A RU2002122552 A RU 2002122552A
Authority
RU
Russia
Prior art keywords
input
output
correlation
inputs
group
Prior art date
Application number
RU2002122552/09A
Other languages
English (en)
Other versions
RU2252450C2 (ru
Inventor
Владимир Николаевич Якимов
Original Assignee
Государственное образовательное учреждение высшего профессионального образовани Самарский государственный технический университет
Государственное образовательное учреждение высшего профессионального образования Самарский государственный технический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образовани Самарский государственный технический университет, Государственное образовательное учреждение высшего профессионального образования Самарский государственный технический университет filed Critical Государственное образовательное учреждение высшего профессионального образовани Самарский государственный технический университет
Priority to RU2002122552/09A priority Critical patent/RU2252450C2/ru
Publication of RU2002122552A publication Critical patent/RU2002122552A/ru
Application granted granted Critical
Publication of RU2252450C2 publication Critical patent/RU2252450C2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Radar Systems Or Details Thereof (AREA)

Claims (2)

1. Параллельный знаковый коррелометр, содержащий первый и второй генераторы случайных равномерно распределенных сигналов, выходы которых соединены со вторыми входами соответственно первого и второго компараторов, первые входы которых являются соответственно первым и вторым входами коррелометра, выход первого компаратора соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с информационным входом каждого из N блоков вычисления ординат корреляционной (взаимной корреляционной) функции, выход второго компаратора соединен с входом формирователя коротких импульсов, со вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с D-входом D-триггера, тактовый вход которого подключен к входу “Пуск” коррелометра, а прямой выход соединен с входом признака начального состояния каждого из N блоков вычисления ординат корреляционной (взаимной корреляционной) функции, выход формирователя коротких импульсов соединен со счетным входом первого двоичного счетчика, выход которого соединен с адресным входом дешифратора, последний (М+1)-й выход которого соединен с входом сброса первого RS-триггера, вход установки которого подключен к входу “Пуск” коррелометра, а прямой выход соединен с первым входом элемента И, с входом разрешения дешифрации дешифратора и с входами разрешения счета первого и второго двоичных счетчиков, выход генератора тактовых импульсов соединен со счетным входом делителя с перестраиваемым коэффициентом деления, с вторым входом элемента И, со счетным входом второго двоичного счетчика и со счетными входами N блоков вычисления ординат корреляционной (взаимной корреляционной) функции, выход элемента И соединен со счетным входом реверсивного счетчика, вход управления направлением счета которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, входы обнуления первого и второго двоичных счетчиков, вход обнуления реверсивного счетчика и входы начальной установки всех N блоков вычисления ординат корреляционной (взаимной корреляционной) функции объединены и подключены к входу “Пуск” коррелометра, выход второго двоичного счетчика является одним из выходов коррелометра и несет информацию о длительности времени измерения, выход реверсивного счетчика является выходом оценки нулевой ординаты корреляционной (взаимной корреляционной) функции, установочный вход делителя с перестраиваемым коэффициентом деления подключен к входу “Пуск” коррелометра, а вход задания коэффициента деления является входом задания шага задержки измерения корреляционной (взаимной корреляционной) функции коррелометра, вход управления делителя с перестраиваемым коэффициентом деления и вход управления распределителя импульсов объединены и подключены к прямому выходу второго RS-триггера, вход установки которого подключен к входу “Пуск” коррелометра, выход делителя с перестраиваемым коэффициентом деления соединен с информационным входом распределителя импульсов, N выходов которого соединены с входами запуска соответствующих N блоков вычисления ординат корреляционной (взаимной корреляционной) функции, последний N-й выход распределителя импульсов соединен с входом сброса второго RS-триггера, выходы N (М-1)-входовых элементов ИЛИ соединены с входами смены знака соответствующих блоков вычисления ординат корреляционной (взаимной корреляционной) функции, выходы которых являются выходами оценок соответствующих ординат корреляционной (взаимной корреляционной) функции, отличающийся тем, что в него введены группа, содержащая М блоков синхронизации, и группа, содержащая М распределителей импульсов, причем первые М выходов дешифратора соединены с входами разрешения счета соответствующих М блоков синхронизации группы, входы задания периода выдачи стробирующих импульсов М блоков синхронизации группы объединены и подключены к входу задания шага задержки измерения корреляционной (взаимной корреляционной) функции коррелометра, входы начальной установки М блоков синхронизации группы объединены и подключены к входу “Пуск” коррелометра, счетные входы М блоков синхронизации группы объединены и подключены к выходу генератора тактовых импульсов, первый выход распределителя импульсов соединен с входом запуска первого блока синхронизации группы, выход признака равенства нулю предыдущего блока синхронизации группы соединен с входом запуска последующего блока синхронизации группы, выход признака равенства нулю последнего М-го блока синхронизации группы соединен с входом прекращения счета первого блока вычисления ординаты корреляционной (взаимной корреляционной) функции, выходы признака равенства нулю первых (М-1) блоков синхронизации группы соединены с входами первого (М-1)-входового элемента ИЛИ, выходы признака выдачи стробирующих импульсов М блоков синхронизации группы соединены с входами управления соответствующих М распределителей импульсов группы, выходы стробирующих импульсов М блоков синхронизации группы соединены с информационными входами соответствующих М распределителей импульсов группы, n-е выходы (n=1, 2, 3, ..., N-1) первых (М-1) распределителей импульсов группы соединены с входами (n+1)-го (М-1)-входового элемента ИЛИ, (N-1)-й выход каждого из распределителей импульсов группы соединен с входом прекращения работы соответствующего блока синхронизации группы, n-й выход (n=1, 2, 3, ..., N-1) последнего М-го распределителя импульсов группы соединен с входом прекращения счета (n+1)-го блока вычисления ординаты корреляционной (взаимной корреляционной) функции.
2. Параллельный знаковый коррелометр по п.1, отличающийся тем, что блок синхронизации содержит первый и второй элементы ИЛИ, первый и второй RS-триггеры, демультиплексор, реверсивный счетчик, элемент И, схему сравнения и делитель с перестраиваемым коэффициентом деления, причем информационный вход демультиплексора и счетный вход делителя с перестраиваемым коэффициентом деления объединены и являются счетным входом блока синхронизации, первый адресный вход демультиплексора является входом разрешения счета блока синхронизации, первые входы первого и второго элементов ИЛИ, вход обнуления реверсивного счетчика и установочный вход делителя с перестраиваемым коэффициентом деления объединены и являются входом начальной установки блока синхронизации, вход установки первого RS-триггера является входом запуска блока синхронизации, второй вход второго элемента ИЛИ является входом прекращения работы блока синхронизации, вход задания коэффициента деления делителя с перестраиваемым коэффициентом деления является входом задания периода выдачи стробирующих импульсов блока синхронизации, выход первого элемента ИЛИ соединен с входом сброса первого RS-триггера, прямой выход которого соединен со вторым адресным входом демультиплексора и со вторым входом элемента И, первый и второй выходы демультиплексора соединены соответственно с входами прямого и обратного счета реверсивного счетчика, выход которого соединен с первым входом схемы сравнения, на второй вход которой подается нулевой код, выход схемы сравнения соединен с первым входом элемента И, выход которого соединен со вторым входом первого элемента ИЛИ, с входом установки второго RS-триггера и является выходом признака равенства нулю блока синхронизации, выход второго элемента ИЛИ соединен с входом сброса второго RS-триггера, прямой выход которого соединен с входом управления делителя с перестраиваемым коэффициентом деления и является выходом признака выдачи стробирующих импульсов блока синхронизации, выход делителя с перестраиваемым коэффициентом деления является выходом стробирующих импульсов блока синхронизации.
RU2002122552/09A 2002-08-20 2002-08-20 Параллельный знаковый коррелометр RU2252450C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002122552/09A RU2252450C2 (ru) 2002-08-20 2002-08-20 Параллельный знаковый коррелометр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002122552/09A RU2252450C2 (ru) 2002-08-20 2002-08-20 Параллельный знаковый коррелометр

Publications (2)

Publication Number Publication Date
RU2002122552A true RU2002122552A (ru) 2004-02-27
RU2252450C2 RU2252450C2 (ru) 2005-05-20

Family

ID=35820900

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002122552/09A RU2252450C2 (ru) 2002-08-20 2002-08-20 Параллельный знаковый коррелометр

Country Status (1)

Country Link
RU (1) RU2252450C2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109967894A (zh) * 2019-03-14 2019-07-05 苏州德龙激光股份有限公司 四轴peg及激光时钟同步板卡
CN110780846A (zh) * 2019-09-29 2020-02-11 太原理工大学 一种由低速物理随机数产生高速物理随机数的方法及装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2486576C1 (ru) * 2012-04-17 2013-06-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования Вятский государственный университет ФГБОУ ВПО "ВятГУ" Однородная вычислительная среда для конвейерных вычислений суммы m n-разрядных чисел

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109967894A (zh) * 2019-03-14 2019-07-05 苏州德龙激光股份有限公司 四轴peg及激光时钟同步板卡
CN109967894B (zh) * 2019-03-14 2024-05-14 苏州德龙激光股份有限公司 四轴peg及激光时钟同步板卡
CN110780846A (zh) * 2019-09-29 2020-02-11 太原理工大学 一种由低速物理随机数产生高速物理随机数的方法及装置

Also Published As

Publication number Publication date
RU2252450C2 (ru) 2005-05-20

Similar Documents

Publication Publication Date Title
RU2002122552A (ru) Параллельный знаковый коррелометр
RU99101015A (ru) Многоканальный знаковый коррелометр
RU99124007A (ru) Параллельный знаковый коррелятор
SU1674357A1 (ru) Программное реле времени
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
RU2177637C2 (ru) Многоканальный знаковый коррелометр
SU1161936A1 (ru) Устройство дл индикации
SU1242939A1 (ru) Генератор случайных чисел
SU1370754A1 (ru) Устройство дл контрол импульсов
SU1562928A1 (ru) Устройство дл определени аргумента семейства периодических функций
SU1307438A1 (ru) Устройство дл измерени экстремумов временных интервалов
SU1644385A1 (ru) Устройство дл формировани четверично-кодированных последовательностей
SU1552360A1 (ru) Многофазный тактовый генератор
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU551797A1 (ru) Устройство дл выделени экстремумов временных интервалов
SU1042171A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1758867A1 (ru) Врем импульсный компаратор
SU1653145A1 (ru) Устройство задержки
SU1591025A1 (ru) Устройство для управления выборкой блоков памяти
SU813429A1 (ru) Устройство управлени цифровойиНТЕгРиРующЕй СТРуКТуРы
SU1005026A1 (ru) Устройство дл определени количества единиц в двоичном коде N-разр дного числа
SU1251055A1 (ru) Устройство дл синхронизации
SU1166100A1 (ru) Устройство дл делени
SU898419A1 (ru) Преобразователь параллельного кода в последовательный
SU1187143A1 (ru) Устройство дл измерени временных интервалов

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20110821